亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? arm jtag說明
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美日韩一区二区三区四区 | www.欧美.com| 国产一区二区精品久久99| 日韩一区精品视频| 日产国产高清一区二区三区| 天堂va蜜桃一区二区三区| 亚洲黄色在线视频| 国产精品欧美综合在线| 久久精品欧美一区二区三区不卡| 91麻豆精品国产91久久久| 欧美伊人久久大香线蕉综合69| 不卡影院免费观看| 色香蕉久久蜜桃| 久久99久久久久久久久久久| 日本一区二区三级电影在线观看| 国产精品久久久久久久久果冻传媒 | 国产在线播精品第三| 国产毛片精品一区| 粉嫩蜜臀av国产精品网站| 91美女在线观看| 欧美肥妇毛茸茸| 久久久综合精品| 亚洲人成7777| 日本不卡一区二区三区高清视频| 久久爱www久久做| 高潮精品一区videoshd| 欧美午夜不卡视频| 精品久久一区二区| 亚洲免费观看高清在线观看| 午夜精品aaa| 高清在线成人网| 欧美三级电影网站| 亚洲国产电影在线观看| 午夜日韩在线观看| www.色综合.com| 欧美岛国在线观看| 亚洲欧美aⅴ...| 久久 天天综合| 在线亚洲免费视频| 国产亚洲精品资源在线26u| 亚洲一区免费在线观看| 国产成a人亚洲精品| 久久久国产一区二区三区四区小说 | 国产酒店精品激情| 欧美三电影在线| 国产精品久久久久影院| 久久精品噜噜噜成人88aⅴ| 色综合久久久久久久| 精品久久久久久最新网址| 亚洲综合色成人| 国产成人精品午夜视频免费| 51精品久久久久久久蜜臀| 国产精品久久久久久久久久久免费看| 免播放器亚洲一区| 欧美日韩亚洲高清一区二区| 日韩毛片高清在线播放| 黄色精品一二区| 91精品麻豆日日躁夜夜躁| 久久色中文字幕| 午夜精品福利一区二区蜜股av| 国产成人精品在线看| 7777精品伊人久久久大香线蕉超级流畅 | 韩国av一区二区三区在线观看| 欧美亚洲综合网| 亚洲精品一二三四区| 成人精品一区二区三区中文字幕 | 亚洲日本在线天堂| 丁香一区二区三区| 国产网红主播福利一区二区| 激情欧美一区二区| 日韩一区二区高清| 青青草伊人久久| 欧美一区二区三区免费大片 | 成人久久视频在线观看| 亚洲国产精品成人综合| 丰满岳乱妇一区二区三区| 久久久久久久电影| 成人av网站大全| 亚洲丝袜另类动漫二区| 色欧美片视频在线观看在线视频| 中文字幕日韩精品一区| 99视频有精品| 亚洲日本欧美天堂| 在线视频综合导航| 午夜精品久久久久影视| 宅男在线国产精品| 蜜桃视频在线一区| 欧美电影免费观看高清完整版在线观看 | 亚洲一区二区在线播放相泽| 日本高清不卡一区| 午夜欧美电影在线观看| 欧美大片在线观看| 成人高清视频在线| 国产精品国产三级国产aⅴ原创| 99re视频精品| 亚洲 欧美综合在线网络| 日韩无一区二区| 国产成人无遮挡在线视频| 日韩美女久久久| 欧美午夜免费电影| 韩日精品视频一区| 国产精品不卡一区| 91麻豆精品国产91久久久久| 国产精品一二三四区| 亚洲色欲色欲www在线观看| 欧美视频一区二区三区在线观看| 蜜桃视频第一区免费观看| 久久精品人人做人人爽人人| 91豆麻精品91久久久久久| 美国十次综合导航| 亚洲欧美日韩小说| 日韩午夜精品电影| 日本精品一级二级| 国产一区二区导航在线播放| 一区二区免费在线播放| 精品剧情在线观看| 在线一区二区三区四区| 精品一区二区精品| 亚洲女女做受ⅹxx高潮| 久久日韩粉嫩一区二区三区 | 国产精品456露脸| 亚洲成人综合在线| 国产精品美女一区二区三区| 欧美一二三区精品| 在线精品视频一区二区| 国产成人在线色| 日欧美一区二区| 亚洲三级在线看| 国产欧美日韩卡一| 欧美一区二区三区在线看| 色综合天天综合| 国产大陆精品国产| 日韩av在线发布| 亚洲h精品动漫在线观看| 亚洲欧美综合网| 国产精品无人区| 337p粉嫩大胆噜噜噜噜噜91av| 欧美伊人久久久久久午夜久久久久| 成人免费毛片a| 国产一区在线精品| 久久 天天综合| 久久国产婷婷国产香蕉| 婷婷开心久久网| 午夜精品视频一区| 亚洲成av人片在线| 五月天视频一区| 五月婷婷激情综合| 日本欧美肥老太交大片| 首页综合国产亚洲丝袜| 丝瓜av网站精品一区二区| 日韩精品视频网| 日本成人在线网站| 日韩精品一区第一页| 日韩影院免费视频| 日本不卡的三区四区五区| 青青国产91久久久久久| 久久精品噜噜噜成人av农村| 九色|91porny| 国产成人在线观看| 欧美一级久久久久久久大片| 欧美一区二区三区四区视频| 91麻豆精品国产| 久久综合久久综合九色| 久久久精品天堂| 亚洲婷婷在线视频| 夜夜精品视频一区二区| 亚洲午夜av在线| 亚洲1区2区3区4区| 黄色资源网久久资源365| 成人理论电影网| 欧美性三三影院| 欧美电视剧在线观看完整版| 日本一区二区三区电影| 亚洲精品国产一区二区精华液 | 久久久精品免费网站| 国产精品素人视频| 夜色激情一区二区| 免费成人小视频| 国产suv精品一区二区三区| 91丨国产丨九色丨pron| 欧美日韩国产a| 亚洲精品一区二区三区在线观看| 国产精品嫩草99a| 亚洲午夜一区二区三区| 国产自产高清不卡| 91久久精品国产91性色tv| 欧美一区二区日韩一区二区| 国产精品视频一二| 亚洲18影院在线观看| 国产成人免费视频网站| 欧美日韩精品一区视频| 国产偷国产偷亚洲高清人白洁 | 欧美大片一区二区| 自拍视频在线观看一区二区| 男人的天堂久久精品| 99麻豆久久久国产精品免费优播| 91精品中文字幕一区二区三区| 国产三级一区二区三区| 天天爽夜夜爽夜夜爽精品视频| 国产成人久久精品77777最新版本 国产成人鲁色资源国产91色综 |