亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? arm jtag說明
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲精品欧美激情| 午夜精品一区二区三区免费视频| 国产精品乱码一区二三区小蝌蚪| 一区二区三区资源| 久久精品二区亚洲w码| 一本一本久久a久久精品综合麻豆 一本一道波多野结衣一区二区 | 偷窥国产亚洲免费视频| 精品一区二区三区免费观看| 欧洲精品一区二区三区在线观看| 2020日本不卡一区二区视频| 亚洲妇女屁股眼交7| 99久久er热在这里只有精品66| 日韩一区二区免费在线观看| 亚洲欧美一区二区三区国产精品| 国产一区不卡视频| 91精品国产综合久久福利软件| 亚洲人亚洲人成电影网站色| 国产精品影视在线观看| 欧美一区二区视频观看视频| 亚洲综合在线第一页| 久久久精品综合| 日韩主播视频在线| 在线观看一区二区精品视频| 国产精品久久久久久久浪潮网站| 美脚の诱脚舐め脚责91 | 亚洲一区二区三区四区五区黄 | 从欧美一区二区三区| 欧美videos中文字幕| 日韩va亚洲va欧美va久久| 在线视频你懂得一区| 中文字幕人成不卡一区| 国产成人免费高清| 久久精品男人的天堂| 国产电影精品久久禁18| 精品动漫一区二区三区在线观看| 日韩精品一区第一页| 欧美精品一级二级| 亚洲午夜电影在线| 欧美视频精品在线| 亚洲午夜精品17c| 欧美优质美女网站| 久久电影网站中文字幕| 日韩一区二区三区av| 日本成人在线不卡视频| 日韩午夜精品视频| 久久99在线观看| 久久亚洲免费视频| 成人一区二区三区视频在线观看| 国产拍揄自揄精品视频麻豆| 成人动漫中文字幕| 国产精品久久久久婷婷| 91在线一区二区| 亚洲国产婷婷综合在线精品| 欧美高清性hdvideosex| 六月婷婷色综合| 欧美经典一区二区| 91亚洲午夜精品久久久久久| 日韩一级片网址| 狠狠色丁香婷婷综合久久片| 欧美激情一区在线观看| 99精品桃花视频在线观看| 一区二区三国产精华液| 欧美一区日韩一区| 国产美女娇喘av呻吟久久| 国产精品久久久久久久久免费樱桃| 91视频一区二区| 亚洲.国产.中文慕字在线| 久久久影院官网| 色婷婷综合激情| 久久国产精品99精品国产| 中文字幕制服丝袜成人av| 欧美日韩在线直播| 国产美女在线精品| 亚洲激情中文1区| 精品福利一区二区三区| 色综合天天综合给合国产| 久久精品国产第一区二区三区 | 日韩精品一区二区三区蜜臀| 国产ts人妖一区二区| 亚洲国产欧美在线人成| 久久精品无码一区二区三区| 欧美性高清videossexo| 国产麻豆一精品一av一免费 | 成年人网站91| 日本强好片久久久久久aaa| 国产精品日韩精品欧美在线 | 色综合天天综合狠狠| 精品亚洲porn| 性做久久久久久| 成人免费在线观看入口| 久久久三级国产网站| 欧美片网站yy| 91女厕偷拍女厕偷拍高清| 国产曰批免费观看久久久| 亚洲高清不卡在线| 亚洲日本电影在线| 国产亚洲精品久| 日韩精品在线一区| 欧美私人免费视频| 99国产一区二区三精品乱码| 国产在线不卡一卡二卡三卡四卡| 亚洲午夜电影在线| 中文字幕一区免费在线观看 | 中文字幕巨乱亚洲| 亚洲精品在线免费观看视频| 欧美丰满一区二区免费视频| 一本色道久久综合亚洲精品按摩| 成人综合在线观看| 国产精品一区免费视频| 激情小说亚洲一区| 美国一区二区三区在线播放| 视频在线观看91| 亚洲成人在线免费| 亚洲一区免费在线观看| 亚洲人成亚洲人成在线观看图片| 国产欧美精品一区二区色综合| 精品久久国产97色综合| 日韩你懂的在线观看| 欧美一区二区不卡视频| 欧美一区二区在线观看| 欧美精品tushy高清| 91精品国产综合久久香蕉的特点| 欧美性猛交一区二区三区精品| 91国内精品野花午夜精品| 91在线丨porny丨国产| 色一情一乱一乱一91av| 色综合欧美在线| 在线观看国产一区二区| 欧美日韩一区二区三区四区| 欧美日韩高清不卡| 欧美一区二区三区视频| 欧美大黄免费观看| 精品国产sm最大网站免费看| 2023国产精品| 中文一区二区完整视频在线观看| 国产精品久久久久影院色老大| 亚洲色图视频网| 亚洲国产精品一区二区久久| 天堂av在线一区| 久久国产精品露脸对白| 成人国产电影网| 欧美午夜精品免费| 日韩免费一区二区三区在线播放| 久久青草欧美一区二区三区| 国产精品久久综合| 亚洲国产精品影院| 国产原创一区二区| 91丨国产丨九色丨pron| 欧美人xxxx| 欧美激情一区二区三区四区| 亚洲蜜臀av乱码久久精品蜜桃| 日韩高清中文字幕一区| 国产成人综合自拍| 欧美性色黄大片手机版| 久久久久久一级片| 亚洲精品免费在线播放| 裸体歌舞表演一区二区| 99re这里只有精品首页| 日韩一二三区视频| 亚洲国产精品精华液ab| 亚洲成人动漫一区| 成人免费看片app下载| 欧美日韩第一区日日骚| 国产欧美一区二区三区在线看蜜臀 | 欧美日韩一区在线| 久久精品夜色噜噜亚洲a∨| 亚洲美女免费视频| 国产一区二区视频在线| 欧美日韩一区在线观看| 国产日产欧美一区| 日产精品久久久久久久性色| a级精品国产片在线观看| 日韩一区二区在线看片| 亚洲色图欧洲色图| 国产激情一区二区三区四区| 欧美日高清视频| ...中文天堂在线一区| 紧缚奴在线一区二区三区| 欧美日韩中文另类| 中文字幕在线不卡| 国产精品影视在线| 日韩欧美不卡一区| 亚洲成av人片一区二区| 91免费精品国自产拍在线不卡| 精品国产凹凸成av人网站| 日韩二区三区四区| 欧美无人高清视频在线观看| 国产精品伦理在线| 高清成人免费视频| 久久久久久一级片| 国产一区二区三区在线看麻豆| 日韩一区二区电影在线| 午夜av一区二区| 色综合咪咪久久| 亚洲视频一二区| 99re这里只有精品视频首页| 中文字幕在线一区免费| 99久久99久久综合| 亚洲国产成人在线| 成人午夜电影久久影院|