亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? arm jtag說明
?? H
字號(hào):
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
久久女同精品一区二区| ...av二区三区久久精品| 欧洲国产伦久久久久久久| 成人欧美一区二区三区视频网页 | 国产精品一区免费视频| 日韩专区在线视频| 亚洲成人福利片| 亚洲18色成人| 水野朝阳av一区二区三区| 日日欢夜夜爽一区| 日韩电影在线一区| 日本人妖一区二区| 久久综合综合久久综合| 久久av中文字幕片| 国产黄色91视频| www.欧美色图| 色天天综合色天天久久| 欧美午夜影院一区| 91麻豆精品国产91久久久久久| 欧美日韩在线观看一区二区 | 91视频精品在这里| 91久久精品国产91性色tv | 亚洲色图色小说| 一区二区三区四区视频精品免费| 亚洲制服丝袜一区| 午夜一区二区三区视频| 日本不卡在线视频| 国内精品免费**视频| 国产91富婆露脸刺激对白| 99热精品国产| 欧美日韩综合在线免费观看| 3d动漫精品啪啪| 久久久久久综合| 亚洲欧美激情一区二区| 日韩国产欧美一区二区三区| 精品一二三四区| 不卡的av在线播放| 欧美日高清视频| 久久日韩粉嫩一区二区三区| 综合欧美一区二区三区| 日日夜夜免费精品| 国产91综合一区在线观看| 色94色欧美sute亚洲线路一久| 91精品国产免费| 国产精品国产三级国产普通话三级| 亚洲黄色尤物视频| 久久se这里有精品| 91美女片黄在线观看| 日韩午夜三级在线| 亚洲人成人一区二区在线观看| 天天综合色天天综合色h| 国产麻豆精品在线| 欧美中文字幕不卡| 国产午夜精品久久久久久免费视| 亚洲一区二区三区四区在线| 国产在线播放一区| 欧洲生活片亚洲生活在线观看| 日韩精品一区二区三区在线| 亚洲天堂成人在线观看| 免费观看在线综合色| 成人av在线一区二区| 91精品国产色综合久久| 中文字幕日韩一区二区| 久久精品国产999大香线蕉| 91网站最新网址| 欧美精品一区二| 日韩精品一区第一页| 91天堂素人约啪| 久久久精品一品道一区| 亚洲成av人片一区二区| 99热99精品| 久久综合色8888| 天天免费综合色| aaa欧美日韩| 久久女同精品一区二区| 日本不卡高清视频| 在线免费观看视频一区| 久久久久久免费网| 美女一区二区视频| 欧美日韩成人激情| 亚洲一区二区视频在线观看| k8久久久一区二区三区| 26uuuu精品一区二区| 丝袜诱惑制服诱惑色一区在线观看| 91一区二区三区在线观看| 久久综合色婷婷| 久久精品国产久精国产爱| 91福利视频久久久久| 国产精品福利一区二区| 国产suv精品一区二区883| 日韩免费福利电影在线观看| 亚洲成人第一页| 91国偷自产一区二区开放时间| 国产精品久久久久久久裸模| 国产成人综合在线| 久久久精品国产免费观看同学| 美日韩一级片在线观看| 日韩色视频在线观看| 丝袜美腿亚洲色图| 欧美日本在线播放| 天天影视涩香欲综合网| 欧美日韩一区二区在线观看视频| 亚洲精品视频在线观看网站| 一本久久精品一区二区| 中文字幕佐山爱一区二区免费| 成人午夜伦理影院| 国产精品国产三级国产aⅴ中文 | 成人一道本在线| 久久九九久精品国产免费直播| 国产麻豆一精品一av一免费| 久久久噜噜噜久久中文字幕色伊伊| 国产精品自在在线| 国产日韩欧美综合一区| 国产成人精品综合在线观看| 欧美激情一区二区三区不卡| 国产91精品入口| ...xxx性欧美| 欧美日韩一区二区三区高清| 亚洲成人动漫av| 日韩女优视频免费观看| 激情久久久久久久久久久久久久久久| 日韩免费福利电影在线观看| 国产真实精品久久二三区| 久久久99精品免费观看| 成人h动漫精品一区二| 中文字幕欧美国产| 91影视在线播放| 五月婷婷综合网| 精品动漫一区二区三区在线观看| 韩国av一区二区三区| 国产精品萝li| 91久久精品一区二区三区| 日韩电影免费一区| 久久综合狠狠综合| 99这里只有精品| 亚洲成人资源在线| 精品国产一二三| av中文字幕在线不卡| 五月激情六月综合| 久久亚洲一级片| 91视频91自| 美国毛片一区二区| 国产精品免费久久久久| 欧美三级欧美一级| 国产精品1区2区| 一区二区在线观看免费| 日韩视频免费观看高清完整版| 成人精品视频网站| 午夜精品爽啪视频| 久久精品网站免费观看| 欧洲人成人精品| 国产精品一卡二卡在线观看| 一区二区在线电影| 久久美女高清视频| 欧美在线一二三| 国产一区二区三区蝌蚪| 亚洲精品日产精品乱码不卡| 欧美一级欧美三级| av亚洲精华国产精华精华| 日韩av电影免费观看高清完整版| 欧美激情一区二区三区不卡| 在线播放日韩导航| 不卡一区二区中文字幕| 三级久久三级久久| 中文字幕一区二区三区在线不卡| 91麻豆精品国产91久久久久久久久| 成人av在线资源网| 久久99国产乱子伦精品免费| √…a在线天堂一区| 日韩欧美国产1| 在线观看一区二区视频| 国产成人av一区二区三区在线观看| 亚洲综合色噜噜狠狠| 国产日韩欧美麻豆| 91精品国产手机| 在线视频一区二区三区| 国产91精品一区二区麻豆亚洲| 日韩不卡在线观看日韩不卡视频| 亚洲欧美综合在线精品| 亚洲精品在线电影| 欧美精品三级日韩久久| 91麻豆123| 国产福利一区二区三区视频在线| 亚洲va国产天堂va久久en| 国产精品高潮久久久久无| 国产香蕉久久精品综合网| 日韩视频免费观看高清在线视频| 欧美日韩亚洲综合在线| 色综合久久精品| 99久久99久久精品国产片果冻 | 7777精品伊人久久久大香线蕉超级流畅 | 成人欧美一区二区三区视频网页| 久久毛片高清国产| 欧美videossexotv100| 777色狠狠一区二区三区| 在线观看一区不卡| 色www精品视频在线观看| 一本大道综合伊人精品热热| 成人美女在线视频| 奇米影视7777精品一区二区|