亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? frequency.map.rpt

?? 《FPGA嵌入式應用系統開發典型實例》-書的光盤資料
?? RPT
?? 第 1 頁 / 共 5 頁
字號:
Analysis & Synthesis report for Frequency
Sat Apr 09 13:30:12 2005
Version 4.2 Build 178 01/19/2005 Service Pack 1 SJ Full Version


---------------------
; Table of Contents ;
---------------------
  1. Legal Notice
  2. Analysis & Synthesis Summary
  3. Analysis & Synthesis Settings
  4. Multiplexer Restructuring Statistics (Restructuring Performed)
  5. WYSIWYG Cells
  6. General Register Statistics
  7. Hierarchy
  8. Analysis & Synthesis Resource Utilization by Entity
  9. Analysis & Synthesis Equations
 10. Analysis & Synthesis Source Files Read
 11. Analysis & Synthesis Resource Usage Summary
 12. Analysis & Synthesis RAM Summary
 13. Analysis & Synthesis Messages



----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2005 Altera Corporation
Any  megafunction  design,  and related netlist (encrypted  or  decrypted),
support information,  device programming or simulation file,  and any other
associated  documentation or information  provided by  Altera  or a partner
under  Altera's   Megafunction   Partnership   Program  may  be  used  only
to program  PLD  devices (but not masked  PLD  devices) from  Altera.   Any
other  use  of such  megafunction  design,  netlist,  support  information,
device programming or simulation file,  or any other  related documentation
or information  is prohibited  for  any  other purpose,  including, but not
limited to  modification,  reverse engineering,  de-compiling, or use  with
any other  silicon devices,  unless such use is  explicitly  licensed under
a separate agreement with  Altera  or a megafunction partner.  Title to the
intellectual property,  including patents,  copyrights,  trademarks,  trade
secrets,  or maskworks,  embodied in any such megafunction design, netlist,
support  information,  device programming or simulation file,  or any other
related documentation or information provided by  Altera  or a megafunction
partner, remains with Altera, the megafunction partner, or their respective
licensors. No other licenses, including any licenses needed under any third
party's intellectual property, are provided herein.



+-----------------------------------------------------------------------------+
; Analysis & Synthesis Summary                                                ;
+-----------------------------+-----------------------------------------------+
; Analysis & Synthesis Status ; Successful - Sat Apr 09 13:30:12 2005         ;
; Quartus II Version          ; 4.2 Build 178 01/19/2005 SP 1 SJ Full Version ;
; Revision Name               ; Frequency                                     ;
; Top-level Entity Name       ; Frequency                                     ;
; Family                      ; Cyclone                                       ;
; Total logic elements        ; 1,507                                         ;
; Total pins                  ; 170                                           ;
; Total virtual pins          ; 0                                             ;
; Total memory bits           ; 40,960                                        ;
; Total PLLs                  ; 0                                             ;
+-----------------------------+-----------------------------------------------+


+---------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Settings                                                                     ;
+--------------------------------------------------------------------+--------------+---------------+
; Option                                                             ; Setting      ; Default Value ;
+--------------------------------------------------------------------+--------------+---------------+
; Device                                                             ; EP1C20F400C8 ;               ;
; Family name                                                        ; Cyclone      ; Stratix       ;
; Use smart compilation                                              ; Normal       ; Normal        ;
; Restructure Multiplexers                                           ; Auto         ; Auto          ;
; Create Debugging Nodes for IP Cores                                ; off          ; off           ;
; Preserve fewer node names                                          ; On           ; On            ;
; Disable OpenCore Plus hardware evaluation                          ; Off          ; Off           ;
; Verilog Version                                                    ; Verilog_2001 ; Verilog_2001  ;
; VHDL Version                                                       ; VHDL93       ; VHDL93        ;
; Top-level entity name                                              ; Frequency    ; Frequency     ;
; State Machine Processing                                           ; Auto         ; Auto          ;
; Extract Verilog State Machines                                     ; On           ; On            ;
; Extract VHDL State Machines                                        ; On           ; On            ;
; NOT Gate Push-Back                                                 ; On           ; On            ;
; Power-Up Don't Care                                                ; On           ; On            ;
; Remove Redundant Logic Cells                                       ; Off          ; Off           ;
; Remove Duplicate Registers                                         ; On           ; On            ;
; Ignore CARRY Buffers                                               ; Off          ; Off           ;
; Ignore CASCADE Buffers                                             ; Off          ; Off           ;
; Ignore GLOBAL Buffers                                              ; Off          ; Off           ;
; Ignore ROW GLOBAL Buffers                                          ; Off          ; Off           ;
; Ignore LCELL Buffers                                               ; Off          ; Off           ;
; Ignore SOFT Buffers                                                ; On           ; On            ;
; Limit AHDL Integers to 32 Bits                                     ; Off          ; Off           ;
; Optimization Technique -- Cyclone                                  ; Balanced     ; Balanced      ;
; Carry Chain Length -- Stratix/Stratix GX/Cyclone/MAX II/Cyclone II ; 70           ; 70            ;
; Auto Carry Chains                                                  ; On           ; On            ;
; Auto Open-Drain Pins                                               ; On           ; On            ;
; Remove Duplicate Logic                                             ; On           ; On            ;
; Perform WYSIWYG Primitive Resynthesis                              ; Off          ; Off           ;
; Perform gate-level register retiming                               ; Off          ; Off           ;
; Allow register retiming to trade off Tsu/Tco with Fmax             ; On           ; On            ;
; Auto ROM Replacement                                               ; On           ; On            ;
; Auto RAM Replacement                                               ; On           ; On            ;
; Auto Shift Register Replacement                                    ; On           ; On            ;
; Auto Clock Enable Replacement                                      ; On           ; On            ;
; Allows Synchronous Control Signal Usage in Normal Mode Logic Cells ; On           ; On            ;
; Auto RAM Block Balancing                                           ; On           ; On            ;
; Auto Resource Sharing                                              ; Off          ; Off           ;
; Allow Any RAM Size For Recognition                                 ; Off          ; Off           ;
; Allow Any ROM Size For Recognition                                 ; Off          ; Off           ;
; Allow Any Shift Register Size For Recognition                      ; Off          ; Off           ;
; Enable M512 Memory Blocks                                          ; On           ; On            ;
+--------------------------------------------------------------------+--------------+---------------+


+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Multiplexer Restructuring Statistics (Restructuring Performed)                                                                                                                                           ;
+--------------------+-----------+---------------+----------------------+------------------------+------------+--------------------------------------------------------------------------------------------+
; Multiplexer Inputs ; Bus Width ; Baseline Area ; Area if Restructured ; Saving if Restructured ; Registered ; Example Multiplexer Output                                                                 ;
+--------------------+-----------+---------------+----------------------+------------------------+------------+--------------------------------------------------------------------------------------------+
; 2:1                ; 40 bits   ; 40 LEs        ; 40 LEs               ; 0 LEs                  ; Yes        ; |Frequency|INTIGRATOR_FE:inst|COSA[7]                                                      ;
; 2:1                ; 2 bits    ; 2 LEs         ; 2 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[1][1]~491   ;
; 2:1                ; 3 bits    ; 3 LEs         ; 3 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[2][1]~493   ;
; 2:1                ; 4 bits    ; 4 LEs         ; 4 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[3][0]~495   ;
; 2:1                ; 5 bits    ; 5 LEs         ; 5 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[4][0]~499   ;
; 2:1                ; 6 bits    ; 6 LEs         ; 6 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[5][2]~506   ;
; 2:1                ; 7 bits    ; 7 LEs         ; 7 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[6][1]~511   ;
; 2:1                ; 8 bits    ; 8 LEs         ; 8 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[7][7]~524   ;
; 2:1                ; 9 bits    ; 9 LEs         ; 9 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[8][3]~528   ;
; 2:1                ; 10 bits   ; 10 LEs        ; 10 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[9][2]~536   ;
; 2:1                ; 11 bits   ; 11 LEs        ; 11 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[10][10]~554 ;
; 2:1                ; 12 bits   ; 12 LEs        ; 12 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[11][6]~561  ;
; 2:1                ; 13 bits   ; 13 LEs        ; 13 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[12][11]~578 ;
; 2:1                ; 14 bits   ; 14 LEs        ; 14 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[13][8]~588  ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[14][9]~603  ;
; 2:1                ; 16 bits   ; 16 LEs        ; 16 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[15][12]~621 ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[16][13]~637 ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[17][11]~650 ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[18][2]~656  ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[19][12]~681 ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[20][6]~690  ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[21][11]~710 ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst1|sign_div_unsign:divider|alt_u_div:divider|StageOut[22][11]~725 ;
; 2:1                ; 2 bits    ; 2 LEs         ; 2 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[1][1]~491   ;
; 2:1                ; 3 bits    ; 3 LEs         ; 3 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[2][1]~493   ;
; 2:1                ; 4 bits    ; 4 LEs         ; 4 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[3][1]~496   ;
; 2:1                ; 5 bits    ; 5 LEs         ; 5 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[4][2]~501   ;
; 2:1                ; 6 bits    ; 6 LEs         ; 6 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[5][0]~504   ;
; 2:1                ; 7 bits    ; 7 LEs         ; 7 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[6][4]~514   ;
; 2:1                ; 8 bits    ; 8 LEs         ; 8 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[7][5]~522   ;
; 2:1                ; 9 bits    ; 9 LEs         ; 9 LEs                ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[8][8]~533   ;
; 2:1                ; 10 bits   ; 10 LEs        ; 10 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[9][5]~539   ;
; 2:1                ; 11 bits   ; 11 LEs        ; 11 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[10][8]~552  ;
; 2:1                ; 12 bits   ; 12 LEs        ; 12 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[11][5]~560  ;
; 2:1                ; 13 bits   ; 13 LEs        ; 13 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[12][10]~577 ;
; 2:1                ; 14 bits   ; 14 LEs        ; 14 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[13][12]~592 ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[14][0]~594  ;
; 2:1                ; 16 bits   ; 16 LEs        ; 16 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[15][13]~622 ;
; 2:1                ; 15 bits   ; 15 LEs        ; 15 LEs               ; 0 LEs                  ; No         ; |Frequency|lpm_divide:inst6|sign_div_unsign:divider|alt_u_div:divider|StageOut[16][2]~626  ;

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
香蕉成人伊视频在线观看| 97久久久精品综合88久久| 日本一区二区在线不卡| 91视频精品在这里| 美国一区二区三区在线播放| 国产精品私房写真福利视频| 欧美日韩亚洲综合一区| 国产高清精品网站| 天堂久久一区二区三区| 亚洲婷婷在线视频| 久久欧美一区二区| 91麻豆精品国产91久久久久久久久 | 欧美国产精品中文字幕| 欧美日韩成人综合在线一区二区| 国产**成人网毛片九色| 裸体健美xxxx欧美裸体表演| 亚洲欧美另类小说| 国产日韩欧美不卡| 欧美videos中文字幕| 欧美日韩国产综合久久| 97久久超碰国产精品| 国产成人在线色| 久久精品国产一区二区| 一个色妞综合视频在线观看| 国产精品美日韩| 日韩欧美一卡二卡| 欧美三级电影在线观看| 粉嫩蜜臀av国产精品网站| 天天av天天翘天天综合网 | 欧美国产成人精品| 欧美三级日韩在线| 成人黄页在线观看| 久久91精品久久久久久秒播| 亚洲一区二区三区四区在线 | 欧洲国内综合视频| 国产盗摄一区二区三区| 日韩二区三区四区| 亚洲一区欧美一区| 中文字幕日韩一区二区| 久久精品亚洲精品国产欧美| 91精品午夜视频| 欧美日韩视频在线观看一区二区三区| 国产精品一区二区三区99| 天天射综合影视| 综合在线观看色| 国产精品福利一区| 久久久精品免费观看| 欧美一区二区高清| 欧美日韩亚洲国产综合| 欧美做爰猛烈大尺度电影无法无天| 国产电影一区在线| 国产精品一品视频| 国模大尺度一区二区三区| 美腿丝袜亚洲综合| 免费欧美在线视频| 偷拍一区二区三区| 亚洲精选视频在线| 国产精品美日韩| 国产欧美一区二区精品性色超碰 | 色94色欧美sute亚洲线路一ni| 成人性生交大片免费看中文| 国产在线看一区| 五月天久久比比资源色| 日产国产高清一区二区三区| 亚洲综合视频网| 国产精品―色哟哟| 国产精品国产三级国产三级人妇 | 91精品国产麻豆国产自产在线 | 懂色av噜噜一区二区三区av| 国产黑丝在线一区二区三区| 国产精品一区二区免费不卡| 国产精一品亚洲二区在线视频| 久久草av在线| 国产一区二区在线观看免费| 国产乱妇无码大片在线观看| 成人午夜视频网站| 91美女片黄在线观看91美女| 色综合久久久久综合| 欧美日韩在线观看一区二区| 欧美一区二区女人| 日本一区免费视频| 亚洲精品视频在线看| 亚洲国产精品久久人人爱蜜臀 | 亚洲欧美另类小说视频| 亚洲国产一区视频| 天堂成人国产精品一区| 国产精品亚洲一区二区三区妖精 | ...xxx性欧美| 一区二区三区四区精品在线视频| 一个色综合av| 国产成人精品亚洲777人妖| 色综合天天天天做夜夜夜夜做| 欧美亚洲一区二区在线观看| 欧美精品日韩精品| 国产视频一区二区三区在线观看 | 日本美女一区二区三区| 国产一区二区三区日韩| 91麻豆免费看片| 91麻豆精品91久久久久同性| 久久久久九九视频| 亚洲美女视频一区| 麻豆精品视频在线观看视频| 国产成人在线免费观看| 欧美日韩黄色影视| 久久中文娱乐网| 一区二区三区产品免费精品久久75| 免费xxxx性欧美18vr| 成人开心网精品视频| 欧美日本在线观看| 亚洲国产高清aⅴ视频| 三级欧美韩日大片在线看| 成人美女视频在线观看| 欧美喷水一区二区| 国产欧美一区二区三区在线看蜜臀 | 久久精品一级爱片| 亚洲精品第一国产综合野| 激情久久久久久久久久久久久久久久| 丁香亚洲综合激情啪啪综合| 欧美日韩一区二区在线观看| 久久久亚洲综合| 偷窥国产亚洲免费视频| 风流少妇一区二区| 717成人午夜免费福利电影| 国产精品每日更新| 精品一二线国产| 欧美伦理影视网| 国产精品久久久久四虎| 久久成人羞羞网站| 欧美三级日韩在线| 久久精品一二三| 国产九九视频一区二区三区| 3d动漫精品啪啪1区2区免费| 最新成人av在线| 成人免费毛片嘿嘿连载视频| 日韩一区二区电影网| 亚洲国产你懂的| 日本高清视频一区二区| 国产精品高潮呻吟| 成人午夜免费av| 久久久久久免费| 免费成人你懂的| 在线播放欧美女士性生活| 一区二区三区日韩在线观看| 成人app网站| 欧美国产97人人爽人人喊| 极品尤物av久久免费看| 欧美一区二区在线免费观看| 亚洲成在人线在线播放| 欧美自拍偷拍一区| 亚洲精品国产高清久久伦理二区| av一区二区三区四区| 国产精品你懂的| 成人黄色a**站在线观看| 国产亚洲美州欧州综合国| 国产精品99久久久久久久女警| 日韩欧美国产午夜精品| 高清日韩电视剧大全免费| 日韩欧美国产成人一区二区| 日韩和欧美的一区| 欧美丰满美乳xxx高潮www| 亚洲成人tv网| 欧美美女一区二区在线观看| 日韩精品乱码免费| 日韩三级在线免费观看| 久久精品久久精品| 2021中文字幕一区亚洲| 黄色成人免费在线| 久久久久久久精| 91在线看国产| 一区二区三区在线观看动漫 | 91精品欧美福利在线观看| 日韩成人免费电影| 精品国产一区二区三区久久影院| 精品综合久久久久久8888| 国产婷婷色一区二区三区四区| 成人国产在线观看| 一区二区三区成人| 欧美一区二区三区日韩| 精品系列免费在线观看| 国产日韩一级二级三级| 91免费观看国产| 亚洲综合在线免费观看| 在线综合亚洲欧美在线视频 | 成人短视频下载| 一区二区三区影院| 欧美精品久久99久久在免费线| 男女激情视频一区| 久久久不卡网国产精品二区| 99久久婷婷国产综合精品电影| 亚洲精品国产精华液| 日韩精品一区二区三区蜜臀| 成人影视亚洲图片在线| 亚洲国产婷婷综合在线精品| 日韩视频一区二区三区| 成人毛片老司机大片| 亚洲一区二区视频在线观看| 精品国产欧美一区二区| 91在线观看视频| 亚洲在线视频网站| 精品国产不卡一区二区三区|