亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? tb_eth_defines.v

?? 《FPGA數字電子系統設計與開發實例導航》的配套光盤
?? V
字號:




//`define VERBOSE                       // if log files of device modules are written

`define MULTICAST_XFR          0
`define UNICAST_XFR            1
`define BROADCAST_XFR          2
`define UNICAST_WRONG_XFR      3

`define ETH_BASE              32'hd0000000
`define ETH_WIDTH             32'h800
`define MEMORY_BASE           32'h2000
`define MEMORY_WIDTH          32'h10000
`define TX_BUF_BASE           `MEMORY_BASE
`define RX_BUF_BASE           `MEMORY_BASE + 32'h8000
`define TX_BD_BASE            `ETH_BASE + 32'h00000400
`define RX_BD_BASE            `ETH_BASE + 32'h00000600

`define M1_ADDRESSED_S1 ( (m1_wb_adr_i >= `ETH_BASE)    & (m1_wb_adr_i < (`ETH_BASE    + `ETH_WIDTH   )) )
`define M1_ADDRESSED_S2 ( (m1_wb_adr_i >= `MEMORY_BASE) & (m1_wb_adr_i < (`MEMORY_BASE + `MEMORY_WIDTH)) )
`define M2_ADDRESSED_S1 ( (m2_wb_adr_i >= `ETH_BASE)    & (m2_wb_adr_i < (`ETH_BASE    + `ETH_WIDTH   )) )
`define M2_ADDRESSED_S2 ( (m2_wb_adr_i >= `MEMORY_BASE) & (m2_wb_adr_i < (`MEMORY_BASE + `MEMORY_WIDTH)) )



/* Tx BD */
`define ETH_TX_BD_READY    32'h8000 /* Tx BD Ready */
`define ETH_TX_BD_IRQ      32'h4000 /* Tx BD IRQ Enable */
`define ETH_TX_BD_WRAP     32'h2000 /* Tx BD Wrap (last BD) */
`define ETH_TX_BD_PAD      32'h1000 /* Tx BD Pad Enable */
`define ETH_TX_BD_CRC      32'h0800 /* Tx BD CRC Enable */

`define ETH_TX_BD_UNDERRUN 32'h0100 /* Tx BD Underrun Status */
`define ETH_TX_BD_RETRY    32'h00F0 /* Tx BD Retry Status */
`define ETH_TX_BD_RETLIM   32'h0008 /* Tx BD Retransmission Limit Status */
`define ETH_TX_BD_LATECOL  32'h0004 /* Tx BD Late Collision Status */
`define ETH_TX_BD_DEFER    32'h0002 /* Tx BD Defer Status */
`define ETH_TX_BD_CARRIER  32'h0001 /* Tx BD Carrier Sense Lost Status */

/* Rx BD */
`define ETH_RX_BD_EMPTY    32'h8000 /* Rx BD Empty */
`define ETH_RX_BD_IRQ      32'h4000 /* Rx BD IRQ Enable */
`define ETH_RX_BD_WRAP     32'h2000 /* Rx BD Wrap (last BD) */

`define ETH_RX_BD_MISS     32'h0080 /* Rx BD Miss Status */
`define ETH_RX_BD_OVERRUN  32'h0040 /* Rx BD Overrun Status */
`define ETH_RX_BD_INVSIMB  32'h0020 /* Rx BD Invalid Symbol Status */
`define ETH_RX_BD_DRIBBLE  32'h0010 /* Rx BD Dribble Nibble Status */
`define ETH_RX_BD_TOOLONG  32'h0008 /* Rx BD Too Long Status */
`define ETH_RX_BD_SHORT    32'h0004 /* Rx BD Too Short Frame Status */
`define ETH_RX_BD_CRCERR   32'h0002 /* Rx BD CRC Error Status */
`define ETH_RX_BD_LATECOL  32'h0001 /* Rx BD Late Collision Status */



/* Register space */
`define ETH_MODER      `ETH_BASE + 32'h00	/* Mode Register */
`define ETH_INT        `ETH_BASE + 32'h04	/* Interrupt Source Register */
`define ETH_INT_MASK   `ETH_BASE + 32'h08 /* Interrupt Mask Register */
`define ETH_IPGT       `ETH_BASE + 32'h0C /* Back to Bak Inter Packet Gap Register */
`define ETH_IPGR1      `ETH_BASE + 32'h10 /* Non Back to Back Inter Packet Gap Register 1 */
`define ETH_IPGR2      `ETH_BASE + 32'h14 /* Non Back to Back Inter Packet Gap Register 2 */
`define ETH_PACKETLEN  `ETH_BASE + 32'h18 /* Packet Length Register (min. and max.) */
`define ETH_COLLCONF   `ETH_BASE + 32'h1C /* Collision and Retry Configuration Register */
`define ETH_TX_BD_NUM  `ETH_BASE + 32'h20 /* Transmit Buffer Descriptor Number Register */
`define ETH_CTRLMODER  `ETH_BASE + 32'h24 /* Control Module Mode Register */
`define ETH_MIIMODER   `ETH_BASE + 32'h28 /* MII Mode Register */
`define ETH_MIICOMMAND `ETH_BASE + 32'h2C /* MII Command Register */
`define ETH_MIIADDRESS `ETH_BASE + 32'h30 /* MII Address Register */
`define ETH_MIITX_DATA `ETH_BASE + 32'h34 /* MII Transmit Data Register */
`define ETH_MIIRX_DATA `ETH_BASE + 32'h38 /* MII Receive Data Register */
`define ETH_MIISTATUS  `ETH_BASE + 32'h3C /* MII Status Register */
`define ETH_MAC_ADDR0  `ETH_BASE + 32'h40 /* MAC Individual Address Register 0 */
`define ETH_MAC_ADDR1  `ETH_BASE + 32'h44 /* MAC Individual Address Register 1 */
`define ETH_HASH_ADDR0 `ETH_BASE + 32'h48 /* Hash Register 0 */
`define ETH_HASH_ADDR1 `ETH_BASE + 32'h4C /* Hash Register 1 */
`define ETH_TX_CTRL    `ETH_BASE + 32'h50 /* Tx Control Register */


/* MODER Register */
`define ETH_MODER_RXEN     32'h00000001 /* Receive Enable  */
`define ETH_MODER_TXEN     32'h00000002 /* Transmit Enable */
`define ETH_MODER_NOPRE    32'h00000004 /* No Preamble  */
`define ETH_MODER_BRO      32'h00000008 /* Reject Broadcast */
`define ETH_MODER_IAM      32'h00000010 /* Use Individual Hash */
`define ETH_MODER_PRO      32'h00000020 /* Promiscuous (receive all) */
`define ETH_MODER_IFG      32'h00000040 /* Min. IFG not required */
`define ETH_MODER_LOOPBCK  32'h00000080 /* Loop Back */
`define ETH_MODER_NOBCKOF  32'h00000100 /* No Backoff */
`define ETH_MODER_EXDFREN  32'h00000200 /* Excess Defer */
`define ETH_MODER_FULLD    32'h00000400 /* Full Duplex */
`define ETH_MODER_RST      32'h00000800 /* Reset MAC */
`define ETH_MODER_DLYCRCEN 32'h00001000 /* Delayed CRC Enable */
`define ETH_MODER_CRCEN    32'h00002000 /* CRC Enable */
`define ETH_MODER_HUGEN    32'h00004000 /* Huge Enable */
`define ETH_MODER_PAD      32'h00008000 /* Pad Enable */
`define ETH_MODER_RECSMALL 32'h00010000 /* Receive Small */

/* Interrupt Source Register */
`define ETH_INT_TXB        32'h00000001 /* Transmit Buffer IRQ */
`define ETH_INT_TXE        32'h00000002 /* Transmit Error IRQ */
`define ETH_INT_RXB        32'h00000004 /* Receive Buffer IRQ */
`define ETH_INT_RXE        32'h00000008 /* Receive Error IRQ */
`define ETH_INT_BUSY       32'h00000010 /* Busy IRQ */
`define ETH_INT_TXC        32'h00000020 /* Transmit Control Frame IRQ */
`define ETH_INT_RXC        32'h00000040 /* Received Control Frame IRQ */

/* Interrupt Mask Register */
`define ETH_INT_MASK_TXB   32'h00000001 /* Transmit Buffer IRQ Mask */
`define ETH_INT_MASK_TXE   32'h00000002 /* Transmit Error IRQ Mask */
`define ETH_INT_MASK_RXF   32'h00000004 /* Receive Frame IRQ Mask */
`define ETH_INT_MASK_RXE   32'h00000008 /* Receive Error IRQ Mask */
`define ETH_INT_MASK_BUSY  32'h00000010 /* Busy IRQ Mask */
`define ETH_INT_MASK_TXC   32'h00000020 /* Transmit Control Frame IRQ Mask */
`define ETH_INT_MASK_RXC   32'h00000040 /* Received Control Frame IRQ Mask */

/* Control Module Mode Register */
`define ETH_CTRLMODER_PASSALL 32'h00000001 /* Pass Control Frames */
`define ETH_CTRLMODER_RXFLOW  32'h00000002 /* Receive Control Flow Enable */
`define ETH_CTRLMODER_TXFLOW  32'h00000004 /* Transmit Control Flow Enable */

/* MII Mode Register */
`define ETH_MIIMODER_CLKDIV   32'h000000FF /* Clock Divider */
`define ETH_MIIMODER_NOPRE    32'h00000100 /* No Preamble */
`define ETH_MIIMODER_RST      32'h00000200 /* MIIM Reset */

/* MII Command Register */
`define ETH_MIICOMMAND_SCANSTAT  32'h00000001 /* Scan Status */
`define ETH_MIICOMMAND_RSTAT     32'h00000002 /* Read Status */
`define ETH_MIICOMMAND_WCTRLDATA 32'h00000004 /* Write Control Data */

/* MII Address Register */
`define ETH_MIIADDRESS_FIAD 32'h0000001F /* PHY Address */
`define ETH_MIIADDRESS_RGAD 32'h00001F00 /* RGAD Address */

/* MII Status Register */
`define ETH_MIISTATUS_LINKFAIL    0 /* Link Fail bit */
`define ETH_MIISTATUS_BUSY        1 /* MII Busy bit */
`define ETH_MIISTATUS_NVALID      2 /* Data in MII Status Register is invalid bit */

/* TX Control Register */
`define ETH_TX_CTRL_TXPAUSERQ     32'h10000 /* Send PAUSE request */


`define TIME $display("  Time: %0t", $time)

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产成a人亚洲精| 在线播放日韩导航| 国产精品剧情在线亚洲| 麻豆国产一区二区| 欧美一卡二卡在线| 婷婷夜色潮精品综合在线| 日本精品视频一区二区| 综合av第一页| 色狠狠一区二区三区香蕉| 国产精品久久久久婷婷二区次| 国产美女精品一区二区三区| 精品久久人人做人人爽| 精品夜夜嗨av一区二区三区| 日韩欧美一区二区视频| 久久国内精品自在自线400部| 91精品国产91久久久久久一区二区| 五月激情综合网| 日韩一级片网站| 国产精品影音先锋| 国产精品久久久久久久浪潮网站| jvid福利写真一区二区三区| 亚洲乱码一区二区三区在线观看| 在线精品视频免费观看| 亚洲va韩国va欧美va精品| 777午夜精品视频在线播放| 美女久久久精品| 久久久久久久av麻豆果冻| av男人天堂一区| 亚洲自拍偷拍九九九| 欧美高清视频在线高清观看mv色露露十八 | 欧美人成免费网站| 日韩电影在线看| 久久久久一区二区三区四区| 欧美一区二区黄色| 国内精品免费在线观看| 国产欧美日韩中文久久| 日本乱码高清不卡字幕| 蜜桃视频在线观看一区| 中文字幕一区二区不卡 | 欧美一区二区精品久久911| 狠狠久久亚洲欧美| 亚洲精品日韩综合观看成人91| 欧美日韩国产小视频| 精品一区免费av| 亚洲少妇屁股交4| 欧美另类久久久品| 成人激情免费视频| 日本特黄久久久高潮| 久久精品一区八戒影视| 欧美视频一区二| 国产乱国产乱300精品| 午夜视频久久久久久| 日韩精品一区二| 欧美影视一区二区三区| 国产传媒一区在线| 日韩黄色一级片| 国产精品理论片在线观看| 制服丝袜亚洲精品中文字幕| 国产传媒日韩欧美成人| 日韩精品乱码免费| 亚洲男人的天堂网| 久久精品一区八戒影视| 欧美一级艳片视频免费观看| 色婷婷激情久久| 成人高清视频在线观看| 美腿丝袜亚洲综合| 一区二区三区蜜桃网| 国产日产欧产精品推荐色| 精品视频一区二区三区免费| 97se狠狠狠综合亚洲狠狠| 国内精品第一页| 日本美女视频一区二区| 亚洲国产欧美在线| 亚洲激情自拍偷拍| 国产精品素人一区二区| 久久综合九色综合97_久久久| 欧美日韩免费一区二区三区视频| 波多野结衣欧美| 国产91精品久久久久久久网曝门 | 亚洲一区精品在线| 中文字幕在线不卡国产视频| 精品国产一区二区在线观看| 在线不卡中文字幕播放| 欧美日韩mp4| 欧美日韩的一区二区| 欧美色老头old∨ideo| 在线视频一区二区免费| 91麻豆国产香蕉久久精品| 9191久久久久久久久久久| 欧美性xxxxx极品少妇| 一本久道中文字幕精品亚洲嫩| av福利精品导航| 色综合天天综合网国产成人综合天 | 懂色av中文字幕一区二区三区| 久久99国产精品久久99果冻传媒| 日韩精品视频网站| 麻豆一区二区99久久久久| 丝袜美腿亚洲一区二区图片| 视频一区欧美日韩| 香蕉乱码成人久久天堂爱免费| 一区二区三区中文在线观看| 一区二区三区成人| 亚洲国产wwwccc36天堂| 一区2区3区在线看| 视频在线在亚洲| 久久成人综合网| 懂色av一区二区三区免费看| 99在线视频精品| 欧美性色综合网| 欧美一区二区三区四区高清| 欧美xxxx老人做受| 中文字幕在线观看不卡视频| 亚洲欧美日韩中文播放 | 国产成人一区二区精品非洲| 狠狠色丁香九九婷婷综合五月| 日韩激情中文字幕| 国产主播一区二区| www.欧美日韩| 欧美日韩成人一区| 久久免费午夜影院| 一区二区三区在线视频观看58 | 国产主播一区二区三区| 成人爱爱电影网址| 欧美日本乱大交xxxxx| 欧美成人在线直播| 国产精品狼人久久影院观看方式| 亚洲精品国产精华液| 综合久久久久久| 亚洲宅男天堂在线观看无病毒| 亚洲卡通欧美制服中文| 日日夜夜精品视频免费| 国产999精品久久久久久绿帽| 色狠狠桃花综合| 久久精品一区四区| 亚洲香肠在线观看| 国产精品亚洲视频| 91国偷自产一区二区开放时间| 欧美一区二视频| 天天色综合天天| 国产成人午夜精品影院观看视频 | 日韩av中文字幕一区二区三区| 国产精品99久久久久久久女警| 91福利在线观看| 久久久国产精品午夜一区ai换脸| 亚洲免费电影在线| 激情六月婷婷综合| 欧美日韩在线播放三区四区| 欧美激情一区二区三区四区| 午夜激情综合网| 韩国v欧美v亚洲v日本v| 激情伊人五月天久久综合| 91美女蜜桃在线| 久久久www免费人成精品| 国产欧美日本一区视频| 卡一卡二国产精品| 在线视频欧美区| 中文字幕免费观看一区| 日韩激情视频网站| 成人精品免费视频| 26uuu亚洲综合色| 麻豆91免费观看| 日韩三级视频在线观看| 亚洲一级电影视频| 欧美性videosxxxxx| 国产精品网站在线观看| 国产九九视频一区二区三区| 欧美亚洲综合在线| 国产精品嫩草影院av蜜臀| 精品一二线国产| 久久先锋影音av| 欧美中文字幕久久 | 性做久久久久久久免费看| 色婷婷国产精品久久包臀 | 在线综合视频播放| 天堂蜜桃91精品| 国产日韩欧美精品在线| 国产午夜亚洲精品午夜鲁丝片| 一区二区三区四区激情| 老色鬼精品视频在线观看播放| 日本一区二区三区免费乱视频 | 亚洲女与黑人做爰| 一本大道久久精品懂色aⅴ| 亚洲综合色在线| 91麻豆精品国产91久久久久久久久 | 4hu四虎永久在线影院成人| 日韩极品在线观看| 久久亚洲一区二区三区明星换脸| 国产精品中文字幕日韩精品 | 椎名由奈av一区二区三区| 欧美欧美午夜aⅴ在线观看| 亚洲成人动漫在线观看| 欧美电影一区二区| 国产在线精品免费| 国产精品美女一区二区三区| 91美女视频网站| 免播放器亚洲一区| 国产日韩av一区| 在线看不卡av| 国产一区二区久久| 亚洲欧美日韩精品久久久久|