亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? uart_top.vhd

?? 《FPGA數字電子系統設計與開發實例導航》的配套光盤
?? VHD
字號:
library IEEE;
use IEEE.std_logic_1164.all;
use WORK.UART_PACKAGE.all;

entity uart_top is

  generic(
     -- 數據位個數
	DATA_BIT : integer := 8;
	-- 總數據個數
	TOTAL_BIT : integer := 10;
	-- 奇偶校驗規則
	PARITY_RULE : PARITY := NONE;
	--完整波特率時鐘對應的計數
	FULL_PULSE_COUNT : BD_COUNT := BD9600_FPC;
	--波特率時鐘上升沿對應的計數
	RISE_PULSE_COUNT : BD_COUNT := BD9600_HPC 
  );
  port(
	  -- 時鐘信號
       clk : in STD_LOGIC;
	  -- 復位信號
       reset_n : in STD_LOGIC;
	  -- 發送控制信號
       send : in STD_LOGIC;
	  -- 數據發送總線
       send_bus : in STD_LOGIC_VECTOR(DATA_BIT-1 downto 0);
	  -- 發送完成信號
       send_over : out STD_LOGIC;
	  -- 錯誤提示信號
       error : out STD_LOGIC;
	  -- 接收提示信號
       recv : out STD_LOGIC;
	  -- 數據接收總線
       recv_bus : out STD_LOGIC_VECTOR(DATA_BIT-1 downto 0);
	  -- RS-232數據接收端口
       RxD : in STD_LOGIC;
	  -- RS-232數據發送端口
       TxD : out STD_LOGIC );
end uart_top;

architecture uart_top of uart_top is

-- 波特率發生器組件聲明
component baudrate_generator
  generic(
       FULL_PULSE_COUNT : BD_COUNT := BD9600_FPC;
       RISE_PULSE_COUNT : BD_COUNT := BD9600_HPC
  );
  port (
       ce : in STD_LOGIC;
       clk : in STD_LOGIC;
       reset_n : in STD_LOGIC;
       bg_out : out STD_LOGIC;
       indicator : out STD_LOGIC
  );
end component;
-- 計數器組件聲明
component counter
  generic(
       MAX_COUNT : INTEGER := 10
  );
  port (
       ce : in STD_LOGIC;
       clk : in STD_LOGIC;
       reset_n : in STD_LOGIC;
       overflow : out STD_LOGIC
  );
end component;
-- 信號監測器
component detector
  port (
       RxD : in STD_LOGIC;
       clk : in STD_LOGIC;
       reset_n : in STD_LOGIC;
       new_data : out STD_LOGIC
  );
end component;
-- 奇偶校驗器
component parity_verifier
  generic(
       DATA_LENGTH : INTEGER := DATA_BIT;
       PARITY_RULE : PARITY := PARITY_RULE
  );
  port (
       source : in STD_LOGIC_VECTOR(DATA_LENGTH-1 downto 0);
       parity : out STD_LOGIC
  );
end component;
-- 移位寄存器
component shift_register
  generic(
       TOTAL_BIT : INTEGER := TOTAL_BIT
  );
  port (
       clk : in STD_LOGIC;
       din : in STD_LOGIC;
       reset_n : in STD_LOGIC;
       dout : out STD_LOGIC;
       regs : out STD_LOGIC_VECTOR(TOTAL_BIT-1 downto 0)
  );
end component;
-- 二選一選擇器
component switch
  port (
       din1 : in STD_LOGIC;
       din2 : in STD_LOGIC;
       sel : in STD_LOGIC;
       dout : out STD_LOGIC
  );
end component;
-- 總線選擇器
component switch_bus
  generic(
       BUS_WIDTH : INTEGER := DATA_BIT
  );
  port (
       din1 : in STD_LOGIC_VECTOR(BUS_WIDTH-1 downto 0);
       din2 : in STD_LOGIC_VECTOR(BUS_WIDTH-1 downto 0);
       sel : in STD_LOGIC;
       dout : out STD_LOGIC_VECTOR(BUS_WIDTH-1 downto 0)
  );
end component;
-- UART內核
component uart_core
  generic(
       DATA_BIT : INTEGER := DATA_BIT;
       PARITY_RULE : PARITY := PARITY_RULE;
       TOTAL_BIT : INTEGER := TOTAL_BIT
  );
  port (
       clk : in STD_LOGIC;
       new_data : in STD_LOGIC;
       overflow : in STD_LOGIC;
       parity : in STD_LOGIC;
       regs : in STD_LOGIC_VECTOR(TOTAL_BIT-1 downto 0);
       reset_n : in STD_LOGIC;
       send : in STD_LOGIC;
       send_bus : in STD_LOGIC_VECTOR(DATA_BIT-1 downto 0);
       ce_parts : out STD_LOGIC;
       error : out STD_LOGIC;
       recv : out STD_LOGIC;
       recv_bus : out STD_LOGIC_VECTOR(DATA_BIT-1 downto 0);
       reset_dt : out STD_LOGIC;
       reset_parts : out STD_LOGIC;
       sel_clk : out STD_LOGIC;
       sel_out : out STD_LOGIC;
       sel_pv : out STD_LOGIC;
       sel_si : out STD_LOGIC;
       send_over : out STD_LOGIC;
       send_si : out STD_LOGIC
  );
end component;

----     常數     -----
constant VCC_CONSTANT   : STD_LOGIC := '1';
---- 內部信號聲明 ----
signal bg_clk : STD_LOGIC;
signal bg_out : STD_LOGIC;
signal ce_parts : STD_LOGIC;
signal clk_inv : STD_LOGIC;
signal counter_clk : STD_LOGIC;
signal indicator : STD_LOGIC;
signal new_data : STD_LOGIC;
signal overflow : STD_LOGIC;
signal parity : STD_LOGIC;
signal reset_dt : STD_LOGIC;
signal reset_parts : STD_LOGIC;
signal sel_clk : STD_LOGIC;
signal sel_out : STD_LOGIC;
signal sel_pv : STD_LOGIC;
signal sel_si : STD_LOGIC;
signal send_si : STD_LOGIC;
signal sr_in : STD_LOGIC;
signal sr_out : STD_LOGIC;
signal VCC : STD_LOGIC;
signal pv_source : STD_LOGIC_VECTOR (DATA_BIT-1 downto 0);
signal recv_parity_source : STD_LOGIC_VECTOR (DATA_BIT-1 downto 0);
signal regs : STD_LOGIC_VECTOR (TOTAL_BIT-1 downto 0);
signal send_parity_source : STD_LOGIC_VECTOR (DATA_BIT-1 downto 0);

begin

	-- 信號連接
	clk_inv <= not clk;	 
	VCC <= VCC_CONSTANT;   
	send_parity_source <= send_bus;
	recv_bus <= recv_parity_source;

	-- 波特率發生器實例
	U_BG : baudrate_generator
	  port map(
	       bg_out => bg_out,
	       ce => ce_parts,
	       clk => clk,
	       indicator => indicator,
	       reset_n => reset_parts
	  );
	-- 總線選擇器實例
	U_BusSwitch : switch_bus
	  port map(
	       din1 => send_parity_source( DATA_BIT-1 downto 0 ),
	       din2 => recv_parity_source( DATA_BIT-1 downto 0 ),
	       dout => pv_source( DATA_BIT-1 downto 0 ),
	       sel => sel_pv
	  );
	-- UART內核實例
	U_Core : uart_core
	  port map(
	       ce_parts => ce_parts,
	       clk => clk,
	       error => error,
	       new_data => new_data,
	       overflow => overflow,
	       parity => parity,
	       recv => recv,
	       recv_bus => recv_parity_source( DATA_BIT-1 downto 0 ),
	       regs => regs( TOTAL_BIT-1 downto 0 ),
	       reset_dt => reset_dt,
	       reset_n => reset_n,
	       reset_parts => reset_parts,
	       sel_clk => sel_clk,
	       sel_out => sel_out,
	       sel_pv => sel_pv,
	       sel_si => sel_si,
	       send => send,
	       send_bus => send_parity_source( DATA_BIT-1 downto 0 ),
	       send_over => send_over,
	       send_si => send_si
	  );
	-- 計數器實例
	U_Counter : counter
	  port map(
	       ce => ce_parts,
	       clk => counter_clk,
	       overflow => overflow,
	       reset_n => reset_parts
	  );
	-- 計數器時鐘源選擇器
	U_CounterClkSwitch : switch
	  port map(
	       din1 => indicator,
	       din2 => clk_inv,
	       dout => counter_clk,
	       sel => sel_clk
	  );
	-- 信號監測器
	U_Detector : detector
	  port map(
	       RxD => RxD,
	       clk => clk,
	       new_data => new_data,
	       reset_n => reset_dt
	  );
	-- 奇偶校驗器
	U_ParityVerifier : parity_verifier
	  port map(
	       parity => parity,
	       source => pv_source( DATA_BIT-1 downto 0 )
	  );
	-- 移位寄存器輸入源選擇器實例
	U_SISwitch : switch
	  port map(
	       din1 => send_si,
	       din2 => RxD,
	       dout => sr_in,
	       sel => sel_si
	  );
	-- 移位寄存器實例
	U_SR : shift_register
	  port map(
	       clk => bg_clk,
	       din => sr_in,
	       dout => sr_out,
	       regs => regs( TOTAL_BIT-1 downto 0 ),
	       reset_n => reset_parts
	  );
	-- 移位寄存器時鐘源選擇器實例
	U_SRClkSwitch : switch
	  port map(
	       din1 => bg_out,
	       din2 => clk_inv,
	       dout => bg_clk,
	       sel => sel_clk
	  );
	-- 輸出選擇器實例
	U_TXDSwitch : switch
	  port map(
	       din1 => VCC,
	       din2 => sr_out,
	       dout => TxD,
	       sel => sel_out
	  );

end uart_top;

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
91在线视频在线| 精品99一区二区| 天使萌一区二区三区免费观看| 欧美在线观看视频在线| 2020日本不卡一区二区视频| 激情久久久久久久久久久久久久久久| 久久综合狠狠综合久久激情| 国产精品中文字幕日韩精品 | 日本一区中文字幕| 日韩欧美国产精品| 国产高清不卡一区二区| 综合久久久久久| 欧美视频一区在线| 国产精品久久久久久亚洲伦| 在线一区二区三区四区五区| 午夜激情久久久| 26uuu另类欧美| 91视频xxxx| 日本午夜精品视频在线观看| 久久嫩草精品久久久精品一| 91小视频免费观看| 肉色丝袜一区二区| 国产日韩欧美麻豆| 欧美亚洲国产bt| 精品一二三四区| 亚洲视频一区二区在线| 高清免费成人av| 亚洲成人资源网| 久久久亚洲精品一区二区三区| 91麻豆蜜桃一区二区三区| 日本不卡免费在线视频| 国产精品无圣光一区二区| 欧美日韩在线电影| 国产乱码精品一区二区三区忘忧草 | 精品国产区一区| 99久久精品99国产精品| 欧美激情自拍偷拍| 欧美视频一区二区三区在线观看| 久久99热国产| 一区二区三区精品在线| 久久亚洲精品国产精品紫薇| 在线观看一区日韩| 国产精品一区久久久久| 亚洲成人高清在线| 中文字幕精品一区| 日韩一区二区三区观看| 91在线视频观看| 国内精品伊人久久久久av一坑| 亚洲欧美二区三区| 久久天天做天天爱综合色| 欧美色爱综合网| 福利一区二区在线观看| 天天免费综合色| 亚洲天天做日日做天天谢日日欢| 日韩免费性生活视频播放| 日本精品裸体写真集在线观看| 国产精品影视在线| 五月天一区二区| 中文字幕日韩一区二区| ww久久中文字幕| 欧美日本视频在线| 一本到一区二区三区| 国产成人8x视频一区二区| 日本视频一区二区| 艳妇臀荡乳欲伦亚洲一区| 国产视频亚洲色图| 日韩欧美在线网站| 欧美视频日韩视频在线观看| 成人国产精品免费观看| 国产揄拍国内精品对白| 三级不卡在线观看| 亚洲电影视频在线| 亚洲精选视频在线| 中文在线资源观看网站视频免费不卡| 欧美一区二区三区啪啪| 欧美三片在线视频观看| 99国产精品国产精品久久| 国产黄色成人av| 亚洲色图视频免费播放| 国产欧美一区二区精品性色 | 五月婷婷综合激情| 日韩美女啊v在线免费观看| 国产亚洲欧美一级| 2020日本不卡一区二区视频| 欧美r级在线观看| 4438x成人网最大色成网站| 欧美性videosxxxxx| 91网页版在线| 91香蕉视频mp4| 97se亚洲国产综合自在线不卡| 亚洲国产人成综合网站| 亚洲精品国产a| 日韩美女视频一区二区| 中文字幕一区视频| 国产精品国产三级国产普通话三级| 久久久精品国产免费观看同学| 精品欧美一区二区三区精品久久| 欧美高清视频不卡网| 欧美情侣在线播放| 欧美人狂配大交3d怪物一区 | 91久久精品一区二区二区| 成人动漫一区二区三区| 成人激情小说网站| 亚洲h在线观看| 午夜视频在线观看一区二区三区| 亚洲自拍都市欧美小说| 亚洲与欧洲av电影| 亚洲久草在线视频| 亚洲高清免费观看高清完整版在线观看 | 中文字幕一区二区在线播放| 国产精品人人做人人爽人人添| 国产精品青草综合久久久久99| 中文字幕高清一区| 中文字幕一区日韩精品欧美| 亚洲人成伊人成综合网小说| 亚洲人成7777| 亚洲国产日韩a在线播放性色| 午夜视频一区在线观看| 日韩精品欧美精品| 麻豆精品视频在线观看| 国产在线精品一区在线观看麻豆| 国产乱码精品一区二区三区五月婷| 国产精品99久久久久久似苏梦涵| 丁香婷婷综合色啪| 色综合中文字幕国产 | 在线亚洲人成电影网站色www| 91福利视频久久久久| 欧美日韩不卡一区| 日韩一二三区视频| 精品国产三级a在线观看| 国产视频在线观看一区二区三区| 国产精品电影院| 亚洲尤物在线视频观看| 老司机精品视频在线| 国产成人av电影免费在线观看| 99久久久久免费精品国产| 欧美系列一区二区| 精品国产一区二区三区不卡| 国产亚洲欧美激情| 亚洲老妇xxxxxx| 午夜精品一区二区三区免费视频 | 久久国产尿小便嘘嘘尿| 国产不卡视频一区| 91国在线观看| 宅男在线国产精品| 国产欧美一区二区精品性色 | 丝袜美腿成人在线| 久久66热re国产| 99国产精品国产精品久久| 岛国av在线一区| 欧美亚洲动漫精品| 久久综合色一综合色88| 中日韩免费视频中文字幕| 亚洲一区视频在线| 国内精品嫩模私拍在线| 日本不卡视频在线| 粉嫩av亚洲一区二区图片| 色乱码一区二区三区88| 日韩精品一区二区三区swag| 国产精品久久久久婷婷| 同产精品九九九| 成人免费视频播放| 欧美日韩aaa| 国产精品国产三级国产有无不卡 | 亚洲一区二区三区自拍| 另类小说色综合网站| 91在线视频在线| 日韩三级电影网址| 日韩美女啊v在线免费观看| 久久精品理论片| 色av成人天堂桃色av| 精品美女在线播放| 伊人夜夜躁av伊人久久| 美脚の诱脚舐め脚责91| 波多野结衣欧美| 日韩精品专区在线影院重磅| 亚洲免费毛片网站| 久久99国产精品免费网站| 91九色最新地址| 久久综合久久99| 亚洲成av人片一区二区三区| 丁香激情综合五月| 日韩免费性生活视频播放| 一区二区三区在线不卡| 国产伦精品一区二区三区免费| 欧美色图片你懂的| 国产精品电影一区二区三区| 激情av综合网| 欧美精品久久久久久久久老牛影院 | 久久久久久久综合色一本| 午夜不卡av免费| proumb性欧美在线观看| 精品日产卡一卡二卡麻豆| 亚洲国产精品久久久久婷婷884| 成人av在线播放网址| 精品国产乱码久久久久久免费| 午夜精品久久久久久久久| 成人动漫一区二区在线| 精品免费国产二区三区| 亚洲成人777|