亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? uart_top.vhd

?? fpga介紹及其相關(guān)實(shí)驗(yàn)代碼
?? VHD
字號(hào):
library IEEE;
use IEEE.std_logic_1164.all;
use WORK.UART_PACKAGE.all;

entity uart_top is

  generic(
     -- 數(shù)據(jù)位個(gè)數(shù)
	DATA_BIT : integer := 8;
	-- 總數(shù)據(jù)個(gè)數(shù)
	TOTAL_BIT : integer := 10;
	-- 奇偶校驗(yàn)規(guī)則
	PARITY_RULE : PARITY := NONE;
	--完整波特率時(shí)鐘對(duì)應(yīng)的計(jì)數(shù)
	FULL_PULSE_COUNT : BD_COUNT := BD9600_FPC;
	--波特率時(shí)鐘上升沿對(duì)應(yīng)的計(jì)數(shù)
	RISE_PULSE_COUNT : BD_COUNT := BD9600_HPC 
  );
  port(
	  -- 時(shí)鐘信號(hào)
       clk : in STD_LOGIC;
	  -- 復(fù)位信號(hào)
       reset_n : in STD_LOGIC;
	  -- 發(fā)送控制信號(hào)
       send : in STD_LOGIC;
	  -- 數(shù)據(jù)發(fā)送總線
       send_bus : in STD_LOGIC_VECTOR(DATA_BIT-1 downto 0);
	  -- 發(fā)送完成信號(hào)
       send_over : out STD_LOGIC;
	  -- 錯(cuò)誤提示信號(hào)
       error : out STD_LOGIC;
	  -- 接收提示信號(hào)
       recv : out STD_LOGIC;
	  -- 數(shù)據(jù)接收總線
       recv_bus : out STD_LOGIC_VECTOR(DATA_BIT-1 downto 0);
	  -- RS-232數(shù)據(jù)接收端口
       RxD : in STD_LOGIC;
	  -- RS-232數(shù)據(jù)發(fā)送端口
       TxD : out STD_LOGIC );
end uart_top;

architecture uart_top of uart_top is

-- 波特率發(fā)生器組件聲明
component baudrate_generator
  generic(
       FULL_PULSE_COUNT : BD_COUNT := BD9600_FPC;
       RISE_PULSE_COUNT : BD_COUNT := BD9600_HPC
  );
  port (
       ce : in STD_LOGIC;
       clk : in STD_LOGIC;
       reset_n : in STD_LOGIC;
       bg_out : out STD_LOGIC;
       indicator : out STD_LOGIC
  );
end component;
-- 計(jì)數(shù)器組件聲明
component counter
  generic(
       MAX_COUNT : INTEGER := 10
  );
  port (
       ce : in STD_LOGIC;
       clk : in STD_LOGIC;
       reset_n : in STD_LOGIC;
       overflow : out STD_LOGIC
  );
end component;
-- 信號(hào)監(jiān)測(cè)器
component detector
  port (
       RxD : in STD_LOGIC;
       clk : in STD_LOGIC;
       reset_n : in STD_LOGIC;
       new_data : out STD_LOGIC
  );
end component;
-- 奇偶校驗(yàn)器
component parity_verifier
  generic(
       DATA_LENGTH : INTEGER := DATA_BIT;
       PARITY_RULE : PARITY := PARITY_RULE
  );
  port (
       source : in STD_LOGIC_VECTOR(DATA_LENGTH-1 downto 0);
       parity : out STD_LOGIC
  );
end component;
-- 移位寄存器
component shift_register
  generic(
       TOTAL_BIT : INTEGER := TOTAL_BIT
  );
  port (
       clk : in STD_LOGIC;
       din : in STD_LOGIC;
       reset_n : in STD_LOGIC;
       dout : out STD_LOGIC;
       regs : out STD_LOGIC_VECTOR(TOTAL_BIT-1 downto 0)
  );
end component;
-- 二選一選擇器
component switch
  port (
       din1 : in STD_LOGIC;
       din2 : in STD_LOGIC;
       sel : in STD_LOGIC;
       dout : out STD_LOGIC
  );
end component;
-- 總線選擇器
component switch_bus
  generic(
       BUS_WIDTH : INTEGER := DATA_BIT
  );
  port (
       din1 : in STD_LOGIC_VECTOR(BUS_WIDTH-1 downto 0);
       din2 : in STD_LOGIC_VECTOR(BUS_WIDTH-1 downto 0);
       sel : in STD_LOGIC;
       dout : out STD_LOGIC_VECTOR(BUS_WIDTH-1 downto 0)
  );
end component;
-- UART內(nèi)核
component uart_core
  generic(
       DATA_BIT : INTEGER := DATA_BIT;
       PARITY_RULE : PARITY := PARITY_RULE;
       TOTAL_BIT : INTEGER := TOTAL_BIT
  );
  port (
       clk : in STD_LOGIC;
       new_data : in STD_LOGIC;
       overflow : in STD_LOGIC;
       parity : in STD_LOGIC;
       regs : in STD_LOGIC_VECTOR(TOTAL_BIT-1 downto 0);
       reset_n : in STD_LOGIC;
       send : in STD_LOGIC;
       send_bus : in STD_LOGIC_VECTOR(DATA_BIT-1 downto 0);
       ce_parts : out STD_LOGIC;
       error : out STD_LOGIC;
       recv : out STD_LOGIC;
       recv_bus : out STD_LOGIC_VECTOR(DATA_BIT-1 downto 0);
       reset_dt : out STD_LOGIC;
       reset_parts : out STD_LOGIC;
       sel_clk : out STD_LOGIC;
       sel_out : out STD_LOGIC;
       sel_pv : out STD_LOGIC;
       sel_si : out STD_LOGIC;
       send_over : out STD_LOGIC;
       send_si : out STD_LOGIC
  );
end component;

----     常數(shù)     -----
constant VCC_CONSTANT   : STD_LOGIC := '1';
---- 內(nèi)部信號(hào)聲明 ----
signal bg_clk : STD_LOGIC;
signal bg_out : STD_LOGIC;
signal ce_parts : STD_LOGIC;
signal clk_inv : STD_LOGIC;
signal counter_clk : STD_LOGIC;
signal indicator : STD_LOGIC;
signal new_data : STD_LOGIC;
signal overflow : STD_LOGIC;
signal parity : STD_LOGIC;
signal reset_dt : STD_LOGIC;
signal reset_parts : STD_LOGIC;
signal sel_clk : STD_LOGIC;
signal sel_out : STD_LOGIC;
signal sel_pv : STD_LOGIC;
signal sel_si : STD_LOGIC;
signal send_si : STD_LOGIC;
signal sr_in : STD_LOGIC;
signal sr_out : STD_LOGIC;
signal VCC : STD_LOGIC;
signal pv_source : STD_LOGIC_VECTOR (DATA_BIT-1 downto 0);
signal recv_parity_source : STD_LOGIC_VECTOR (DATA_BIT-1 downto 0);
signal regs : STD_LOGIC_VECTOR (TOTAL_BIT-1 downto 0);
signal send_parity_source : STD_LOGIC_VECTOR (DATA_BIT-1 downto 0);

begin

	-- 信號(hào)連接
	clk_inv <= not clk;	 
	VCC <= VCC_CONSTANT;   
	send_parity_source <= send_bus;
	recv_bus <= recv_parity_source;

	-- 波特率發(fā)生器實(shí)例
	U_BG : baudrate_generator
	  port map(
	       bg_out => bg_out,
	       ce => ce_parts,
	       clk => clk,
	       indicator => indicator,
	       reset_n => reset_parts
	  );
	-- 總線選擇器實(shí)例
	U_BusSwitch : switch_bus
	  port map(
	       din1 => send_parity_source( DATA_BIT-1 downto 0 ),
	       din2 => recv_parity_source( DATA_BIT-1 downto 0 ),
	       dout => pv_source( DATA_BIT-1 downto 0 ),
	       sel => sel_pv
	  );
	-- UART內(nèi)核實(shí)例
	U_Core : uart_core
	  port map(
	       ce_parts => ce_parts,
	       clk => clk,
	       error => error,
	       new_data => new_data,
	       overflow => overflow,
	       parity => parity,
	       recv => recv,
	       recv_bus => recv_parity_source( DATA_BIT-1 downto 0 ),
	       regs => regs( TOTAL_BIT-1 downto 0 ),
	       reset_dt => reset_dt,
	       reset_n => reset_n,
	       reset_parts => reset_parts,
	       sel_clk => sel_clk,
	       sel_out => sel_out,
	       sel_pv => sel_pv,
	       sel_si => sel_si,
	       send => send,
	       send_bus => send_parity_source( DATA_BIT-1 downto 0 ),
	       send_over => send_over,
	       send_si => send_si
	  );
	-- 計(jì)數(shù)器實(shí)例
	U_Counter : counter
	  port map(
	       ce => ce_parts,
	       clk => counter_clk,
	       overflow => overflow,
	       reset_n => reset_parts
	  );
	-- 計(jì)數(shù)器時(shí)鐘源選擇器
	U_CounterClkSwitch : switch
	  port map(
	       din1 => indicator,
	       din2 => clk_inv,
	       dout => counter_clk,
	       sel => sel_clk
	  );
	-- 信號(hào)監(jiān)測(cè)器
	U_Detector : detector
	  port map(
	       RxD => RxD,
	       clk => clk,
	       new_data => new_data,
	       reset_n => reset_dt
	  );
	-- 奇偶校驗(yàn)器
	U_ParityVerifier : parity_verifier
	  port map(
	       parity => parity,
	       source => pv_source( DATA_BIT-1 downto 0 )
	  );
	-- 移位寄存器輸入源選擇器實(shí)例
	U_SISwitch : switch
	  port map(
	       din1 => send_si,
	       din2 => RxD,
	       dout => sr_in,
	       sel => sel_si
	  );
	-- 移位寄存器實(shí)例
	U_SR : shift_register
	  port map(
	       clk => bg_clk,
	       din => sr_in,
	       dout => sr_out,
	       regs => regs( TOTAL_BIT-1 downto 0 ),
	       reset_n => reset_parts
	  );
	-- 移位寄存器時(shí)鐘源選擇器實(shí)例
	U_SRClkSwitch : switch
	  port map(
	       din1 => bg_out,
	       din2 => clk_inv,
	       dout => bg_clk,
	       sel => sel_clk
	  );
	-- 輸出選擇器實(shí)例
	U_TXDSwitch : switch
	  port map(
	       din1 => VCC,
	       din2 => sr_out,
	       dout => TxD,
	       sel => sel_out
	  );

end uart_top;

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
久久久亚洲国产美女国产盗摄| 日韩欧美色电影| 亚洲午夜电影在线| 亚洲日本va在线观看| 久久久久久久综合| 2021国产精品久久精品| 亚洲精品在线免费观看视频| 久久午夜老司机| 精品成人一区二区三区| 日韩免费观看2025年上映的电影| 91麻豆精品国产自产在线 | 亚洲另类中文字| 亚洲人成影院在线观看| 亚洲国产精品精华液2区45| 久久精品人人爽人人爽| 国产精品久久久久久久第一福利| 亚洲国产精华液网站w| 久久疯狂做爰流白浆xx| 精品在线视频一区| 成人午夜视频网站| 国产精品视频在线看| 中文字幕亚洲区| 一区二区三区自拍| 免费在线看一区| 国产精品一二三区在线| 97精品视频在线观看自产线路二| 91福利精品第一导航| 69久久99精品久久久久婷婷| 欧美精品xxxxbbbb| 久久免费视频色| 亚洲色欲色欲www在线观看| 亚洲成av人影院| 韩国精品主播一区二区在线观看 | jlzzjlzz国产精品久久| 在线免费一区三区| 精品国产一区二区三区av性色| 国产日韩精品一区| 五月激情综合色| 成人美女视频在线看| 欧美精品tushy高清| 国产视频一区二区在线| 亚洲国产精品精华液网站| 亚洲成人1区2区| 成人综合在线视频| 欧洲av一区二区嗯嗯嗯啊| 精品999久久久| 一区二区三区中文字幕在线观看| 激情偷乱视频一区二区三区| 色呦呦日韩精品| 久久免费的精品国产v∧| 亚洲电影一级片| 99精品视频一区二区三区| 精品福利视频一区二区三区| 亚洲国产裸拍裸体视频在线观看乱了 | 一区二区免费在线播放| 国产在线视频不卡二| 欧美日韩亚洲综合在线| 中文字幕一区二区三区不卡 | 色偷偷久久一区二区三区| 久久久久久久精| 久久精品国产一区二区三区免费看 | 中文字幕在线播放不卡一区| 国内精品国产三级国产a久久| 欧美视频一区二区在线观看| 国产午夜亚洲精品午夜鲁丝片| 午夜成人免费视频| 欧美三级中文字幕在线观看| 亚洲欧洲国产日本综合| 成人av网址在线观看| 2021中文字幕一区亚洲| 久久精工是国产品牌吗| 91精品国产91久久综合桃花| 亚洲高清免费在线| 欧美伊人久久久久久久久影院| 91在线视频播放| 欧美激情一区二区三区四区| 国产麻豆视频精品| 久久无码av三级| 国产成人在线免费| 国产一区啦啦啦在线观看| 69堂成人精品免费视频| 亚洲成人一二三| 欧美福利视频导航| 人人爽香蕉精品| 欧美r级在线观看| 国产乱国产乱300精品| 亚洲精品一区二区三区在线观看| 国产一区在线精品| 亚洲国产成人自拍| 在线一区二区三区四区五区| 亚洲小说春色综合另类电影| 欧美日韩高清一区二区不卡| 日韩成人免费看| 久久亚洲捆绑美女| 久久婷婷国产综合国色天香| 麻豆一区二区在线| 精品va天堂亚洲国产| 成人网在线免费视频| 亚洲综合在线观看视频| 欧美裸体一区二区三区| 狠狠色丁香久久婷婷综合_中| 国产欧美中文在线| 色综合天天狠狠| 日韩在线卡一卡二| 国产欧美一区二区三区鸳鸯浴 | 久久久蜜臀国产一区二区| 国产成人精品一区二区三区四区| 自拍偷拍国产精品| 欧美伊人久久久久久久久影院 | 国产美女主播视频一区| 国产精品美女久久久久久| 在线精品视频免费播放| 极品少妇一区二区三区精品视频| 国产精品不卡在线观看| 6080亚洲精品一区二区| 粉嫩欧美一区二区三区高清影视| 亚洲精品大片www| 国产在线看一区| 亚洲黄色尤物视频| 精品国产污网站| 欧美综合一区二区三区| 亚洲成人精品一区| 91欧美激情一区二区三区成人| 亚洲精品一区二区三区福利 | 水野朝阳av一区二区三区| 欧美精品久久天天躁| 在线不卡中文字幕| 成人免费av在线| 欧美aⅴ一区二区三区视频| 亚洲六月丁香色婷婷综合久久| 精品国产一二三区| 91视频在线观看| 国产成人精品影视| 日本在线观看不卡视频| 一区二区三区影院| 国产精品不卡视频| 久久久久久99久久久精品网站| 五月婷婷综合激情| 国产精品久久久久9999吃药| 精品日韩欧美一区二区| 在线观看亚洲专区| 成人动漫在线一区| 国产麻豆视频精品| 国产在线播放一区三区四| 日本中文字幕一区二区视频| 国产精品久久免费看| 国产欧美日韩精品一区| 免费在线观看一区| 日韩福利电影在线| 亚洲风情在线资源站| 亚洲国产成人av| 亚洲一区二区四区蜜桃| 依依成人精品视频| 亚洲精品国产成人久久av盗摄 | 国产女主播视频一区二区| 日韩欧美一级二级| 欧美精品日日鲁夜夜添| 欧美网站大全在线观看| 欧美日韩在线电影| 884aa四虎影成人精品一区| 欧美性xxxxxx少妇| 欧美日韩高清一区二区不卡| 欧美性videosxxxxx| 欧美日韩国产高清一区二区| 777xxx欧美| 91精选在线观看| 日韩欧美另类在线| 久久综合中文字幕| 欧美激情一区二区在线| 精品在线免费观看| 粉嫩av亚洲一区二区图片| 国产成人在线网站| 国产 日韩 欧美大片| 91啪亚洲精品| 日韩免费一区二区| 中文字幕欧美激情一区| 一卡二卡三卡日韩欧美| 三级欧美在线一区| 国产福利电影一区二区三区| 99国产精品一区| 91精选在线观看| 日产欧产美韩系列久久99| 激情文学综合网| av欧美精品.com| 欧美一区二区三区在线看| 国产亚洲综合色| 欧洲一区二区三区在线| 日韩你懂的在线观看| 国产精品对白交换视频| 99re热视频精品| 制服丝袜亚洲色图| 欧美激情一区二区三区不卡| 午夜精品久久久久久久99水蜜桃 | 欧美在线小视频| 精品国一区二区三区| 亚洲欧美日韩国产综合| 国内精品国产成人国产三级粉色 | 蜜臀av性久久久久蜜臀aⅴ流畅 | 在线国产亚洲欧美| 国产欧美一区二区精品性色|