亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? at91rm9200_pdc.html

?? DM9161在ARM9200下的驅動源碼
?? HTML
?? 第 1 頁 / 共 2 頁
字號:
</null></table><br><table border=1 cellpadding=0 cellspacing=0 width="100%"><null><th bgcolor="#FFFFCC"><font size="-1"><b>Function</b></font></th><th bgcolor="#FFFFCC"><font size="-1"><b>Description</b></font></th><tr><td bgcolor="#FFFFCC"><font size="-1"><b><a href="lib_AT91RM9200_h.html#AT91F_PDC_SetRx">AT91F_PDC_SetRx</a></b></font></td><td><font size="-1">Set the receive transfer descriptor</font></td></tr>
<tr><td bgcolor="#FFFFCC"><font size="-1"><b><a href="lib_AT91RM9200_h.html#AT91F_PDC_EnableRx">AT91F_PDC_EnableRx</a></b></font></td><td><font size="-1">Enable receive</font></td></tr>
<tr><td bgcolor="#FFFFCC"><font size="-1"><b><a href="lib_AT91RM9200_h.html#AT91F_PDC_ReceiveFrame">AT91F_PDC_ReceiveFrame</a></b></font></td><td><font size="-1">Close PDC: disable TX and RX reset transfer descriptors</font></td></tr>
<tr><td bgcolor="#FFFFCC"><font size="-1"><b><a href="lib_AT91RM9200_h.html#AT91F_PDC_SetTx">AT91F_PDC_SetTx</a></b></font></td><td><font size="-1">Set the transmit transfer descriptor</font></td></tr>
<tr><td bgcolor="#FFFFCC"><font size="-1"><b><a href="lib_AT91RM9200_h.html#AT91F_PDC_DisableRx">AT91F_PDC_DisableRx</a></b></font></td><td><font size="-1">Disable receive</font></td></tr>
<tr><td bgcolor="#FFFFCC"><font size="-1"><b><a href="lib_AT91RM9200_h.html#AT91F_PDC_EnableTx">AT91F_PDC_EnableTx</a></b></font></td><td><font size="-1">Enable transmit</font></td></tr>
<tr><td bgcolor="#FFFFCC"><font size="-1"><b><a href="lib_AT91RM9200_h.html#AT91F_PDC_IsNextRxEmpty">AT91F_PDC_IsNextRxEmpty</a></b></font></td><td><font size="-1">Test if the next transfer descriptor has been moved to the current td</font></td></tr>
<tr><td bgcolor="#FFFFCC"><font size="-1"><b><a href="lib_AT91RM9200_h.html#AT91F_PDC_DisableTx">AT91F_PDC_DisableTx</a></b></font></td><td><font size="-1">Disable transmit</font></td></tr>
<tr><td bgcolor="#FFFFCC"><font size="-1"><b><a href="lib_AT91RM9200_h.html#AT91F_PDC_Close">AT91F_PDC_Close</a></b></font></td><td><font size="-1">Close PDC: disable TX and RX reset transfer descriptors</font></td></tr>
<tr><td bgcolor="#FFFFCC"><font size="-1"><b><a href="lib_AT91RM9200_h.html#AT91F_PDC_IsTxEmpty">AT91F_PDC_IsTxEmpty</a></b></font></td><td><font size="-1">Test if the current transfer descriptor has been sent</font></td></tr>
<tr><td bgcolor="#FFFFCC"><font size="-1"><b><a href="lib_AT91RM9200_h.html#AT91F_PDC_SetNextRx">AT91F_PDC_SetNextRx</a></b></font></td><td><font size="-1">Set the next receive transfer descriptor</font></td></tr>
<tr><td bgcolor="#FFFFCC"><font size="-1"><b><a href="lib_AT91RM9200_h.html#AT91F_PDC_SetNextTx">AT91F_PDC_SetNextTx</a></b></font></td><td><font size="-1">Set the next transmit transfer descriptor</font></td></tr>
<tr><td bgcolor="#FFFFCC"><font size="-1"><b><a href="lib_AT91RM9200_h.html#AT91F_PDC_IsNextTxEmpty">AT91F_PDC_IsNextTxEmpty</a></b></font></td><td><font size="-1">Test if the next transfer descriptor has been moved to the current td</font></td></tr>
<tr><td bgcolor="#FFFFCC"><font size="-1"><b><a href="lib_AT91RM9200_h.html#AT91F_PDC_Open">AT91F_PDC_Open</a></b></font></td><td><font size="-1">Open PDC: disable TX and RX reset transfer descriptors, re-enable RX and TX</font></td></tr>
<tr><td bgcolor="#FFFFCC"><font size="-1"><b><a href="lib_AT91RM9200_h.html#AT91F_PDC_SendFrame">AT91F_PDC_SendFrame</a></b></font></td><td><font size="-1">Close PDC: disable TX and RX reset transfer descriptors</font></td></tr>
<tr><td bgcolor="#FFFFCC"><font size="-1"><b><a href="lib_AT91RM9200_h.html#AT91F_PDC_IsRxEmpty">AT91F_PDC_IsRxEmpty</a></b></font></td><td><font size="-1">Test if the current transfer descriptor has been filled</font></td></tr>
</null></table></null><h2>PDC Register Description</h2>
<null><a name="PDC_RPR"></a><h4><a href="#PDC">PDC</a>: <i><a href="AT91RM9200_h.html#AT91_REG">AT91_REG</a></i> PDC_RPR  <i>Receive Pointer Register</i></h4><ul><null><font size="-2"><li><b>PDC_DBGU</b> <i><a href="AT91RM9200_h.html#AT91C_DBGU_RPR">AT91C_DBGU_RPR</a></i> 0xFFFFF300</font><font size="-2"><li><b>PDC_SPI</b> <i><a href="AT91RM9200_h.html#AT91C_SPI_RPR">AT91C_SPI_RPR</a></i> 0xFFFE0100</font><font size="-2"><li><b>PDC_SSC2</b> <i><a href="AT91RM9200_h.html#AT91C_SSC2_RPR">AT91C_SSC2_RPR</a></i> 0xFFFD8100</font><font size="-2"><li><b>PDC_SSC1</b> <i><a href="AT91RM9200_h.html#AT91C_SSC1_RPR">AT91C_SSC1_RPR</a></i> 0xFFFD4100</font><font size="-2"><li><b>PDC_SSC0</b> <i><a href="AT91RM9200_h.html#AT91C_SSC0_RPR">AT91C_SSC0_RPR</a></i> 0xFFFD0100</font><font size="-2"><li><b>PDC_US3</b> <i><a href="AT91RM9200_h.html#AT91C_US3_RPR">AT91C_US3_RPR</a></i> 0xFFFCC100</font><font size="-2"><li><b>PDC_US2</b> <i><a href="AT91RM9200_h.html#AT91C_US2_RPR">AT91C_US2_RPR</a></i> 0xFFFC8100</font><font size="-2"><li><b>PDC_US1</b> <i><a href="AT91RM9200_h.html#AT91C_US1_RPR">AT91C_US1_RPR</a></i> 0xFFFC4100</font><font size="-2"><li><b>PDC_US0</b> <i><a href="AT91RM9200_h.html#AT91C_US0_RPR">AT91C_US0_RPR</a></i> 0xFFFC0100</font><font size="-2"><li><b>PDC_MCI</b> <i><a href="AT91RM9200_h.html#AT91C_MCI_RPR">AT91C_MCI_RPR</a></i> 0xFFFB4100</font></null></ul><br>This register must be loaded with the address of the receive buffer<a name="PDC_RCR"></a><h4><a href="#PDC">PDC</a>: <i><a href="AT91RM9200_h.html#AT91_REG">AT91_REG</a></i> PDC_RCR  <i>Receive Counter Register</i></h4><ul><null><font size="-2"><li><b>PDC_DBGU</b> <i><a href="AT91RM9200_h.html#AT91C_DBGU_RCR">AT91C_DBGU_RCR</a></i> 0xFFFFF304</font><font size="-2"><li><b>PDC_SPI</b> <i><a href="AT91RM9200_h.html#AT91C_SPI_RCR">AT91C_SPI_RCR</a></i> 0xFFFE0104</font><font size="-2"><li><b>PDC_SSC2</b> <i><a href="AT91RM9200_h.html#AT91C_SSC2_RCR">AT91C_SSC2_RCR</a></i> 0xFFFD8104</font><font size="-2"><li><b>PDC_SSC1</b> <i><a href="AT91RM9200_h.html#AT91C_SSC1_RCR">AT91C_SSC1_RCR</a></i> 0xFFFD4104</font><font size="-2"><li><b>PDC_SSC0</b> <i><a href="AT91RM9200_h.html#AT91C_SSC0_RCR">AT91C_SSC0_RCR</a></i> 0xFFFD0104</font><font size="-2"><li><b>PDC_US3</b> <i><a href="AT91RM9200_h.html#AT91C_US3_RCR">AT91C_US3_RCR</a></i> 0xFFFCC104</font><font size="-2"><li><b>PDC_US2</b> <i><a href="AT91RM9200_h.html#AT91C_US2_RCR">AT91C_US2_RCR</a></i> 0xFFFC8104</font><font size="-2"><li><b>PDC_US1</b> <i><a href="AT91RM9200_h.html#AT91C_US1_RCR">AT91C_US1_RCR</a></i> 0xFFFC4104</font><font size="-2"><li><b>PDC_US0</b> <i><a href="AT91RM9200_h.html#AT91C_US0_RCR">AT91C_US0_RCR</a></i> 0xFFFC0104</font><font size="-2"><li><b>PDC_MCI</b> <i><a href="AT91RM9200_h.html#AT91C_MCI_RCR">AT91C_MCI_RCR</a></i> 0xFFFB4104</font></null></ul><br>This register must be loaded with the size of the receive buffer.<br>0 = Stop peripheral data transfer to the receiver<br>1 - 65535 = Start peripheral data transfer if corresponding periph_px_rdy is active<a name="PDC_TPR"></a><h4><a href="#PDC">PDC</a>: <i><a href="AT91RM9200_h.html#AT91_REG">AT91_REG</a></i> PDC_TPR  <i>Transmit Pointer Register</i></h4><ul><null><font size="-2"><li><b>PDC_DBGU</b> <i><a href="AT91RM9200_h.html#AT91C_DBGU_TPR">AT91C_DBGU_TPR</a></i> 0xFFFFF308</font><font size="-2"><li><b>PDC_SPI</b> <i><a href="AT91RM9200_h.html#AT91C_SPI_TPR">AT91C_SPI_TPR</a></i> 0xFFFE0108</font><font size="-2"><li><b>PDC_SSC2</b> <i><a href="AT91RM9200_h.html#AT91C_SSC2_TPR">AT91C_SSC2_TPR</a></i> 0xFFFD8108</font><font size="-2"><li><b>PDC_SSC1</b> <i><a href="AT91RM9200_h.html#AT91C_SSC1_TPR">AT91C_SSC1_TPR</a></i> 0xFFFD4108</font><font size="-2"><li><b>PDC_SSC0</b> <i><a href="AT91RM9200_h.html#AT91C_SSC0_TPR">AT91C_SSC0_TPR</a></i> 0xFFFD0108</font><font size="-2"><li><b>PDC_US3</b> <i><a href="AT91RM9200_h.html#AT91C_US3_TPR">AT91C_US3_TPR</a></i> 0xFFFCC108</font><font size="-2"><li><b>PDC_US2</b> <i><a href="AT91RM9200_h.html#AT91C_US2_TPR">AT91C_US2_TPR</a></i> 0xFFFC8108</font><font size="-2"><li><b>PDC_US1</b> <i><a href="AT91RM9200_h.html#AT91C_US1_TPR">AT91C_US1_TPR</a></i> 0xFFFC4108</font><font size="-2"><li><b>PDC_US0</b> <i><a href="AT91RM9200_h.html#AT91C_US0_TPR">AT91C_US0_TPR</a></i> 0xFFFC0108</font><font size="-2"><li><b>PDC_MCI</b> <i><a href="AT91RM9200_h.html#AT91C_MCI_TPR">AT91C_MCI_TPR</a></i> 0xFFFB4108</font></null></ul><br>This register must be loaded with the address of the transmit buffer<a name="PDC_TCR"></a><h4><a href="#PDC">PDC</a>: <i><a href="AT91RM9200_h.html#AT91_REG">AT91_REG</a></i> PDC_TCR  <i>Transmit Counter Register</i></h4><ul><null><font size="-2"><li><b>PDC_DBGU</b> <i><a href="AT91RM9200_h.html#AT91C_DBGU_TCR">AT91C_DBGU_TCR</a></i> 0xFFFFF30C</font><font size="-2"><li><b>PDC_SPI</b> <i><a href="AT91RM9200_h.html#AT91C_SPI_TCR">AT91C_SPI_TCR</a></i> 0xFFFE010C</font><font size="-2"><li><b>PDC_SSC2</b> <i><a href="AT91RM9200_h.html#AT91C_SSC2_TCR">AT91C_SSC2_TCR</a></i> 0xFFFD810C</font><font size="-2"><li><b>PDC_SSC1</b> <i><a href="AT91RM9200_h.html#AT91C_SSC1_TCR">AT91C_SSC1_TCR</a></i> 0xFFFD410C</font><font size="-2"><li><b>PDC_SSC0</b> <i><a href="AT91RM9200_h.html#AT91C_SSC0_TCR">AT91C_SSC0_TCR</a></i> 0xFFFD010C</font><font size="-2"><li><b>PDC_US3</b> <i><a href="AT91RM9200_h.html#AT91C_US3_TCR">AT91C_US3_TCR</a></i> 0xFFFCC10C</font><font size="-2"><li><b>PDC_US2</b> <i><a href="AT91RM9200_h.html#AT91C_US2_TCR">AT91C_US2_TCR</a></i> 0xFFFC810C</font><font size="-2"><li><b>PDC_US1</b> <i><a href="AT91RM9200_h.html#AT91C_US1_TCR">AT91C_US1_TCR</a></i> 0xFFFC410C</font><font size="-2"><li><b>PDC_US0</b> <i><a href="AT91RM9200_h.html#AT91C_US0_TCR">AT91C_US0_TCR</a></i> 0xFFFC010C</font><font size="-2"><li><b>PDC_MCI</b> <i><a href="AT91RM9200_h.html#AT91C_MCI_TCR">AT91C_MCI_TCR</a></i> 0xFFFB410C</font></null></ul><br>TXCTR must be loaded with the size of the transmit buffer.<br>0 = Stop peripheral data transfer to the transmitter<br>1- 65535 = Start peripheral data transfer if corresponding periph_tx_rdy is active<a name="PDC_RNPR"></a><h4><a href="#PDC">PDC</a>: <i><a href="AT91RM9200_h.html#AT91_REG">AT91_REG</a></i> PDC_RNPR  <i>Receive Next Pointer Register</i></h4><ul><null><font size="-2"><li><b>PDC_DBGU</b> <i><a href="AT91RM9200_h.html#AT91C_DBGU_RNPR">AT91C_DBGU_RNPR</a></i> 0xFFFFF310</font><font size="-2"><li><b>PDC_SPI</b> <i><a href="AT91RM9200_h.html#AT91C_SPI_RNPR">AT91C_SPI_RNPR</a></i> 0xFFFE0110</font><font size="-2"><li><b>PDC_SSC2</b> <i><a href="AT91RM9200_h.html#AT91C_SSC2_RNPR">AT91C_SSC2_RNPR</a></i> 0xFFFD8110</font><font size="-2"><li><b>PDC_SSC1</b> <i><a href="AT91RM9200_h.html#AT91C_SSC1_RNPR">AT91C_SSC1_RNPR</a></i> 0xFFFD4110</font><font size="-2"><li><b>PDC_SSC0</b> <i><a href="AT91RM9200_h.html#AT91C_SSC0_RNPR">AT91C_SSC0_RNPR</a></i> 0xFFFD0110</font><font size="-2"><li><b>PDC_US3</b> <i><a href="AT91RM9200_h.html#AT91C_US3_RNPR">AT91C_US3_RNPR</a></i> 0xFFFCC110</font><font size="-2"><li><b>PDC_US2</b> <i><a href="AT91RM9200_h.html#AT91C_US2_RNPR">AT91C_US2_RNPR</a></i> 0xFFFC8110</font><font size="-2"><li><b>PDC_US1</b> <i><a href="AT91RM9200_h.html#AT91C_US1_RNPR">AT91C_US1_RNPR</a></i> 0xFFFC4110</font><font size="-2"><li><b>PDC_US0</b> <i><a href="AT91RM9200_h.html#AT91C_US0_RNPR">AT91C_US0_RNPR</a></i> 0xFFFC0110</font><font size="-2"><li><b>PDC_MCI</b> <i><a href="AT91RM9200_h.html#AT91C_MCI_RNPR">AT91C_MCI_RNPR</a></i> 0xFFFB4110</font></null></ul><br>contains the address of the next buffer to fill with received data when the current one is completed.<a name="PDC_RNCR"></a><h4><a href="#PDC">PDC</a>: <i><a href="AT91RM9200_h.html#AT91_REG">AT91_REG</a></i> PDC_RNCR  <i>Receive Next Counter Register</i></h4><ul><null><font size="-2"><li><b>PDC_DBGU</b> <i><a href="AT91RM9200_h.html#AT91C_DBGU_RNCR">AT91C_DBGU_RNCR</a></i> 0xFFFFF314</font><font size="-2"><li><b>PDC_SPI</b> <i><a href="AT91RM9200_h.html#AT91C_SPI_RNCR">AT91C_SPI_RNCR</a></i> 0xFFFE0114</font><font size="-2"><li><b>PDC_SSC2</b> <i><a href="AT91RM9200_h.html#AT91C_SSC2_RNCR">AT91C_SSC2_RNCR</a></i> 0xFFFD8114</font><font size="-2"><li><b>PDC_SSC1</b> <i><a href="AT91RM9200_h.html#AT91C_SSC1_RNCR">AT91C_SSC1_RNCR</a></i> 0xFFFD4114</font><font size="-2"><li><b>PDC_SSC0</b> <i><a href="AT91RM9200_h.html#AT91C_SSC0_RNCR">AT91C_SSC0_RNCR</a></i> 0xFFFD0114</font><font size="-2"><li><b>PDC_US3</b> <i><a href="AT91RM9200_h.html#AT91C_US3_RNCR">AT91C_US3_RNCR</a></i> 0xFFFCC114</font><font size="-2"><li><b>PDC_US2</b> <i><a href="AT91RM9200_h.html#AT91C_US2_RNCR">AT91C_US2_RNCR</a></i> 0xFFFC8114</font><font size="-2"><li><b>PDC_US1</b> <i><a href="AT91RM9200_h.html#AT91C_US1_RNCR">AT91C_US1_RNCR</a></i> 0xFFFC4114</font><font size="-2"><li><b>PDC_US0</b> <i><a href="AT91RM9200_h.html#AT91C_US0_RNCR">AT91C_US0_RNCR</a></i> 0xFFFC0114</font><font size="-2"><li><b>PDC_MCI</b> <i><a href="AT91RM9200_h.html#AT91C_MCI_RNCR">AT91C_MCI_RNCR</a></i> 0xFFFB4114</font></null></ul><br>This register contains the next buffer maximum size.<a name="PDC_TNPR"></a><h4><a href="#PDC">PDC</a>: <i><a href="AT91RM9200_h.html#AT91_REG">AT91_REG</a></i> PDC_TNPR  <i>Transmit Next Pointer Register</i></h4><ul><null><font size="-2"><li><b>PDC_DBGU</b> <i><a href="AT91RM9200_h.html#AT91C_DBGU_TNPR">AT91C_DBGU_TNPR</a></i> 0xFFFFF318</font><font size="-2"><li><b>PDC_SPI</b> <i><a href="AT91RM9200_h.html#AT91C_SPI_TNPR">AT91C_SPI_TNPR</a></i> 0xFFFE0118</font><font size="-2"><li><b>PDC_SSC2</b> <i><a href="AT91RM9200_h.html#AT91C_SSC2_TNPR">AT91C_SSC2_TNPR</a></i> 0xFFFD8118</font><font size="-2"><li><b>PDC_SSC1</b> <i><a href="AT91RM9200_h.html#AT91C_SSC1_TNPR">AT91C_SSC1_TNPR</a></i> 0xFFFD4118</font><font size="-2"><li><b>PDC_SSC0</b> <i><a href="AT91RM9200_h.html#AT91C_SSC0_TNPR">AT91C_SSC0_TNPR</a></i> 0xFFFD0118</font><font size="-2"><li><b>PDC_US3</b> <i><a href="AT91RM9200_h.html#AT91C_US3_TNPR">AT91C_US3_TNPR</a></i> 0xFFFCC118</font><font size="-2"><li><b>PDC_US2</b> <i><a href="AT91RM9200_h.html#AT91C_US2_TNPR">AT91C_US2_TNPR</a></i> 0xFFFC8118</font><font size="-2"><li><b>PDC_US1</b> <i><a href="AT91RM9200_h.html#AT91C_US1_TNPR">AT91C_US1_TNPR</a></i> 0xFFFC4118</font><font size="-2"><li><b>PDC_US0</b> <i><a href="AT91RM9200_h.html#AT91C_US0_TNPR">AT91C_US0_TNPR</a></i> 0xFFFC0118</font><font size="-2"><li><b>PDC_MCI</b> <i><a href="AT91RM9200_h.html#AT91C_MCI_TNPR">AT91C_MCI_TNPR</a></i> 0xFFFB4118</font></null></ul><br>This register contains the address of the next buffer from where to read data when the current one is complete.<a name="PDC_TNCR"></a><h4><a href="#PDC">PDC</a>: <i><a href="AT91RM9200_h.html#AT91_REG">AT91_REG</a></i> PDC_TNCR  <i>Transmit Next Counter Register</i></h4><ul><null><font size="-2"><li><b>PDC_DBGU</b> <i><a href="AT91RM9200_h.html#AT91C_DBGU_TNCR">AT91C_DBGU_TNCR</a></i> 0xFFFFF31C</font><font size="-2"><li><b>PDC_SPI</b> <i><a href="AT91RM9200_h.html#AT91C_SPI_TNCR">AT91C_SPI_TNCR</a></i> 0xFFFE011C</font><font size="-2"><li><b>PDC_SSC2</b> <i><a href="AT91RM9200_h.html#AT91C_SSC2_TNCR">AT91C_SSC2_TNCR</a></i> 0xFFFD811C</font><font size="-2"><li><b>PDC_SSC1</b> <i><a href="AT91RM9200_h.html#AT91C_SSC1_TNCR">AT91C_SSC1_TNCR</a></i> 0xFFFD411C</font><font size="-2"><li><b>PDC_SSC0</b> <i><a href="AT91RM9200_h.html#AT91C_SSC0_TNCR">AT91C_SSC0_TNCR</a></i> 0xFFFD011C</font><font size="-2"><li><b>PDC_US3</b> <i><a href="AT91RM9200_h.html#AT91C_US3_TNCR">AT91C_US3_TNCR</a></i> 0xFFFCC11C</font><font size="-2"><li><b>PDC_US2</b> <i><a href="AT91RM9200_h.html#AT91C_US2_TNCR">AT91C_US2_TNCR</a></i> 0xFFFC811C</font><font size="-2"><li><b>PDC_US1</b> <i><a href="AT91RM9200_h.html#AT91C_US1_TNCR">AT91C_US1_TNCR</a></i> 0xFFFC411C</font><font size="-2"><li><b>PDC_US0</b> <i><a href="AT91RM9200_h.html#AT91C_US0_TNCR">AT91C_US0_TNCR</a></i> 0xFFFC011C</font><font size="-2"><li><b>PDC_MCI</b> <i><a href="AT91RM9200_h.html#AT91C_MCI_TNCR">AT91C_MCI_TNCR</a></i> 0xFFFB411C</font></null></ul><br>This register contains the next transmit buffer size.<a name="PDC_PTCR"></a><h4><a href="#PDC">PDC</a>: <i><a href="AT91RM9200_h.html#AT91_REG">AT91_REG</a></i> PDC_PTCR  <i>PDC Transfer Control Register</i></h4><ul><null><font size="-2"><li><b>PDC_DBGU</b> <i><a href="AT91RM9200_h.html#AT91C_DBGU_PTCR">AT91C_DBGU_PTCR</a></i> 0xFFFFF320</font><font size="-2"><li><b>PDC_SPI</b> <i><a href="AT91RM9200_h.html#AT91C_SPI_PTCR">AT91C_SPI_PTCR</a></i> 0xFFFE0120</font><font size="-2"><li><b>PDC_SSC2</b> <i><a href="AT91RM9200_h.html#AT91C_SSC2_PTCR">AT91C_SSC2_PTCR</a></i> 0xFFFD8120</font><font size="-2"><li><b>PDC_SSC1</b> <i><a href="AT91RM9200_h.html#AT91C_SSC1_PTCR">AT91C_SSC1_PTCR</a></i> 0xFFFD4120</font><font size="-2"><li><b>PDC_SSC0</b> <i><a href="AT91RM9200_h.html#AT91C_SSC0_PTCR">AT91C_SSC0_PTCR</a></i> 0xFFFD0120</font><font size="-2"><li><b>PDC_US3</b> <i><a href="AT91RM9200_h.html#AT91C_US3_PTCR">AT91C_US3_PTCR</a></i> 0xFFFCC120</font><font size="-2"><li><b>PDC_US2</b> <i><a href="AT91RM9200_h.html#AT91C_US2_PTCR">AT91C_US2_PTCR</a></i> 0xFFFC8120</font><font size="-2"><li><b>PDC_US1</b> <i><a href="AT91RM9200_h.html#AT91C_US1_PTCR">AT91C_US1_PTCR</a></i> 0xFFFC4120</font><font size="-2"><li><b>PDC_US0</b> <i><a href="AT91RM9200_h.html#AT91C_US0_PTCR">AT91C_US0_PTCR</a></i> 0xFFFC0120</font><font size="-2"><li><b>PDC_MCI</b> <i><a href="AT91RM9200_h.html#AT91C_MCI_PTCR">AT91C_MCI_PTCR</a></i> 0xFFFB4120</font></null></ul><table border=1 cellpadding=0 cellspacing=0 width="100%"><null><th bgcolor="#FFFFCC"><b>Offset</b></th><th bgcolor="#FFFFCC"><b>Name</b></th><th bgcolor="#FFFFCC"><b>Description</b></th><tr><td align="CENTER" bgcolor="#FFFFCC">0</td><td align="CENTER"><a name="PDC_RXTEN"></a><b>PDC_RXTEN</b><font size="-2"><br><a href="AT91RM9200_h.html#AT91C_PDC_RXTEN">AT91C_PDC_RXTEN</a></font></td><td><b>Receiver Transfer Enable</b><br>PDC_PTCR<br>0 = No effect.<br>1 = Enables the receiver PDC2 transfer requests if RXTDIS is not set.<br>PDC_PTSR<br>0 = Receiver PDC2 transfer requests are disabled.<br>1 = Receiver PDC2 transfer requests are enabled.</td></tr>
<tr><td align="CENTER" bgcolor="#FFFFCC">1</td><td align="CENTER"><a name="PDC_RXTDIS"></a><b>PDC_RXTDIS</b><font size="-2"><br><a href="AT91RM9200_h.html#AT91C_PDC_RXTDIS">AT91C_PDC_RXTDIS</a></font></td><td><b>Receiver Transfer Disable</b><br>0 = No effect.<br>1 = Disables the receiver PDC2 transfer requests.</td></tr>
<tr><td align="CENTER" bgcolor="#FFFFCC">8</td><td align="CENTER"><a name="PDC_TXTEN"></a><b>PDC_TXTEN</b><font size="-2"><br><a href="AT91RM9200_h.html#AT91C_PDC_TXTEN">AT91C_PDC_TXTEN</a></font></td><td><b>Transmitter Transfer Enable</b><br>PDC_PTCR<br>0 = No effect.<br>1 = Enables the transmitter PDC2 transfer requests.<br>PDC_PTSR<br>0 = Transmitter PDC2 transfer requests are disabled.<br>1 = Transmitter PDC2 transfer requests are enabled.</td></tr>
<tr><td align="CENTER" bgcolor="#FFFFCC">9</td><td align="CENTER"><a name="PDC_TXTDIS"></a><b>PDC_TXTDIS</b><font size="-2"><br><a href="AT91RM9200_h.html#AT91C_PDC_TXTDIS">AT91C_PDC_TXTDIS</a></font></td><td><b>Transmitter Transfer Disable</b><br>0 = No effect.<br>1 = Disables the transmitter PDC2 transfer requests.</td></tr>
</null></table>
<a name="PDC_PTSR"></a><h4><a href="#PDC">PDC</a>: <i><a href="AT91RM9200_h.html#AT91_REG">AT91_REG</a></i> PDC_PTSR  <i>PDC Transfer Status Register</i></h4><ul><null><font size="-2"><li><b>PDC_DBGU</b> <i><a href="AT91RM9200_h.html#AT91C_DBGU_PTSR">AT91C_DBGU_PTSR</a></i> 0xFFFFF324</font><font size="-2"><li><b>PDC_SPI</b> <i><a href="AT91RM9200_h.html#AT91C_SPI_PTSR">AT91C_SPI_PTSR</a></i> 0xFFFE0124</font><font size="-2"><li><b>PDC_SSC2</b> <i><a href="AT91RM9200_h.html#AT91C_SSC2_PTSR">AT91C_SSC2_PTSR</a></i> 0xFFFD8124</font><font size="-2"><li><b>PDC_SSC1</b> <i><a href="AT91RM9200_h.html#AT91C_SSC1_PTSR">AT91C_SSC1_PTSR</a></i> 0xFFFD4124</font><font size="-2"><li><b>PDC_SSC0</b> <i><a href="AT91RM9200_h.html#AT91C_SSC0_PTSR">AT91C_SSC0_PTSR</a></i> 0xFFFD0124</font><font size="-2"><li><b>PDC_US3</b> <i><a href="AT91RM9200_h.html#AT91C_US3_PTSR">AT91C_US3_PTSR</a></i> 0xFFFCC124</font><font size="-2"><li><b>PDC_US2</b> <i><a href="AT91RM9200_h.html#AT91C_US2_PTSR">AT91C_US2_PTSR</a></i> 0xFFFC8124</font><font size="-2"><li><b>PDC_US1</b> <i><a href="AT91RM9200_h.html#AT91C_US1_PTSR">AT91C_US1_PTSR</a></i> 0xFFFC4124</font><font size="-2"><li><b>PDC_US0</b> <i><a href="AT91RM9200_h.html#AT91C_US0_PTSR">AT91C_US0_PTSR</a></i> 0xFFFC0124</font><font size="-2"><li><b>PDC_MCI</b> <i><a href="AT91RM9200_h.html#AT91C_MCI_PTSR">AT91C_MCI_PTSR</a></i> 0xFFFB4124</font></null></ul><table border=1 cellpadding=0 cellspacing=0 width="100%"><null><th bgcolor="#FFFFCC"><b>Offset</b></th><th bgcolor="#FFFFCC"><b>Name</b></th><th bgcolor="#FFFFCC"><b>Description</b></th><tr><td align="CENTER" bgcolor="#FFFFCC">0</td><td align="CENTER"><a name="PDC_RXTEN"></a><b>PDC_RXTEN</b><font size="-2"><br><a href="AT91RM9200_h.html#AT91C_PDC_RXTEN">AT91C_PDC_RXTEN</a></font></td><td><b>Receiver Transfer Enable</b><br>PDC_PTCR<br>0 = No effect.<br>1 = Enables the receiver PDC2 transfer requests if RXTDIS is not set.<br>PDC_PTSR<br>0 = Receiver PDC2 transfer requests are disabled.<br>1 = Receiver PDC2 transfer requests are enabled.</td></tr>
<tr><td align="CENTER" bgcolor="#FFFFCC">8</td><td align="CENTER"><a name="PDC_TXTEN"></a><b>PDC_TXTEN</b><font size="-2"><br><a href="AT91RM9200_h.html#AT91C_PDC_TXTEN">AT91C_PDC_TXTEN</a></font></td><td><b>Transmitter Transfer Enable</b><br>PDC_PTCR<br>0 = No effect.<br>1 = Enables the transmitter PDC2 transfer requests.<br>PDC_PTSR<br>0 = Transmitter PDC2 transfer requests are disabled.<br>1 = Transmitter PDC2 transfer requests are enabled.</td></tr>
</null></table>
</null><hr></html>

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美美女网站色| 亚洲精品视频在线| 91麻豆精品国产91久久久使用方法| 国产v综合v亚洲欧| 精品一区二区三区视频| 日日摸夜夜添夜夜添精品视频 | 欧美极品xxx| www日韩大片| 久久天天做天天爱综合色| 26uuu亚洲综合色| 久久这里只有精品首页| 精品国产伦一区二区三区观看体验 | 欧美中文字幕一二三区视频| 欧美亚洲丝袜传媒另类| 欧美二区乱c少妇| 日韩欧美一卡二卡| 久久免费精品国产久精品久久久久 | 精品剧情v国产在线观看在线| 欧美电影免费观看高清完整版在线观看 | 国产精品美女一区二区在线观看| 亚洲国产高清aⅴ视频| 亚洲色图在线播放| 亚洲人成在线播放网站岛国| 一区二区三区久久| 亚洲成人动漫精品| 国产综合色产在线精品| 国产成人亚洲综合a∨婷婷| 95精品视频在线| 91高清视频免费看| 日韩欧美在线综合网| 久久亚洲私人国产精品va媚药| 欧美激情一区在线观看| 一级做a爱片久久| 日韩主播视频在线| 国产乱妇无码大片在线观看| 91麻豆免费视频| 777午夜精品视频在线播放| 精品国内片67194| 日韩精品午夜视频| 国产一区欧美二区| 在线免费不卡视频| 91精品国产欧美一区二区| 久久免费看少妇高潮| 亚洲精品五月天| 麻豆免费看一区二区三区| 大胆欧美人体老妇| 欧美日本在线一区| 久久综合中文字幕| 亚洲乱码日产精品bd| 日本不卡在线视频| 成人aa视频在线观看| 欧美日韩aaaaa| 国产精品久久久久久久浪潮网站| 午夜一区二区三区视频| 成人深夜视频在线观看| 在线不卡一区二区| 国产精品美女视频| 裸体一区二区三区| 色偷偷88欧美精品久久久| 日韩免费高清视频| 亚洲最大色网站| 成人在线综合网| 日韩视频国产视频| 一区二区不卡在线播放| 国产乱妇无码大片在线观看| 在线播放国产精品二区一二区四区| 国产精品无人区| 久久国产精品99久久人人澡| 91精品办公室少妇高潮对白| 国产亚洲成aⅴ人片在线观看 | 色综合久久久久| 久久精品水蜜桃av综合天堂| 午夜免费欧美电影| 91丨九色丨蝌蚪丨老版| 久久久精品蜜桃| 琪琪久久久久日韩精品| 色婷婷激情久久| 国产精品久久毛片av大全日韩| 免费欧美在线视频| 欧美日韩在线一区二区| 亚洲天堂免费在线观看视频| 国产成人8x视频一区二区| 欧美高清视频不卡网| 亚洲乱码日产精品bd | 国产精品视频第一区| 精品在线播放午夜| 7777精品伊人久久久大香线蕉最新版| 中文字幕一区av| 国产成人午夜片在线观看高清观看| 日韩视频免费观看高清完整版在线观看| 亚洲一区在线观看免费| 欧美一区二区三区免费观看视频 | 国产一区二区三区蝌蚪| 4438x亚洲最大成人网| 亚洲综合小说图片| 在线精品视频免费观看| 亚洲女同女同女同女同女同69| 成人理论电影网| 久久久99免费| 国产精品一区二区在线播放 | 久久蜜桃av一区二区天堂| 美女视频黄频大全不卡视频在线播放| 欧美三区免费完整视频在线观看| 亚洲激情第一区| 欧美在线你懂的| 午夜视频在线观看一区二区三区| 欧美视频完全免费看| 午夜av电影一区| 欧美久久久久久久久久 | 欧美日韩一级大片网址| 亚洲亚洲精品在线观看| 欧美最新大片在线看| 亚洲一区二区在线播放相泽| 在线观看日韩电影| 午夜私人影院久久久久| 欧美一区二区国产| 精品无人码麻豆乱码1区2区 | 成人精品鲁一区一区二区| 中文字幕一区二区视频| 色综合天天综合网天天看片| 一卡二卡欧美日韩| 欧美精品久久一区| 国模冰冰炮一区二区| 国产精品久久久久婷婷二区次| 91天堂素人约啪| 亚洲成人在线网站| 欧美成人免费网站| 成人18视频日本| 亚洲一线二线三线视频| 欧美一区二区精品| 国产成人精品亚洲日本在线桃色| 中文字幕永久在线不卡| 欧美中文字幕一区二区三区亚洲| 免费黄网站欧美| 日本一区二区三区在线观看| 97aⅴ精品视频一二三区| 日精品一区二区| 国产日产欧美精品一区二区三区| 91色视频在线| 日本欧美肥老太交大片| 国产亚洲欧美色| 欧美亚洲日本国产| 国产美女娇喘av呻吟久久| 亚洲精品日日夜夜| 欧美日本免费一区二区三区| 国产一区二区调教| 亚洲人成在线播放网站岛国| 日韩亚洲欧美中文三级| 成人黄页在线观看| 五月天亚洲婷婷| 国产清纯白嫩初高生在线观看91| 91极品视觉盛宴| 国产一区二三区好的| 亚洲免费在线电影| 日韩欧美国产一区二区三区 | 欧美va日韩va| 91在线国产福利| 另类中文字幕网| 亚洲免费伊人电影| 国产亚洲欧美日韩日本| 欧美日韩卡一卡二| 国产.欧美.日韩| 日韩中文字幕91| 国产精品入口麻豆原神| 欧美一级二级在线观看| 91久久精品一区二区三区| 国产精品一二三四五| 婷婷开心久久网| 有坂深雪av一区二区精品| 久久久精品免费免费| 欧美一区二区在线免费观看| 日韩美女在线视频| 欧美午夜精品一区二区三区 | 久久久一区二区| 欧美日韩一区二区三区免费看| 国产成人免费视频精品含羞草妖精| 午夜不卡av在线| 一区二区三区产品免费精品久久75 | 国产婷婷色一区二区三区四区| 7777精品伊人久久久大香线蕉超级流畅 | 国产一区二区伦理片| 日韩有码一区二区三区| 亚洲精品国产成人久久av盗摄| 久久久99精品免费观看| 日韩欧美亚洲国产精品字幕久久久| 91高清在线观看| 一本色道久久综合亚洲91| 国产69精品一区二区亚洲孕妇| 精品一区二区三区久久久| 丝袜国产日韩另类美女| 亚洲一区二区在线观看视频| 亚洲欧美在线视频| 国产精品久久久久久久久图文区| 久久精品一二三| 欧美精品一区二区三区蜜臀| 日韩免费看网站| 精品欧美一区二区三区精品久久| 91精品国产综合久久香蕉的特点 | 69堂国产成人免费视频| 欧美精品色一区二区三区|