亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? startup1.s

?? 射頻芯片nRF905例程
?? S
字號:
;/*****************************************************************************/
;/* STARTUP.S: Startup file for SWI Example                                   */
;/*****************************************************************************/
;/* <<< Use Configuration Wizard in Context Menu >>>                          */ 
;/*****************************************************************************/
;/* This file is part of the uVision/ARM development tools.                   */
;/* Copyright (c) 2005-2006 Keil Software. All rights reserved.               */
;/* This software may only be used under the terms of a valid, current,       */
;/* end user licence from KEIL for a compatible version of KEIL software      */
;/* development tools. Nothing else gives you the right to use this software. */
;/*****************************************************************************/


;/*
; *  The STARTUP.S code is executed after CPU Reset. This file may be 
; *  translated with the following SET symbols. In uVision these SET 
; *  symbols are entered under Options - ASM - Define.
; *
; *  REMAP: when set the startup code initializes the register MEMMAP 
; *  which overwrites the settings of the CPU configuration pins. The 
; *  startup and interrupt vectors are remapped from:
; *     0x00000000  default setting (not remapped)
; *     0x40000000  when RAM_MODE is used
; *
; *  RAM_MODE: when set the device is configured for code execution
; *  from on-chip RAM starting at address 0x40000000. 
; */


; Standard definitions of Mode bits and Interrupt (I & F) flags in PSRs

Mode_USR        EQU     0x10
Mode_FIQ        EQU     0x11
Mode_IRQ        EQU     0x12
Mode_SVC        EQU     0x13
Mode_ABT        EQU     0x17
Mode_UND        EQU     0x1B
Mode_SYS        EQU     0x1F

I_Bit           EQU     0x80            ; when I bit is set, IRQ is disabled
F_Bit           EQU     0x40            ; when F bit is set, FIQ is disabled


;// <h> Stack Configuration (Stack Sizes in Bytes)
;//   <o0> Undefined Mode      <0x0-0xFFFFFFFF:8>
;//   <o1> Supervisor Mode     <0x0-0xFFFFFFFF:8>
;//   <o2> Abort Mode          <0x0-0xFFFFFFFF:8>
;//   <o3> Fast Interrupt Mode <0x0-0xFFFFFFFF:8>
;//   <o4> Interrupt Mode      <0x0-0xFFFFFFFF:8>
;//   <o5> User/System Mode    <0x0-0xFFFFFFFF:8>
;// </h>

UND_Stack_Size  EQU     0x00000000
SVC_Stack_Size  EQU     0x00000040
ABT_Stack_Size  EQU     0x00000000
FIQ_Stack_Size  EQU     0x00000000
IRQ_Stack_Size  EQU     0x00000080
USR_Stack_Size  EQU     0x00000400

Stack_Size      EQU     (UND_Stack_Size + SVC_Stack_Size + ABT_Stack_Size + \
                         FIQ_Stack_Size + IRQ_Stack_Size + USR_Stack_Size)

                AREA    STACK, NOINIT, READWRITE, ALIGN=3
Stack_Mem       SPACE   Stack_Size

Stack_Top       EQU     Stack_Mem + Stack_Size


;// <h> Heap Configuration
;//   <o>  Heap Size (in Bytes) <0x0-0xFFFFFFFF>
;// </h>

Heap_Size       EQU     0x00000000

                AREA    HEAP, NOINIT, READWRITE, ALIGN=3
Heap_Mem        SPACE   Heap_Size


; VPBDIV definitions
VPBDIV          EQU     0xE01FC100      ; VPBDIV Address

;// <e> VPBDIV Setup
;// <i> Peripheral Bus Clock Rate
;//   <o1.0..1>   VPBDIV: VPB Clock
;//               <0=> VPB Clock = CPU Clock / 4
;//               <1=> VPB Clock = CPU Clock
;//               <2=> VPB Clock = CPU Clock / 2
;//   <o1.4..5>   XCLKDIV: XCLK Pin
;//               <0=> XCLK Pin = CPU Clock / 4
;//               <1=> XCLK Pin = CPU Clock
;//               <2=> XCLK Pin = CPU Clock / 2
;// </e>
VPBDIV_SETUP    EQU     0
VPBDIV_Val      EQU     0x00000000


; Phase Locked Loop (PLL) definitions
PLL_BASE        EQU     0xE01FC080      ; PLL Base Address
PLLCON_OFS      EQU     0x00            ; PLL Control Offset
PLLCFG_OFS      EQU     0x04            ; PLL Configuration Offset
PLLSTAT_OFS     EQU     0x08            ; PLL Status Offset
PLLFEED_OFS     EQU     0x0C            ; PLL Feed Offset
PLLCON_PLLE     EQU     (1<<0)          ; PLL Enable
PLLCON_PLLC     EQU     (1<<1)          ; PLL Connect
PLLCFG_MSEL     EQU     (0x1F<<0)       ; PLL Multiplier
PLLCFG_PSEL     EQU     (0x03<<5)       ; PLL Divider
PLLSTAT_PLOCK   EQU     (1<<10)         ; PLL Lock Status

;// <e> PLL Setup
;//   <o1.0..4>   MSEL: PLL Multiplier Selection
;//               <1-32><#-1>
;//               <i> M Value
;//   <o1.5..6>   PSEL: PLL Divider Selection
;//               <0=> 1   <1=> 2   <2=> 4   <3=> 8
;//               <i> P Value
;// </e>
PLL_SETUP       EQU     1
PLLCFG_Val      EQU     0x00000024


; Memory Accelerator Module (MAM) definitions
MAM_BASE        EQU     0xE01FC000      ; MAM Base Address
MAMCR_OFS       EQU     0x00            ; MAM Control Offset
MAMTIM_OFS      EQU     0x04            ; MAM Timing Offset

;// <e> MAM Setup
;//   <o1.0..1>   MAM Control
;//               <0=> Disabled
;//               <1=> Partially Enabled
;//               <2=> Fully Enabled
;//               <i> Mode
;//   <o2.0..2>   MAM Timing
;//               <0=> Reserved  <1=> 1   <2=> 2   <3=> 3
;//               <4=> 4         <5=> 5   <6=> 6   <7=> 7
;//               <i> Fetch Cycles
;// </e>
MAM_SETUP       EQU     1
MAMCR_Val       EQU     0x00000002
MAMTIM_Val      EQU     0x00000004


; Area Definition and Entry Point
;  Startup Code must be linked first at Address at which it expects to run.

                AREA    RESET, CODE, READONLY
                ARM


; Exception Vectors
;  Mapped to Address 0.
;  Absolute addressing mode must be used.
;  Dummy Handlers are implemented as infinite loops which can be modified.

Vectors         LDR     PC, Reset_Addr         
                LDR     PC, Undef_Addr
                LDR     PC, SWI_Addr
                LDR     PC, PAbt_Addr
                LDR     PC, DAbt_Addr
                NOP                            ; Reserved Vector 
;               LDR     PC, IRQ_Addr
                LDR     PC, [PC, #-0x0FF0]     ; Vector from VicVectAddr
                LDR     PC, FIQ_Addr

                IMPORT  SWI_Handler

Reset_Addr      DCD     Reset_Handler
Undef_Addr      DCD     Undef_Handler
SWI_Addr        DCD     SWI_Handler
PAbt_Addr       DCD     PAbt_Handler
DAbt_Addr       DCD     DAbt_Handler
                DCD     0                      ; Reserved Address 
IRQ_Addr        DCD     IRQ_Handler
FIQ_Addr        DCD     FIQ_Handler

Undef_Handler   B       Undef_Handler
;SWI_Handler    B       SWI_Handler
PAbt_Handler    B       PAbt_Handler
DAbt_Handler    B       DAbt_Handler
IRQ_Handler     B       IRQ_Handler
FIQ_Handler     B       FIQ_Handler


; Reset Handler

                EXPORT  Reset_Handler
Reset_Handler   


; Setup VPBDIV
                IF      VPBDIV_SETUP <> 0
                LDR     R0, =VPBDIV
                LDR     R1, =VPBDIV_Val
                STR     R1, [R0]
                ENDIF


; Setup PLL
                IF      PLL_SETUP <> 0
                LDR     R0, =PLL_BASE
                MOV     R1, #0xAA
                MOV     R2, #0x55

;  Configure and Enable PLL
                MOV     R3, #PLLCFG_Val
                STR     R3, [R0, #PLLCFG_OFS] 
                MOV     R3, #PLLCON_PLLE
                STR     R3, [R0, #PLLCON_OFS]
                STR     R1, [R0, #PLLFEED_OFS]
                STR     R2, [R0, #PLLFEED_OFS]

;  Wait until PLL Locked
PLL_Loop        LDR     R3, [R0, #PLLSTAT_OFS]
                ANDS    R3, R3, #PLLSTAT_PLOCK
                BEQ     PLL_Loop

;  Switch to PLL Clock
                MOV     R3, #(PLLCON_PLLE:OR:PLLCON_PLLC)
                STR     R3, [R0, #PLLCON_OFS]
                STR     R1, [R0, #PLLFEED_OFS]
                STR     R2, [R0, #PLLFEED_OFS]
                ENDIF   ; PLL_SETUP


; Setup MAM
                IF      MAM_SETUP <> 0
                LDR     R0, =MAM_BASE
                MOV     R1, #MAMTIM_Val
                STR     R1, [R0, #MAMTIM_OFS] 
                MOV     R1, #MAMCR_Val
                STR     R1, [R0, #MAMCR_OFS] 
                ENDIF   ; MAM_SETUP


; Memory Mapping (when Interrupt Vectors are in RAM)
MEMMAP          EQU     0xE01FC040      ; Memory Mapping Control
                IF      :DEF:REMAP
                LDR     R0, =MEMMAP
                IF      :DEF:RAM_MODE
                MOV     R1, #2
                ELSE
                MOV     R1, #1
                ENDIF
                STR     R1, [R0]
                ENDIF


; Initialise Interrupt System
;  ...


; Setup Stack for each mode

                LDR     R0, =Stack_Top

;  Enter Undefined Instruction Mode and set its Stack Pointer
                MSR     CPSR_c, #Mode_UND:OR:I_Bit:OR:F_Bit
                MOV     SP, R0
                SUB     R0, R0, #UND_Stack_Size

;  Enter Abort Mode and set its Stack Pointer
                MSR     CPSR_c, #Mode_ABT:OR:I_Bit:OR:F_Bit
                MOV     SP, R0
                SUB     R0, R0, #ABT_Stack_Size

;  Enter FIQ Mode and set its Stack Pointer
                MSR     CPSR_c, #Mode_FIQ:OR:I_Bit:OR:F_Bit
                MOV     SP, R0
                SUB     R0, R0, #FIQ_Stack_Size

;  Enter IRQ Mode and set its Stack Pointer
                MSR     CPSR_c, #Mode_IRQ:OR:I_Bit:OR:F_Bit
                MOV     SP, R0
                SUB     R0, R0, #IRQ_Stack_Size

;  Enter Supervisor Mode and set its Stack Pointer
                MSR     CPSR_c, #Mode_SVC:OR:I_Bit:OR:F_Bit
                MOV     SP, R0
                SUB     R0, R0, #SVC_Stack_Size

;  Enter User Mode and set its Stack Pointer
                MSR     CPSR_c, #Mode_USR
                MOV     SP, R0
                SUB     SL, SP, #USR_Stack_Size


; Enter the C code

                IMPORT  __main
                LDR     R0, =__main
                BX      R0


; User Initial Stack & Heap
                AREA    |.text|, CODE, READONLY

                IMPORT  __use_two_region_memory
                EXPORT  __user_initial_stackheap
__user_initial_stackheap

                LDR     R0, =  Heap_Mem
                LDR     R1, =(Stack_Mem + USR_Stack_Size)
                LDR     R2, = (Heap_Mem +      Heap_Size)
                LDR     R3, = Stack_Mem
                BX      LR


                END

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
久久久久久影视| 欧美在线免费播放| 精品国产欧美一区二区| 老汉av免费一区二区三区| 欧美r级电影在线观看| 国产最新精品免费| 国产日韩欧美精品在线| 成人av网站免费| 亚洲一区二区三区爽爽爽爽爽| 91小视频免费观看| 午夜在线成人av| 欧美成人video| 成人精品免费看| 亚洲综合视频网| 欧美一区二区性放荡片| 国产精品一区在线| 一区二区三区免费看视频| 欧美精品久久一区二区三区| 精品一区精品二区高清| 国产精品传媒视频| 91丨九色丨国产丨porny| 亚洲一级二级三级在线免费观看| 欧美一区二区网站| av在线播放成人| 日本不卡视频在线观看| 久久久久97国产精华液好用吗| 成人18精品视频| 天堂va蜜桃一区二区三区| 国产欧美视频一区二区三区| 欧美午夜在线观看| 国产一区二区在线电影| 亚洲男人的天堂在线aⅴ视频| 欧美高清视频www夜色资源网| 国产成人亚洲综合色影视| 一区二区三区电影在线播| 久久众筹精品私拍模特| 欧美色手机在线观看| 国产成人精品免费视频网站| 亚洲成人午夜电影| 国产精品久久久久久久久图文区| 欧美精品少妇一区二区三区| www..com久久爱| 国产美女在线精品| 婷婷成人综合网| 亚洲精品国产高清久久伦理二区| 久久久不卡网国产精品二区| 制服丝袜亚洲精品中文字幕| 97久久精品人人爽人人爽蜜臀| 美女视频黄 久久| 午夜欧美在线一二页| 亚洲日韩欧美一区二区在线| 国产欧美日韩三级| 精品国产凹凸成av人导航| 欧美日韩一区三区四区| 成人教育av在线| 国产麻豆午夜三级精品| 蜜桃传媒麻豆第一区在线观看| 亚洲午夜私人影院| 亚洲人成伊人成综合网小说| 国产亚洲一区二区在线观看| 欧美一区二区三区的| 欧美日韩高清影院| 欧洲另类一二三四区| 色一情一乱一乱一91av| www.综合网.com| 高清在线成人网| 国产一区二区网址| 精品亚洲欧美一区| 卡一卡二国产精品 | 日韩电影免费一区| 亚洲韩国精品一区| 一区二区三区久久久| 亚洲免费电影在线| 亚洲欧洲色图综合| 亚洲三级在线免费| 亚洲精品高清视频在线观看| 日韩美女视频一区二区| 国产精品电影一区二区三区| 国产精品成人网| 亚洲色图一区二区三区| 亚洲免费观看高清完整版在线 | 一级女性全黄久久生活片免费| 亚洲三级理论片| 一区二区三区在线视频观看58 | 国产精品美女一区二区三区 | 一区二区三区欧美激情| 亚洲综合丁香婷婷六月香| 亚洲在线视频网站| 亚洲成a人在线观看| 人人爽香蕉精品| 国内精品嫩模私拍在线| 国产高清精品在线| 99久久99久久精品免费看蜜桃| 色婷婷香蕉在线一区二区| 欧美日韩一区二区在线视频| 7777精品久久久大香线蕉| 欧美成人午夜电影| 欧美国产亚洲另类动漫| 一区二区三区欧美亚洲| 天堂一区二区在线| 国产真实乱偷精品视频免| 不卡一区二区在线| 一本久道中文字幕精品亚洲嫩| 欧美男女性生活在线直播观看| 精品免费99久久| 国产精品三级电影| 首页亚洲欧美制服丝腿| 国产最新精品精品你懂的| 波多野结衣一区二区三区| 欧美亚洲愉拍一区二区| 精品少妇一区二区三区 | 99久久免费精品高清特色大片| 91福利社在线观看| 欧美一级黄色录像| 久久久久成人黄色影片| 亚洲香肠在线观看| 国产精品一区在线| 欧美视频你懂的| 久久久国际精品| 亚洲一区二区三区小说| 国产精品中文字幕日韩精品| 色哟哟亚洲精品| 国产日韩欧美综合一区| 亚洲不卡av一区二区三区| 国产精品伊人色| 制服丝袜中文字幕亚洲| 综合精品久久久| 国产一区二区不卡老阿姨| 欧美日韩不卡一区二区| 中文字幕一区二区三区av| 久久精品国产在热久久| 日本高清视频一区二区| 国产亚洲午夜高清国产拍精品| 日韩中文字幕一区二区三区| 成人永久aaa| 亚洲精品在线观看网站| 亚洲第一狼人社区| 91网上在线视频| 久久精品亚洲精品国产欧美kt∨ | 日本亚洲欧美天堂免费| 99re视频这里只有精品| 国产亚洲欧美日韩日本| 日本成人在线网站| 欧美亚一区二区| 亚洲视频在线观看一区| 成人av电影免费观看| 久久久精品综合| 激情综合色播五月| 91精品国产日韩91久久久久久| 一区二区三区在线免费| 91亚洲精品久久久蜜桃| 国产精品超碰97尤物18| 国产aⅴ综合色| 久久众筹精品私拍模特| 久久激情五月激情| 91精品久久久久久蜜臀| 日韩高清欧美激情| 欧美日韩国产三级| 亚洲一区二区av电影| 欧美亚日韩国产aⅴ精品中极品| 1024成人网| 91麻豆精品秘密| 亚洲精品欧美二区三区中文字幕| 成年人午夜久久久| 最新热久久免费视频| 91在线视频官网| 亚洲激情六月丁香| 91黄视频在线观看| 夜夜嗨av一区二区三区中文字幕| 色素色在线综合| 天天做天天摸天天爽国产一区| 精品视频一区二区不卡| 日韩激情视频网站| 精品美女在线观看| 国产精品一二三区在线| 日本一区二区三级电影在线观看| 成人午夜免费视频| 亚洲精品国久久99热| 欧美日韩免费电影| 男女男精品视频网| 2014亚洲片线观看视频免费| 国产精品一区二区三区四区| 国产人久久人人人人爽| 99视频精品在线| 亚洲国产日日夜夜| 日韩欧美一级在线播放| 国产成人午夜99999| 综合久久国产九一剧情麻豆| 欧美影院精品一区| 伦理电影国产精品| 中文字幕的久久| 欧美在线观看一区二区| 久久精品国产一区二区三| 久久精品一区蜜桃臀影院| 91美女片黄在线观看| 婷婷丁香激情综合| 国产欧美一区二区精品性| 91麻豆免费看| 久久成人免费网| 中文字幕亚洲精品在线观看|