亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? uart_top.vhd

?? CAN總線
?? VHD
字號:
library IEEE;
use IEEE.std_logic_1164.all;
use WORK.UART_PACKAGE.all;

entity uart_top is

  generic(
     -- 數據位個數
	DATA_BIT : integer := 8;
	-- 總數據個數
	TOTAL_BIT : integer := 10;
	-- 奇偶校驗規則
	PARITY_RULE : PARITY := NONE;
	--完整波特率時鐘對應的計數
	FULL_PULSE_COUNT : BD_COUNT := BD9600_FPC;
	--波特率時鐘上升沿對應的計數
	RISE_PULSE_COUNT : BD_COUNT := BD9600_HPC 
  );
  port(
	  -- 時鐘信號
       clk : in STD_LOGIC;
	  -- 復位信號
       reset_n : in STD_LOGIC;
	  -- 發送控制信號
       send : in STD_LOGIC;
	  -- 數據發送總線
       send_bus : in STD_LOGIC_VECTOR(DATA_BIT-1 downto 0);
	  -- 發送完成信號
       send_over : out STD_LOGIC;
	  -- 錯誤提示信號
       error : out STD_LOGIC;
	  -- 接收提示信號
       recv : out STD_LOGIC;
	  -- 數據接收總線
       recv_bus : out STD_LOGIC_VECTOR(DATA_BIT-1 downto 0);
	  -- RS-232數據接收端口
       RxD : in STD_LOGIC;
	  -- RS-232數據發送端口
       TxD : out STD_LOGIC );
end uart_top;

architecture uart_top of uart_top is

-- 波特率發生器組件聲明
component baudrate_generator
  generic(
       FULL_PULSE_COUNT : BD_COUNT := BD9600_FPC;
       RISE_PULSE_COUNT : BD_COUNT := BD9600_HPC
  );
  port (
       ce : in STD_LOGIC;
       clk : in STD_LOGIC;
       reset_n : in STD_LOGIC;
       bg_out : out STD_LOGIC;
       indicator : out STD_LOGIC
  );
end component;
-- 計數器組件聲明
component counter
  generic(
       MAX_COUNT : INTEGER := 10
  );
  port (
       ce : in STD_LOGIC;
       clk : in STD_LOGIC;
       reset_n : in STD_LOGIC;
       overflow : out STD_LOGIC
  );
end component;
-- 信號監測器
component detector
  port (
       RxD : in STD_LOGIC;
       clk : in STD_LOGIC;
       reset_n : in STD_LOGIC;
       new_data : out STD_LOGIC
  );
end component;
-- 奇偶校驗器
component parity_verifier
  generic(
       DATA_LENGTH : INTEGER := DATA_BIT;
       PARITY_RULE : PARITY := PARITY_RULE
  );
  port (
       source : in STD_LOGIC_VECTOR(DATA_LENGTH-1 downto 0);
       parity : out STD_LOGIC
  );
end component;
-- 移位寄存器
component shift_register
  generic(
       TOTAL_BIT : INTEGER := TOTAL_BIT
  );
  port (
       clk : in STD_LOGIC;
       din : in STD_LOGIC;
       reset_n : in STD_LOGIC;
       dout : out STD_LOGIC;
       regs : out STD_LOGIC_VECTOR(TOTAL_BIT-1 downto 0)
  );
end component;
-- 二選一選擇器
component switch
  port (
       din1 : in STD_LOGIC;
       din2 : in STD_LOGIC;
       sel : in STD_LOGIC;
       dout : out STD_LOGIC
  );
end component;
-- 總線選擇器
component switch_bus
  generic(
       BUS_WIDTH : INTEGER := DATA_BIT
  );
  port (
       din1 : in STD_LOGIC_VECTOR(BUS_WIDTH-1 downto 0);
       din2 : in STD_LOGIC_VECTOR(BUS_WIDTH-1 downto 0);
       sel : in STD_LOGIC;
       dout : out STD_LOGIC_VECTOR(BUS_WIDTH-1 downto 0)
  );
end component;
-- UART內核
component uart_core
  generic(
       DATA_BIT : INTEGER := DATA_BIT;
       PARITY_RULE : PARITY := PARITY_RULE;
       TOTAL_BIT : INTEGER := TOTAL_BIT
  );
  port (
       clk : in STD_LOGIC;
       new_data : in STD_LOGIC;
       overflow : in STD_LOGIC;
       parity : in STD_LOGIC;
       regs : in STD_LOGIC_VECTOR(TOTAL_BIT-1 downto 0);
       reset_n : in STD_LOGIC;
       send : in STD_LOGIC;
       send_bus : in STD_LOGIC_VECTOR(DATA_BIT-1 downto 0);
       ce_parts : out STD_LOGIC;
       error : out STD_LOGIC;
       recv : out STD_LOGIC;
       recv_bus : out STD_LOGIC_VECTOR(DATA_BIT-1 downto 0);
       reset_dt : out STD_LOGIC;
       reset_parts : out STD_LOGIC;
       sel_clk : out STD_LOGIC;
       sel_out : out STD_LOGIC;
       sel_pv : out STD_LOGIC;
       sel_si : out STD_LOGIC;
       send_over : out STD_LOGIC;
       send_si : out STD_LOGIC
  );
end component;

----     常數     -----
constant VCC_CONSTANT   : STD_LOGIC := '1';
---- 內部信號聲明 ----
signal bg_clk : STD_LOGIC;
signal bg_out : STD_LOGIC;
signal ce_parts : STD_LOGIC;
signal clk_inv : STD_LOGIC;
signal counter_clk : STD_LOGIC;
signal indicator : STD_LOGIC;
signal new_data : STD_LOGIC;
signal overflow : STD_LOGIC;
signal parity : STD_LOGIC;
signal reset_dt : STD_LOGIC;
signal reset_parts : STD_LOGIC;
signal sel_clk : STD_LOGIC;
signal sel_out : STD_LOGIC;
signal sel_pv : STD_LOGIC;
signal sel_si : STD_LOGIC;
signal send_si : STD_LOGIC;
signal sr_in : STD_LOGIC;
signal sr_out : STD_LOGIC;
signal VCC : STD_LOGIC;
signal pv_source : STD_LOGIC_VECTOR (DATA_BIT-1 downto 0);
signal recv_parity_source : STD_LOGIC_VECTOR (DATA_BIT-1 downto 0);
signal regs : STD_LOGIC_VECTOR (TOTAL_BIT-1 downto 0);
signal send_parity_source : STD_LOGIC_VECTOR (DATA_BIT-1 downto 0);

begin

	-- 信號連接
	clk_inv <= not clk;	 
	VCC <= VCC_CONSTANT;   
	send_parity_source <= send_bus;
	recv_bus <= recv_parity_source;

	-- 波特率發生器實例
	U_BG : baudrate_generator
	  port map(
	       bg_out => bg_out,
	       ce => ce_parts,
	       clk => clk,
	       indicator => indicator,
	       reset_n => reset_parts
	  );
	-- 總線選擇器實例
	U_BusSwitch : switch_bus
	  port map(
	       din1 => send_parity_source( DATA_BIT-1 downto 0 ),
	       din2 => recv_parity_source( DATA_BIT-1 downto 0 ),
	       dout => pv_source( DATA_BIT-1 downto 0 ),
	       sel => sel_pv
	  );
	-- UART內核實例
	U_Core : uart_core
	  port map(
	       ce_parts => ce_parts,
	       clk => clk,
	       error => error,
	       new_data => new_data,
	       overflow => overflow,
	       parity => parity,
	       recv => recv,
	       recv_bus => recv_parity_source( DATA_BIT-1 downto 0 ),
	       regs => regs( TOTAL_BIT-1 downto 0 ),
	       reset_dt => reset_dt,
	       reset_n => reset_n,
	       reset_parts => reset_parts,
	       sel_clk => sel_clk,
	       sel_out => sel_out,
	       sel_pv => sel_pv,
	       sel_si => sel_si,
	       send => send,
	       send_bus => send_parity_source( DATA_BIT-1 downto 0 ),
	       send_over => send_over,
	       send_si => send_si
	  );
	-- 計數器實例
	U_Counter : counter
	  port map(
	       ce => ce_parts,
	       clk => counter_clk,
	       overflow => overflow,
	       reset_n => reset_parts
	  );
	-- 計數器時鐘源選擇器
	U_CounterClkSwitch : switch
	  port map(
	       din1 => indicator,
	       din2 => clk_inv,
	       dout => counter_clk,
	       sel => sel_clk
	  );
	-- 信號監測器
	U_Detector : detector
	  port map(
	       RxD => RxD,
	       clk => clk,
	       new_data => new_data,
	       reset_n => reset_dt
	  );
	-- 奇偶校驗器
	U_ParityVerifier : parity_verifier
	  port map(
	       parity => parity,
	       source => pv_source( DATA_BIT-1 downto 0 )
	  );
	-- 移位寄存器輸入源選擇器實例
	U_SISwitch : switch
	  port map(
	       din1 => send_si,
	       din2 => RxD,
	       dout => sr_in,
	       sel => sel_si
	  );
	-- 移位寄存器實例
	U_SR : shift_register
	  port map(
	       clk => bg_clk,
	       din => sr_in,
	       dout => sr_out,
	       regs => regs( TOTAL_BIT-1 downto 0 ),
	       reset_n => reset_parts
	  );
	-- 移位寄存器時鐘源選擇器實例
	U_SRClkSwitch : switch
	  port map(
	       din1 => bg_out,
	       din2 => clk_inv,
	       dout => bg_clk,
	       sel => sel_clk
	  );
	-- 輸出選擇器實例
	U_TXDSwitch : switch
	  port map(
	       din1 => VCC,
	       din2 => sr_out,
	       dout => TxD,
	       sel => sel_out
	  );

end uart_top;

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
91精品国产品国语在线不卡| 亚洲免费观看高清完整版在线观看 | 亚洲欧美日韩国产综合| 一区二区在线观看不卡| 在线视频观看一区| 成人精品免费视频| 亚洲在线成人精品| 狠狠色丁香婷综合久久| 91亚洲男人天堂| 精品国产百合女同互慰| 欧美乱妇23p| 国产精品久久二区二区| 九九九久久久精品| 制服丝袜亚洲色图| 亚洲一区二区三区在线| 99国产欧美久久久精品| 国产亚洲女人久久久久毛片| 日本成人在线视频网站| 色婷婷久久一区二区三区麻豆| 国产午夜三级一区二区三| 免费成人小视频| 欧美日韩美女一区二区| 欧美日韩mp4| 亚洲五月六月丁香激情| 色综合色狠狠综合色| 国产精品传媒视频| jlzzjlzz亚洲女人18| 欧美经典三级视频一区二区三区| 国产一区二区三区观看| 精品国产91洋老外米糕| 全国精品久久少妇| 91麻豆精品国产91久久久资源速度| 一区二区三区国产精华| 色妹子一区二区| 亚洲欧美日韩久久| 精品国产免费人成在线观看| 日本精品一区二区三区四区的功能| 亚洲一区成人在线| 99久久婷婷国产| 中文字幕欧美区| 免费av网站大全久久| 99久久国产免费看| 欧美伦理视频网站| 亚洲蜜臀av乱码久久精品| av电影在线观看不卡| 欧美激情综合五月色丁香小说| 色吊一区二区三区| 亚洲欧洲日韩女同| 蜜芽一区二区三区| 国产精品一区三区| 在线国产亚洲欧美| 宅男噜噜噜66一区二区66| 国产成人在线网站| 亚洲电影视频在线| 成人午夜激情影院| 91麻豆高清视频| 国产片一区二区三区| 成人午夜电影网站| 久久精品国产色蜜蜜麻豆| 日韩精品中文字幕在线一区| 亚洲美女偷拍久久| 欧美成人a在线| 日韩理论在线观看| 免费人成在线不卡| 久久色在线视频| 亚洲一线二线三线视频| 国产成人在线影院| 国产午夜精品一区二区| 亚洲国产欧美一区二区三区丁香婷| 麻豆91精品视频| 夜夜嗨av一区二区三区网页 | 日韩视频在线你懂得| 久久久久久久国产精品影院| 一区二区免费看| 豆国产96在线|亚洲| 日韩不卡手机在线v区| 国产999精品久久| 精品国产1区二区| 麻豆精品精品国产自在97香蕉| 99久久精品99国产精品| www成人在线观看| 精品一区二区三区香蕉蜜桃| 亚洲图片欧美综合| 欧美精品一区二区高清在线观看| 日韩国产精品大片| 在线观看免费一区| 欧美激情资源网| 丰满白嫩尤物一区二区| 欧美激情在线观看视频免费| 精品久久久久久久久久久久包黑料| 亚洲精品在线观| 欧美做爰猛烈大尺度电影无法无天| 亚洲愉拍自拍另类高清精品| 国产亚洲欧美一区在线观看| 欧美日本韩国一区| 91啦中文在线观看| 成人做爰69片免费看网站| 日韩成人伦理电影在线观看| 一区二区三区在线观看动漫| 亚洲国产精品v| 国产亚洲一区二区三区在线观看| 国产精品乱码一区二区三区软件| 国产酒店精品激情| 亚洲一区免费观看| 欧美高清激情brazzers| 色综合色狠狠天天综合色| 视频在线观看一区| 国产网红主播福利一区二区| 欧美久久一二区| 精品亚洲欧美一区| 五月天激情小说综合| 亚洲欧美成人一区二区三区| 国产精品国产自产拍高清av| 欧美一区二区三区不卡| 99久久免费精品| 久久精品视频在线看| 欧美影视一区在线| 成人亚洲精品久久久久软件| 亚洲欧洲精品一区二区三区| 最近日韩中文字幕| 色综合欧美在线| 久久99国内精品| 精品一区二区三区视频| 国产一区三区三区| 从欧美一区二区三区| 成人福利在线看| 91浏览器打开| 欧美三级电影一区| 欧美一区二区三区免费视频 | 亚洲免费观看高清完整| 伊人性伊人情综合网| 亚洲国产精品精华液网站| 亚洲成人av资源| 热久久国产精品| 成人综合激情网| 91久久国产综合久久| 欧美日韩大陆一区二区| 久久综合久久鬼色中文字| 欧美激情在线一区二区三区| 一区二区三区中文在线观看| 午夜激情一区二区三区| 久久99精品久久久久久动态图| 国产精品一级在线| 色婷婷激情综合| 欧美大片在线观看| 日韩一区有码在线| 天天亚洲美女在线视频| 国产很黄免费观看久久| 一本一本大道香蕉久在线精品| 在线不卡一区二区| 国产蜜臀av在线一区二区三区| 亚洲综合精品自拍| 国产一区二区三区美女| 在线视频综合导航| 欧美成人精品二区三区99精品| 国产精品久久久久精k8| 国产免费成人在线视频| 色吊一区二区三区| 亚洲午夜久久久久| 国产欧美日韩精品在线| 亚洲国产日韩a在线播放性色| 色8久久精品久久久久久蜜| 婷婷亚洲久悠悠色悠在线播放| 91精品国模一区二区三区| 蜜桃视频在线观看一区| 国产午夜亚洲精品羞羞网站| 色噜噜狠狠色综合中国| 韩国精品主播一区二区在线观看 | 欧美成人伊人久久综合网| 日日夜夜精品视频免费| 国产精品丝袜久久久久久app| 欧美三日本三级三级在线播放| 日本中文字幕一区二区视频 | 国产精品伦理在线| 日韩欧美国产综合| 91九色02白丝porn| 白白色亚洲国产精品| 精品在线观看视频| 男女视频一区二区| 亚洲妇熟xx妇色黄| 亚洲蜜臀av乱码久久精品| 在线看国产一区二区| 五月婷婷另类国产| 亚洲欧美一区二区三区国产精品| 亚洲视频综合在线| 亚洲国产欧美在线| 国产精品亚洲专一区二区三区 | 在线观看av一区二区| 五月激情综合网| 成人久久久精品乱码一区二区三区| 日韩欧美亚洲一区二区| 国产69精品久久777的优势| 91久久精品一区二区三| 国产日韩av一区| 欧美高清dvd| 欧美日韩国产另类不卡| 国产在线国偷精品免费看| 亚洲女人****多毛耸耸8| 亚洲成人1区2区| 精品成a人在线观看|