亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? pll_ram.fit.rpt

?? 一本老師推薦的經典的VHDL覆蓋基礎的入門書籍
?? RPT
?? 第 1 頁 / 共 5 頁
字號:
; Auto-restart configuration after error       ; On                       ;
; Release clears before tri-states             ; Off                      ;
; Enable user-supplied start-up clock (CLKUSR) ; Off                      ;
; Enable device-wide reset (DEV_CLRn)          ; Off                      ;
; Enable device-wide output enable (DEV_OE)    ; Off                      ;
; Enable INIT_DONE output                      ; Off                      ;
; Reserve all unused pins                      ; As output driving ground ;
; Base pin-out file on sameframe device        ; Off                      ;
+----------------------------------------------+--------------------------+


+-------------------+
; Fitter Equations  ;
+-------------------+
The equations can be found in d:/prj_d/modelsim_demo/pll_ram/pll_ram.fit.eqn.


+-----------------+
; Floorplan View  ;
+-----------------+
Floorplan report data cannot be output to ASCII.
Please use Quartus II to view the floorplan report data.


+---------------+
; Pin-Out File  ;
+---------------+
The pin-out file can be found in d:/prj_d/modelsim_demo/pll_ram/pll_ram.pin.


+----------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Usage Summary                                                                                              ;
+-----------------------------------------------------------------------------------------------------------------------------
; Resource                    ; Usage                                                                                        ;
+-----------------------------+----------------------------------------------------------------------------------------------+
; Logic cells                 ; 8 / 10,570 ( < 1 % )                                                                         ;
; Registers                   ; 5 / 12,566 ( < 1 % )                                                                         ;
; Total LABs                  ; 1 / 1,057 ( < 1 % )                                                                          ;
; Logic cells in carry chains ; 5                                                                                            ;
; User inserted logic cells   ; 0                                                                                            ;
; I/O pins                    ; 28 / 346 ( 8 % )                                                                             ;
;     -- Clock pins           ; 2 / 16 ( 12 % )                                                                              ;
; Global signals              ; 2                                                                                            ;
; M512s                       ; 0 / 94 ( 0 % )                                                                               ;
; M4Ks                        ; 1 / 60 ( 1 % )                                                                               ;
; M-RAMs                      ; 0 / 1 ( 0 % )                                                                                ;
; Total memory bits           ; 256 / 920,448 ( < 1 % )                                                                      ;
; Total RAM block bits        ; 4,608 / 920,448 ( < 1 % )                                                                    ;
; DSP block 9-bit elements    ; 0 / 48 ( 0 % )                                                                               ;
; Global clocks               ; 2 / 16 ( 12 % )                                                                              ;
; Regional clocks             ; 0 / 16 ( 0 % )                                                                               ;
; Fast regional clocks        ; 0 / 8 ( 0 % )                                                                                ;
; DIFFIOCLKs                  ; 0 / 16 ( 0 % )                                                                               ;
; SERDES transmitters         ; 0 / 44 ( 0 % )                                                                               ;
; SERDES receivers            ; 0 / 44 ( 0 % )                                                                               ;
; Maximum fan-out node        ; dpram8x32:dpram8x32_u1|altsyncram:altsyncram_component|altsyncram_7bc1:auto_generated|q_b[0] ;
; Maximum fan-out             ; 8                                                                                            ;
; Total fan-out               ; 66                                                                                           ;
; Average fan-out             ; 1.69                                                                                         ;
+-----------------------------+----------------------------------------------------------------------------------------------+


+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins                                                                                                                                                                                                                                                       ;
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------
; Name       ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Power Up High ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Termination ; Location assigned by ;
+------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; clk_in     ; B12   ; 3        ; 21           ; 31           ; 2           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; data_in[0] ; G17   ; 4        ; 36           ; 31           ; 3           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; data_in[1] ; D17   ; 4        ; 36           ; 31           ; 2           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; data_in[2] ; H16   ; 4        ; 33           ; 31           ; 1           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; data_in[3] ; H18   ; 4        ; 36           ; 31           ; 1           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; data_in[4] ; F17   ; 4        ; 36           ; 31           ; 5           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; data_in[5] ; G18   ; 4        ; 41           ; 31           ; 0           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; data_in[6] ; E16   ; 4        ; 33           ; 31           ; 2           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; data_in[7] ; E17   ; 4        ; 36           ; 31           ; 4           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; rd_addr[0] ; C18   ; 4        ; 44           ; 31           ; 5           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; rd_addr[1] ; A17   ; 4        ; 36           ; 31           ; 0           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; rd_addr[2] ; D18   ; 4        ; 44           ; 31           ; 3           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; rd_addr[3] ; E18   ; 4        ; 41           ; 31           ; 5           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; rd_addr[4] ; G20   ; 4        ; 44           ; 31           ; 1           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; rd_en      ; B17   ; 4        ; 41           ; 31           ; 1           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; rst        ; M24   ; 5        ; 53           ; 19           ; 3           ; 7                     ; 0                  ; yes    ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; wr_en      ; F19   ; 4        ; 41           ; 31           ; 2           ; 6                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
+------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+


+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins                                                                                                                                                                                                                                                                                         ;
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------
; Name         ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Output Register ; Output Enable Register ; Power Up High ; Slow Slew Rate ; PCI I/O Enabled ; Open Drain ; Bus Hold ; Weak Pull Up ; Turbo Bit ; I/O Standard ; Current Strength ; Termination ; Location assigned by ;
+--------------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+----------------+-----------------+------------+----------+--------------+-----------+--------------+------------------+-------------+----------------------+
; clk_out      ; P8    ; 2        ; 0            ; 20           ; 0           ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; no        ; LVTTL        ; 24mA             ; Off         ; Fitter               ;
; data_out[0]  ; F15   ; 4        ; 31           ; 31           ; 3           ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; no        ; LVTTL        ; 24mA             ; Off         ; Fitter               ;
; data_out[1]  ; A19   ; 4        ; 44           ; 31           ; 4           ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; no        ; LVTTL        ; 24mA             ; Off         ; Fitter               ;
; data_out[2]  ; C16   ; 4        ; 33           ; 31           ; 5           ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; no        ; LVTTL        ; 24mA             ; Off         ; Fitter               ;
; data_out[3]  ; D16   ; 4        ; 33           ; 31           ; 4           ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; no        ; LVTTL        ; 24mA             ; Off         ; Fitter               ;
; data_out[4]  ; C17   ; 4        ; 41           ; 31           ; 3           ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; no        ; LVTTL        ; 24mA             ; Off         ; Fitter               ;
; data_out[5]  ; G19   ; 4        ; 41           ; 31           ; 4           ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; no        ; LVTTL        ; 24mA             ; Off         ; Fitter               ;
; data_out[6]  ; B18   ; 4        ; 44           ; 31           ; 2           ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; no        ; LVTTL        ; 24mA             ; Off         ; Fitter               ;
; data_out[7]  ; C15   ; 4        ; 33           ; 31           ; 0           ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; no        ; LVTTL        ; 24mA             ; Off         ; Fitter               ;
; lock         ; F14   ; 9        ; 25           ; 31           ; 2           ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; no        ; LVTTL        ; 24mA             ; Off         ; Fitter               ;
; package_full ; E21   ; 4        ; 46           ; 31           ; 4           ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; no        ; LVTTL        ; 24mA             ; Off         ; Fitter               ;
+--------------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+----------------+-----------------+------------+----------+--------------+-----------+--------------+------------------+-------------+----------------------+


+------------------------------------------------------------+
; I/O Bank Usage                                             ;
+-------------------------------------------------------------
; I/O Bank ; Usage            ; VCCIO Voltage ; VREF Voltage ;
+----------+------------------+---------------+--------------+
; 1        ; 0 / 39 ( 0 % )   ; 3.3V          ; --           ;
; 2        ; 1 / 39 ( 2 % )   ; 3.3V          ; --           ;
; 3        ; 1 / 43 ( 2 % )   ; 3.3V          ; --           ;
; 4        ; 25 / 45 ( 55 % ) ; 3.3V          ; --           ;
; 5        ; 1 / 39 ( 2 % )   ; 3.3V          ; --           ;

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美色视频一区| 亚洲精品一区二区三区影院| 欧美日韩视频在线观看一区二区三区| 91免费观看国产| 日韩欧美电影在线| 国产精品天干天干在观线| 18欧美乱大交hd1984| 亚洲精品国久久99热| 日本免费在线视频不卡一不卡二| 免费国产亚洲视频| 91亚洲资源网| 欧美v日韩v国产v| 一区二区视频在线| 久久福利视频一区二区| 91女人视频在线观看| 日韩一区二区精品葵司在线| 26uuu欧美| 五月激情综合网| av不卡在线观看| 久久精品欧美一区二区三区不卡| 亚洲大片在线观看| 欧美在线一区二区| 一区二区三区日韩在线观看| 国产成人精品影视| 2014亚洲片线观看视频免费| 男人的天堂亚洲一区| 在线观看日产精品| 亚洲精品视频在线看| zzijzzij亚洲日本少妇熟睡| 国产偷国产偷亚洲高清人白洁| 蓝色福利精品导航| 日韩欧美专区在线| 乱一区二区av| 国产三级三级三级精品8ⅰ区| 久久精品久久99精品久久| 日韩一级完整毛片| 国产一区二区三区不卡在线观看| 欧美v亚洲v综合ⅴ国产v| 美女视频一区二区三区| 久久一夜天堂av一区二区三区| 久久不见久久见免费视频1| 国产欧美一区二区精品性色| 成人视屏免费看| 亚洲伊人色欲综合网| 欧美一区二区三区喷汁尤物| 国产乱国产乱300精品| 国产精品福利在线播放| 色婷婷综合激情| 日本系列欧美系列| 国产精品九色蝌蚪自拍| 欧美日本一区二区三区四区| 国产麻豆成人传媒免费观看| 亚洲色图一区二区三区| 在线观看91av| 一本色道综合亚洲| 精品在线免费视频| 亚洲国产综合视频在线观看| 精品日韩99亚洲| 欧美日韩另类一区| 91亚洲男人天堂| 国产91色综合久久免费分享| 婷婷久久综合九色综合绿巨人 | 日韩高清在线电影| 国产精品久久久久久久久搜平片| 欧美另类久久久品| 99久久精品一区| 精彩视频一区二区| 男人操女人的视频在线观看欧美 | 国产一区二区三区精品欧美日韩一区二区三区 | 久久久亚洲精品一区二区三区 | 黄色日韩三级电影| 日韩av网站免费在线| 亚洲一区精品在线| 亚洲国产成人tv| 一区二区久久久| 亚洲精品国产无天堂网2021| 欧美激情中文不卡| 亚洲欧洲av在线| 1000部国产精品成人观看| 国产精品网友自拍| 国产精品久久久久久久第一福利 | 国产精品亚洲а∨天堂免在线| 老司机免费视频一区二区| 精品系列免费在线观看| 国产精品资源在线看| 成人精品一区二区三区四区| 成人免费视频视频在线观看免费 | 久久久久99精品国产片| 国产精品久久久久7777按摩 | 在线观看av一区二区| 91.xcao| 国产视频一区在线播放| 亚洲精品伦理在线| 国产麻豆精品在线| 欧美精品亚洲二区| 国产欧美一二三区| 日本午夜一区二区| 91在线丨porny丨国产| 欧美日韩免费不卡视频一区二区三区 | 欧美一区二区三区日韩| 国产精品毛片大码女人| 青青草97国产精品免费观看 | 亚洲女爱视频在线| 国产一区二区三区免费看| 欧亚一区二区三区| 国产清纯在线一区二区www| 亚洲福利视频一区| av一二三不卡影片| 国产视频一区在线观看 | 欧美一区二区精品久久911| 一区二区在线免费观看| 成人精品免费看| 亚洲精品在线电影| 蜜桃一区二区三区在线| 欧美日韩高清不卡| 亚洲影视在线观看| 欧美午夜精品一区二区三区| 中文字幕在线观看不卡| 丁香五精品蜜臀久久久久99网站 | jlzzjlzz欧美大全| 欧美国产日韩亚洲一区| 国产激情偷乱视频一区二区三区| 欧美成人性战久久| 国产精一品亚洲二区在线视频| 91精品国产高清一区二区三区蜜臀| 亚洲一本大道在线| 制服丝袜一区二区三区| 久久99热99| 国产色婷婷亚洲99精品小说| 国产91在线观看| 亚洲精品视频在线观看免费| 日本精品视频一区二区三区| 一片黄亚洲嫩模| 日韩无一区二区| 日韩av一区二区在线影视| 日韩一区二区三| 国产成人日日夜夜| 午夜精品在线视频一区| 欧美一区二区三区在线观看| 国产在线视频精品一区| 亚洲精品国产无天堂网2021 | 精品一区精品二区高清| 国产精品短视频| 日韩欧美一区二区在线视频| 成人丝袜18视频在线观看| 日韩电影在线免费| 国产精品久久久久久久久动漫 | 日本高清无吗v一区| 国产麻豆精品95视频| 亚洲在线视频网站| ...xxx性欧美| 国产亚洲人成网站| 日韩欧美在线一区二区三区| 91网站最新地址| 国产91在线|亚洲| 黑人巨大精品欧美一区| 日本免费新一区视频| 亚洲三级免费电影| 国产精品你懂的在线欣赏| 日韩女优电影在线观看| 欧美高清视频不卡网| 欧美性三三影院| 欧美一区二区三区爱爱| 欧美日韩国产精选| 欧美色精品天天在线观看视频| 日本韩国欧美在线| 91成人免费网站| 欧美日韩aaaaaa| 91精品在线免费观看| 日韩三级在线免费观看| 日韩三级av在线播放| 国产日韩欧美综合在线| 亚洲国产成人自拍| 一区二区三区在线视频观看| 亚洲第一福利视频在线| 激情综合网激情| 一本大道久久a久久精品综合| 欧美午夜寂寞影院| 欧美xxxxxxxxx| 亚洲日穴在线视频| 男人的天堂亚洲一区| 国产在线日韩欧美| 在线视频国内自拍亚洲视频| 欧美一区二区观看视频| 久久精品欧美一区二区三区不卡| 亚洲色欲色欲www| 麻豆国产91在线播放| 色噜噜狠狠成人网p站| 精品999久久久| 亚洲第一搞黄网站| 成人国产精品免费网站| 日韩一区二区三区精品视频| 国产精品久久久久久久久免费相片| 亚洲一区国产视频| jvid福利写真一区二区三区| 精品日韩成人av| 奇米777欧美一区二区| 欧美私模裸体表演在线观看| 中文字幕乱码久久午夜不卡 | 自拍偷拍国产亚洲|