亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? rominit.s

?? WINDRIVER MCP750 BSP
?? S
?? 第 1 頁 / 共 3 頁
字號:
/* romInit.s - Motorola MCP750/MCPN750 ROM initialization module *//* Copyright 1984-2001 Wind River Systems, Inc. *//* Copyright 1996,1997,1998,1999 Motorola, Inc. All Rights Reserved */	.data	.globl  copyright_wind_river	.long   copyright_wind_river/*modification history--------------------01l,01apr02,mil  Added RAM bank probe pattern for 16MB for bus capacitance                 (SPR #73257).01k,31oct01,mil  Use of macros for directives and function header updates.01j,08may01,pch  Add assembler abstractions (FUNC_EXPORT, FUNC_BEGIN, etc.)01i,21jan00,dat  fixed assembler warning01h,21dec98,mas  Added setting of SIED and BHTE bits in HID0 (SPR 22955)01g,30sep98,scb  Fix error which was not clearing HID0 ILOCK bit as intended.01f,21jul98,scb  #define name cleanup - removal of board name defines.01e,04jun98,tb   fix register contention during falcon initialization.01d,08may98,tb   Turned on Falcon's ECC01c,08may98,tb   fixed bug; r3 now contains correct DRAM size01b,13jan98,srr  SPR 20104, correct use of HI and HIADJ macros01a,09jan98,rhk  created (from version 01k, mv2600/romInit.s)*//*DESCRIPTIONThis module contains the entry code for the VxWorks bootrom.The entry point romInit, is the first code executed on power-up.It sets the BOOT_COLD parameter to be passed to the genericromStart() routine.The routine sysToMonitor() jumps to the location 4 bytespast the beginning of romInit, to perform a "warm boot".This entry point allows a parameter to be passed to romStart().This code is intended to be generic across PowerPC 603/604 boards.Hardware that requires special register setting or memorymapping to be done immediately, may do so here.*/#define	_ASMLANGUAGE#include "vxWorks.h"#include "sysLib.h"#include "asm.h"#include "config.h"#include "regs.h"		/* Exported internal functions */	FUNC_EXPORT(_romInit)		/* start of system code */	FUNC_EXPORT(romInit)		/* start of system code */	/* externals */	FUNC_IMPORT(sysGetBusSpd)	FUNC_IMPORT(sysGetDramSpd)#ifdef	INCLUDE_I2C	FUNC_IMPORT(getDIMMrefreshrate)#endif	/* INCLUDE_I2C */	FUNC_IMPORT(romStart)	/* system initialization routine */	_WRS_TEXT_SEG_START/***************************************************************************** romInit - entry point for VxWorks in ROM** SYNOPSIS* \ss* void romInit*     (*     int startType	/@ only used by 2nd entry point @/*     )* \se** INCLUDE FILES: none** RETURNS: This function does not return.** SEE ALSO:* Wind River,* .I "Tornado BSP Developer's Kit for VxWorks"**/FUNC_BEGIN(_romInit)FUNC_BEGIN(romInit)	bl	cold		bl	warm	/* copyright notice appears at beginning of ROM (in TEXT segment) */	.ascii   "Copyright 1984-1998 Wind River Systems, Inc."	.balign _PPC_TEXT_SEG_ALIGNcold:	li	r24, BOOT_COLD	bl	start		/* skip over next instruction */			warm:	or	r24, r3, r3	/* startType to r24 */start:	/* Zero-out registers: r0 & SPRGs */	xor     r0,r0,r0	mtspr   272,r0	mtspr   273,r0	mtspr   274,r0	mtspr   275,r0        /* initialize the stack pointer */        lis     sp, HI(STACK_ADRS)        ori     sp, sp, LO(STACK_ADRS)	/*	 *	Set MPU/MSR to a known state	 *	Turn on FP	 */	andi.	r3, r3, 0	ori	r3, r3, 0x2000	sync	mtmsr 	r3	isync	/* Init the floating point control/status register */	mtfsfi  7,0x0	mtfsfi  6,0x0	mtfsfi  5,0x0	mtfsfi  4,0x0	mtfsfi  3,0x0	mtfsfi  2,0x0	mtfsfi  1,0x0	mtfsfi  0,0x0	isync	/* Initialize the floating point data regsiters to a known state */	bl	ifpdr_value	.long	0x3f800000	/* 1.0 */ifpdr_value:	mfspr	r3,8	lfs	f0,0(r3)	lfs	f1,0(r3)	lfs	f2,0(r3)	lfs	f3,0(r3)	lfs	f4,0(r3)	lfs	f5,0(r3)	lfs	f6,0(r3)	lfs	f7,0(r3)	lfs	f8,0(r3)	lfs	f9,0(r3)	lfs	f10,0(r3)	lfs	f11,0(r3)	lfs	f12,0(r3)	lfs	f13,0(r3)	lfs	f14,0(r3)	lfs	f15,0(r3)	lfs	f16,0(r3)	lfs	f17,0(r3)	lfs	f18,0(r3)	lfs	f19,0(r3)	lfs	f20,0(r3)	lfs	f21,0(r3)	lfs	f22,0(r3)	lfs	f23,0(r3)	lfs	f24,0(r3)	lfs	f25,0(r3)	lfs	f26,0(r3)	lfs	f27,0(r3)	lfs	f28,0(r3)	lfs	f29,0(r3)	lfs	f30,0(r3)	lfs	f31,0(r3)	sync	/*	 *	Set MPU/MSR to a known state	 *	Turn off FP	 */	andi.	r3, r3, 0	sync	mtmsr 	r3	isync	/* Init the Segment registers */	andi.	r3, r3, 0	isync	mtsr    0,r3	isync	mtsr    1,r3	isync	mtsr    2,r3	isync	mtsr    3,r3	isync	mtsr    4,r3	isync	mtsr    5,r3	isync	mtsr    6,r3	isync	mtsr    7,r3	isync	mtsr    8,r3	isync	mtsr    9,r3	isync	mtsr    10,r3	isync	mtsr    11,r3	isync	mtsr    12,r3	isync	mtsr    13,r3	isync	mtsr    14,r3	isync	mtsr    15,r3	isync	/* Turn off the GLANCE - L2 Cache */	lis	r3, HI(SYS_REG_SXCCR_A)	ori	r3, r3, LO(SYS_REG_SXCCR_A)	addis	r4, r0, 0x0	ori	r4, r4, 0x0070	stb	r4, 0x0(r3)	/* Turn off data and instruction cache control bits */		mfspr   r3, HID0	isync	rlwinm	r4, r3, 0, 18, 15	/* r4 has ICE and DCE bits cleared */	sync	isync	mtspr	HID0, r4		/* HID0 = r4 */	isync	/* Get cpu type */	mfspr   r28, PVR	rlwinm  r28, r28, 16, 16, 31	/* invalidate the MPU's data/instruction caches */	lis	r3, 0x0	cmpli   0, 0, r28, CPU_TYPE_750	beq     CPU_IS_750	cmpli	0, 0, r28, CPU_TYPE_603	beq	CPU_IS_603	cmpli	0, 0, r28, CPU_TYPE_603E	beq	CPU_IS_603        cmpli   0, 0, r28, CPU_TYPE_603P        beq     CPU_IS_603        cmpli   0, 0, r28, CPU_TYPE_604R        bne     CPU_NOT_604RCPU_IS_604R:        lis     r3, 0x0        mtspr   HID0, r3        /* disable the caches */        isync        ori     r4, r4, 0x0002  /* disable BTAC by setting bit 30 */CPU_NOT_604R:	ori	r3, r3, 0x0C00		/* r3 has invalidate bits set */CPU_IS_603:	ori	r3, r3, 0xC000		/* r3 has enable and bits set */	or	r4, r4, r3		/* set bits */	sync	isync	mtspr   HID0, r4		/* HID0 = r4 */	andc	r4, r4, r3		/* clear bits */	isync	cmpli   0, 0, r28, CPU_TYPE_604	beq	CPU_IS_604	cmpli   0, 0, r28, CPU_TYPE_604E	beq	CPU_IS_604        cmpli   0, 0, r28, CPU_TYPE_604R        beq     CPU_IS_604        cmpli   0, 0, r28, CPU_TYPE_750        beq     CPU_IS_604	mtspr	HID0, r4	isync#ifdef USER_I_CACHE_ENABLE 	b	I_CACHE_ON_603#else	b	CACHE_ENABLE_DONE#endifCPU_IS_750:#ifdef USER_I_CACHE_ENABLE        mfspr   r3,HID0        sync        addi    r4,r0,0x0800        or      r3,r4,r3        mtspr   HID0,r3         /* set ICFI (bit 16) */        sync        andc    r3,r3,r4        mtspr   HID0,r3         /* clear ICFI (bit 16) */        sync	addi    r4,r0,0xFFFFDFFF    /* Clear ILOCK (bit 18)  */        and     r3,r3,r4         mtspr   HID0,r3        sync        ori     r3,r3,0x8000    /* Set ICE (bit 16) */	mtspr   HID0,r3        sync#endif        b       CACHE_ENABLE_DONECPU_IS_604:	lis	r5, 0x0	ori	r5, r5, 0x1000	mtspr	CTR, r5LOOP_DELAY:	nop	bdnz	LOOP_DELAY	isync	mtspr 	HID0, r4	isync	/* turn the Instruction cache ON for faster FLASH ROM boots */#ifdef USER_I_CACHE_ENABLE         ori     r4, r4, 0x8800		/* set ICE & ICFI bit */        isync                           /* Synchronize for ICE enable */	b	WRITE_R4I_CACHE_ON_603:	ori	r4, r4, 0x8800		/* set ICE & ICFI bit */        rlwinm  r3, r4, 0, 21, 19	/* clear the ICFI bit */        /*         * The setting of the instruction cache enable (ICE) bit must be         * preceded by an isync instruction to prevent the cache from being         * enabled or disabled while an instruction access is in progress.         */	isyncWRITE_R4:        mtspr   HID0, r4                /* Enable Instr Cache & Inval cache */	cmpli   0, 0, r28, CPU_TYPE_604	beq    	CACHE_ENABLE_DONE 	cmpli   0, 0, r28, CPU_TYPE_604E	beq    	CACHE_ENABLE_DONE 	cmpli   0, 0, r28, CPU_TYPE_604R	beq    	CACHE_ENABLE_DONE 	cmpli   0, 0, r28, CPU_TYPE_750	beq    	CACHE_ENABLE_DONE         mtspr   HID0, r3                /* using 2 consec instructions */                                        /* PPC603 recommendation */#endifCACHE_ENABLE_DONE:        /* Enhance execution based on cpu type */        cmpli   0, 0, r28, CPU_TYPE_603        beq     raven3        cmpli   0, 0, r28, CPU_TYPE_603E        beq     raven3        cmpli   0, 0, r28, CPU_TYPE_603P        beq     raven3        /* enable branch history table for the 604 and 750 */        mfspr   r3, HID0        ori     r3, r3, _PPC_HID0_BHTE        cmpli   0, 0, r28, CPU_TYPE_750        beq     enhanceAll        /*         * CPU is not 750 or 603x so it must be a 604x.         * Disable sequential instruction execution (go superscalar) and         * enable branch history table for the 604.         */        ori     r3, r3, _PPC_HID0_SIEDenhanceAll:        mtspr   HID0, r3/*  * Disable Raven3's Watchdog Timers. * * Note: Both of Raven3's Watchdog timers must be disabled at powerup. * Otherwise Watchdog Timer 1 will time out in 512 msec and interrupt the  * board, Watchdog Timer 2 will time out in 576 msec and reset the board. */raven3:	lis	r3,HI(RAVEN_BASE_ADRS)	ori	r3, r3, LO(RAVEN_BASE_ADRS)	isync					/* synchronize */	lbz	r4,RAVEN_MPC_REVID(r3)		/* read REVID register */	eieio					/* synchronize */	sync					/* synchronize */	cmpli	0,0,r4,0x3			/* Raven version 3 or above? */	bc	12,0,nodiswdog			/* skip if Raven2 or lower */	addis  	r4,r0,0x0000     		/* disable Watchdog Timers */	ori	r4,r4,0x0055			/* load PATTERN_1 */	isync					/* synchronize */	stb	r4, RAVEN_MPC_WDT1CNTL(r3)	/* arm Watchdog Timer 1 */	eieio					/* synchronize */	sync					/* synchronize */	addis	r4,r0,0x0000			/* load PATTERN_2 */	ori	r4,r4,0xaa0f			/* max resolution */	isync					/* synchronize */	sth	r4, RAVEN_MPC_WDT1CNTL(r3)	/* disable Timer 1 */

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
99在线精品视频| 亚洲va国产天堂va久久en| 精品成人一区二区三区四区| 亚洲免费观看高清完整版在线| 国产精品自产自拍| 欧美色综合久久| 天堂在线亚洲视频| 中文天堂在线一区| 精品国产伦一区二区三区观看方式 | 蜜桃在线一区二区三区| 日韩美女啊v在线免费观看| 欧美精品一区二区三区高清aⅴ| 色噜噜狠狠成人网p站| 国产精品18久久久久久久网站| 亚洲va欧美va人人爽| 亚洲精品精品亚洲| 国产精品不卡在线| 2020国产精品久久精品美国| 欧美人与z0zoxxxx视频| 色妞www精品视频| 成人av电影在线观看| 国产精品影视在线| 久久99精品久久久久| 日本亚洲免费观看| 天堂久久久久va久久久久| 亚洲午夜在线观看视频在线| 国产精品福利在线播放| 日本一区二区在线不卡| 久久久亚洲精品石原莉奈 | 综合久久久久久久| 国产欧美综合在线观看第十页| 日韩美女天天操| 日韩一区二区免费在线观看| 欧美久久婷婷综合色| 欧美午夜影院一区| 欧美探花视频资源| 欧美绝品在线观看成人午夜影视| 欧美日韩在线电影| 制服丝袜亚洲色图| 日韩午夜av一区| 欧美成人精品福利| 2023国产精品自拍| 久久久精品中文字幕麻豆发布| 精品国产一区二区国模嫣然| 欧美成人a视频| 久久久久亚洲综合| 国产精品进线69影院| 亚洲天堂中文字幕| 亚洲一区二区欧美激情| 天堂影院一区二区| 久久99精品一区二区三区三区| 美女国产一区二区三区| 国产美女精品在线| jizzjizzjizz欧美| 欧美午夜不卡视频| 日韩西西人体444www| 日韩欧美亚洲另类制服综合在线 | 日韩一区二区三区精品视频| 精品久久人人做人人爱| 久久久www成人免费无遮挡大片| 国产精品区一区二区三区| 亚洲天堂av一区| 日本一区中文字幕| 国产一区二区网址| 色综合色狠狠天天综合色| 欧美日韩国产综合久久| 99精品热视频| 色欲综合视频天天天| 欧美精品v日韩精品v韩国精品v| 欧美一级视频精品观看| 中文字幕电影一区| 亚洲综合图片区| 蜜桃91丨九色丨蝌蚪91桃色| 大胆欧美人体老妇| 欧美在线观看一二区| 精品日韩一区二区三区免费视频| 日本一区二区三级电影在线观看 | 日韩精品一区在线| 国产精品久久久一本精品 | 91激情五月电影| 日韩一级黄色大片| 亚洲三级免费电影| 久久99日本精品| av一区二区不卡| 欧美电影免费观看完整版| 中文字幕制服丝袜一区二区三区| 天天综合网 天天综合色| 国产一区不卡在线| 欧美三级视频在线播放| 日本一区二区三区dvd视频在线| 亚洲一区二区三区自拍| 高清国产午夜精品久久久久久| 欧洲精品视频在线观看| 国产免费观看久久| 奇米影视在线99精品| 91无套直看片红桃| 国产蜜臀97一区二区三区| 日韩av二区在线播放| 一本大道久久精品懂色aⅴ| 久久综合色播五月| 亚洲成a人片在线不卡一二三区| 成人黄页毛片网站| 精品国精品自拍自在线| 亚洲成av人在线观看| 色综合久久久久网| 国产精品五月天| 精品写真视频在线观看| 欧美精品黑人性xxxx| 亚洲欧美偷拍三级| 成av人片一区二区| 欧美xxxx老人做受| 亚洲成精国产精品女| 色综合一区二区| 欧美国产视频在线| 国产精品99久久久久久似苏梦涵| 欧美精品三级在线观看| 一二三四区精品视频| 成人免费视频一区| 国产亚洲污的网站| 国产在线精品一区二区夜色| 在线不卡a资源高清| 亚洲成人资源网| 欧美午夜片在线看| 亚洲综合久久久久| 91成人免费在线视频| 亚洲综合小说图片| 在线观看91视频| 一区二区三区不卡视频在线观看| 99视频在线精品| 亚洲日本护士毛茸茸| 99在线精品观看| 亚洲色图在线视频| 日本韩国精品在线| 一区二区高清在线| 欧美视频自拍偷拍| 丝袜美腿成人在线| 欧美一二三在线| 激情六月婷婷久久| 久久久影视传媒| 成人动漫视频在线| 秋霞影院一区二区| 亚洲小少妇裸体bbw| 综合欧美一区二区三区| 99精品国产99久久久久久白柏| 国产精品无码永久免费888| 色综合色狠狠天天综合色| 久久不见久久见免费视频1| 午夜欧美电影在线观看| 久久精品免费在线观看| 91成人免费在线视频| 国产盗摄一区二区| 久久精品国产精品亚洲红杏 | 久久人人97超碰com| 国产馆精品极品| 欧美日本在线播放| 久久色在线视频| 91精品国产综合久久福利软件 | 国产三级精品三级| 91精品国产色综合久久不卡蜜臀 | 成人深夜在线观看| 午夜私人影院久久久久| 一区在线观看免费| 久久久精品免费免费| 欧美精品 日韩| 日本乱人伦aⅴ精品| 成人精品一区二区三区中文字幕| 热久久久久久久| 午夜精品久久久久影视| 亚洲国产毛片aaaaa无费看 | 国产成人免费视频网站高清观看视频| 日韩美女啊v在线免费观看| 亚洲一级片在线观看| 成人性生交大片免费看在线播放 | 成人免费视频一区| 久久精品国产成人一区二区三区 | 亚洲综合精品自拍| 日本欧美在线观看| 国产精品少妇自拍| 91麻豆精品国产自产在线观看一区| 伦理电影国产精品| 亚洲天堂中文字幕| 精品国产人成亚洲区| 91福利精品第一导航| 久久精品国产99国产精品| 国产精品毛片无遮挡高清| 欧美日韩久久久一区| 成人美女在线观看| 免费在线视频一区| 亚洲激情在线激情| 2020国产成人综合网| 欧美伊人久久大香线蕉综合69| 国产在线视视频有精品| 亚洲图片一区二区| 国产精品久久久久一区二区三区| 欧美一区日本一区韩国一区| 91在线无精精品入口| 韩国精品免费视频| 日韩二区三区四区| 亚洲国产日韩av| 亚洲色图制服诱惑|