亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? uart.vhd

?? 全是FPGA的例子-大家趕快下把 知識不等人
?? VHD
字號:
----------------------------------------------------------------
--
-- Copyright (c) 1992,1993,1994, Exemplar Logic Inc. All rights reserved.
--
----------------------------------------------------------------
--
-- This design implements a UART. 
--
-- 
--     Version 1.1 : Original Creation
--     Version 1.2 : Modified to std_logic types
--     Version 2.1 : Extended reset to be more effective.
--                   Introduced OTHERS clause.
--	download from: www.pld.com.cn & www.fpga.com.cn 
----------------------------------------------------------------




LIBRARY ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_arith.all;
use ieee.std_logic_unsigned.all;



ENTITY uart IS
    PORT (clkx16 : IN    std_logic;	-- Input clock. 16x bit clock
            read : IN    std_logic;	-- Received data read strobe
	      rx : IN    std_logic;	-- Receive  data line
	   reset : IN    std_logic;	-- clear dependencies
           rxrdy : OUT   std_logic;	-- Received data ready to be read
       parityerr : OUT   std_logic;	-- Receiver parity error
      framingerr : OUT   std_logic;	-- Receiver framing error
         overrun : OUT   std_logic;	-- Receiver overrun error 
	    data : out std_logic_vector(7 downto 0)); -- Bidirectional data bus
END uart;

ARCHITECTURE exemplar OF uart IS

    -- Receive shift register bits
    SIGNAL      rxhold : std_logic_vector(0 TO 7);-- Holds received data for read
    SIGNAL       rxreg : std_logic_vector(0 TO 7);-- Receive data shift register
    SIGNAL    rxparity : std_logic;	-- Parity bit of received data
    SIGNAL   paritygen : std_logic;	-- Generated parity of received data
    SIGNAL      rxstop : std_logic;	-- Stop bit of received data

    -- Receive clock and control signals
    SIGNAL       rxclk : std_logic;		-- Receive data shift clock
    SIGNAL      rxidle : std_logic;     -- '1' when receiver is idling
    SIGNAL   rxdatardy : std_logic;     -- '1' when data is ready to be read

BEGIN 


make_rxclk:
    PROCESS  (reset, clkx16) 
	VARIABLE rxcnt : std_logic_vector(0 TO 3); -- Count of clock cycles
	VARIABLE rx1   : std_logic;	-- rx delayed one cycle
	VARIABLE hunt  : boolean;	-- Hunting for start bit 
    BEGIN
	IF reset='1' THEN
	    -- Reset all generated signals and variables
	    hunt := FALSE ;
	    rxcnt := (OTHERS=>'0') ;
	    rx1 := '0' ;
	    rxclk <= '0' ;
	ELSIF clkx16'EVENT AND clkx16 = '1' THEN

	    -- rxclk = clkx16 divided by 16 
	    rxclk <= rxcnt(0);

	    -- Hunt=TRUE when we are looking for a start bit:
	    --  A start bit is eight clock times with rx=0 after a falling edge

	    IF (rxidle = '1' AND rx = '0' AND rx1 = '1') THEN
                -- Start hunting when idle and falling edge is found
	        hunt := TRUE;
	    END IF ;
	    IF rxidle = '0' OR rx = '1' THEN
	        -- Stop hunting when shifting in data or a 1 is found on rx
	        hunt := FALSE;
	    END IF;
	    rx1 := rx;	-- rx delayed by one clock for edge detection
			-- (Must be assigned AFTER reference)

	    -- Increment count when not idling or when hunting
	    IF (rxidle = '0' OR hunt) THEN
	        -- Count clocks when not rxidle or hunting for start bit
	        rxcnt := rxcnt + "0001";
	    ELSE
	        -- hold at 1 when rxidle and waiting for falling edge
	        rxcnt := "0001";
	    END IF;
	END IF ;
    END PROCESS;

-- transmit shift register:
rx_proc: 	-- Shift data on each rxclk when not idling
    PROCESS (reset, rxclk) 
    BEGIN
	IF reset='1' THEN
	    rxreg <= (OTHERS=>'0') ;
            rxparity <= '0' ;
            paritygen <= '0' ;
            rxstop <= '0' ;
	ELSIF rxclk'event AND rxclk = '1' THEN
	    IF rxidle = '1' THEN 
	        -- Load all ones when idling
	        rxreg <= (OTHERS=>'1');
	        rxparity <= '1';
	        paritygen <= '1';	-- Odd parity
	        rxstop <= '0';
	    ELSE
	        -- Shift data when not idling
	        -- bug in assigning to slices
	        -- rxreg (0 TO 6) <= rxreg (1 TO 7);
	        -- rxreg(7) <= rxparity;
	        rxreg <= rxreg (1 TO 7) & rxparity;
	        rxparity <= rxstop;
	        paritygen <= paritygen XOR rxstop;-- Form parity as data shifts by
	        rxstop <= rx;
	    END IF ;
        END IF;
    END PROCESS;

    
async:  -- rxidle requires async preset since it is clocked by rxclk and  
        -- its value determines whether rxclk gets generated 
    PROCESS ( reset, rxclk )
    BEGIN
        IF reset = '1' THEN
           rxidle <= '0';
        ELSIF rxclk'EVENT and rxclk = '1' THEN
           rxidle <= NOT rxidle AND NOT rxreg(0);
        END IF;
    END PROCESS async;

rxio:
    PROCESS (reset, clkx16)
	VARIABLE rd1, rd2 : std_logic;	-- Read input delayed 1 and 2 cycles
	VARIABLE rxidle1  : std_logic;	-- rxidle signal delayed 1 cycle
    BEGIN
	IF reset='1' THEN
	    overrun <= '0' ;
	    rxhold <= (OTHERS=>'0') ;
	    parityerr <= '0' ;
            framingerr <= '0' ;
	    rxdatardy <= '0' ;
	    rd1 := '0' ;
            rd2 := '0' ;
	    rxidle1 := '0' ;
	ELSIF clkx16'event AND clkx16 = '1' THEN

	    -- Look for rising edge on idle and update output registers
	    IF rxidle = '1' AND rxidle1 = '0' THEN
	        IF rxdatardy = '1' THEN
	    	    -- Overrun error if previous data is still there
		    overrun <= '1';
	        ELSE
		    -- No overrun error since holding register is empty
		    overrun <= '0';

		    -- Update holding register
		    rxhold <= rxreg;

		    -- paritygen = 1 if parity error
		    parityerr <= paritygen;

		    -- Framingerror if stop bit is not 1
		    framingerr <= NOT rxstop;

		    -- Signal that data is ready for reading
		    rxdatardy <= '1';
	        END IF;
	    END IF;
	    rxidle1 := rxidle;	-- rxidle delayed 1 cycle for edge detect

	    --  Clear error and data registers when data is read
	    IF (NOT rd2 AND rd1) = '1' THEN
	        rxdatardy  <= '0';
	        parityerr  <= '0';
	        framingerr <= '0';
	        overrun    <= '0';
	    END IF;
	    rd2 := rd1;	-- Edge detect for read
	    rd1 := read;	-- (Must be assigned AFTER reference)
	    IF reset = '1' THEN 
	        rxdatardy <= '0'; 
	    END IF;
	END IF ;
    END PROCESS;
      -- Drive data bus only during read
    data <= rxhold WHEN read = '1' ELSE (OTHERS=>'Z') ;
    -- Latch data bus during write
    -- Receive data ready output signal
    rxrdy <= rxdatardy;
    -- Transmitter ready for write when no data is in txhold
    -- Run-time simulation check for transmit overrun
END exemplar;


?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产精品2024| 在线观看网站黄不卡| 91免费观看在线| 69精品人人人人| 国产精品美女久久久久久2018| 亚洲18女电影在线观看| 成人午夜视频在线观看| 欧美一级高清片| 亚洲图片一区二区| 成人国产精品免费| 亚洲精品在线免费播放| 亚洲国产aⅴ天堂久久| voyeur盗摄精品| 国产亚洲成aⅴ人片在线观看| 日韩av电影免费观看高清完整版 | 久久久亚洲高清| 欧美一区二区三区不卡| 91精品欧美久久久久久动漫| 欧美一卡2卡三卡4卡5免费| 91精品国产高清一区二区三区| 91精品国产综合久久香蕉的特点| 日韩免费观看高清完整版在线观看| 欧美一区二区在线视频| 精品国产三级电影在线观看| 久久久久久影视| 国产精品毛片久久久久久久| 亚洲精品免费视频| 香蕉成人伊视频在线观看| 免费av成人在线| 国产大陆亚洲精品国产| 一本大道久久精品懂色aⅴ| 欧美日韩不卡一区二区| 久久丝袜美腿综合| 亚洲成人动漫在线观看| 国产高清在线精品| 欧美三级午夜理伦三级中视频| 精品乱人伦一区二区三区| 国产精品剧情在线亚洲| 亚洲一区二区三区激情| 国产成人一区在线| 7777精品伊人久久久大香线蕉的 | 亚洲美女精品一区| 日本系列欧美系列| 99久精品国产| 欧美电影免费观看高清完整版在线 | 91精品在线免费观看| 国产网红主播福利一区二区| 三级影片在线观看欧美日韩一区二区| 国产剧情在线观看一区二区| 在线播放视频一区| 亚洲精品视频一区| 成人免费视频app| 26uuu亚洲| 麻豆视频观看网址久久| 欧美精选在线播放| 一区二区三区在线免费播放| 国产成人h网站| 精品国产在天天线2019| 午夜精品久久久久影视| 色噜噜狠狠一区二区三区果冻| 久久一区二区三区国产精品| 奇米影视7777精品一区二区| 精品视频123区在线观看| 中文字幕永久在线不卡| 国产aⅴ综合色| 国产亚洲午夜高清国产拍精品| 婷婷国产在线综合| 欧美综合一区二区| 亚洲精品日产精品乱码不卡| 色偷偷一区二区三区| 亚洲色图在线视频| 91小视频在线免费看| 中文字幕巨乱亚洲| 不卡视频免费播放| 国产精品成人一区二区艾草| 不卡在线观看av| 中文字幕一区二区三区不卡在线 | 欧美tickling网站挠脚心| 免费成人结看片| 精品欧美一区二区久久| 国产精品一区免费视频| 久久久久青草大香线综合精品| 国产精品伊人色| 中文字幕第一区综合| 99精品热视频| 亚洲国产精品久久久久婷婷884| 欧美色倩网站大全免费| 日韩精品成人一区二区三区| 宅男在线国产精品| 国产精品99久久久久久宅男| 国产精品久久夜| 欧美特级限制片免费在线观看| 天使萌一区二区三区免费观看| 欧美成人a在线| 国产999精品久久久久久绿帽| 亚洲人精品午夜| 欧美福利一区二区| 国产美女娇喘av呻吟久久| 一区精品在线播放| 欧美乱妇15p| 国产精品一区二区不卡| 成人欧美一区二区三区白人| 欧美网站一区二区| 国产老肥熟一区二区三区| 亚洲欧美国产毛片在线| 日韩欧美激情四射| 不卡av在线网| 日本成人在线一区| 国产精品美女一区二区| 91精品国产综合久久小美女| 国产老肥熟一区二区三区| 亚洲韩国一区二区三区| 精品国产99国产精品| 色噜噜偷拍精品综合在线| 久久精品国产久精国产爱| 亚洲老妇xxxxxx| 久久老女人爱爱| 欧美日韩在线三区| 成人免费看黄yyy456| 青青国产91久久久久久| 中文字幕在线一区| 精品国一区二区三区| 91免费看视频| 国产精品一区2区| 日本人妖一区二区| 亚洲人成7777| 国产婷婷色一区二区三区在线| 欧美日韩国产bt| jlzzjlzz国产精品久久| 国内外成人在线| 日本在线不卡视频| 亚洲精品乱码久久久久久久久| 国产拍揄自揄精品视频麻豆| 欧美大片在线观看一区| 欧美日韩一区在线| 在线视频欧美区| 91美女蜜桃在线| 成人国产精品免费观看视频| 国产乱人伦偷精品视频免下载| 免费看欧美女人艹b| 亚洲成人动漫精品| 一二三区精品福利视频| 亚洲欧美日韩久久精品| 亚洲三级免费观看| 亚洲国产成人一区二区三区| 26uuu国产电影一区二区| 日韩你懂的在线观看| 日韩午夜av一区| 日韩欧美国产综合| 欧美成人在线直播| 欧美成人性福生活免费看| 日韩欧美国产1| 欧美成人一区二区三区在线观看 | 韩国精品在线观看| 国产一区二区免费在线| 国产精品91xxx| 国产69精品久久99不卡| 成人免费福利片| av一区二区三区黑人| 99精品偷自拍| 欧美日韩成人综合天天影院| 宅男在线国产精品| 久久综合网色—综合色88| 久久亚洲春色中文字幕久久久| 久久久www免费人成精品| 中文字幕免费在线观看视频一区| 国产精品久久久久婷婷| 亚洲裸体在线观看| 日产国产欧美视频一区精品| 久久精品国产亚洲a| 丁香婷婷综合五月| 色素色在线综合| 欧美一区二区播放| 日本一区二区综合亚洲| 亚洲综合一区在线| 久久超级碰视频| 成人久久久精品乱码一区二区三区| 成人av在线看| 在线综合+亚洲+欧美中文字幕| 久久久噜噜噜久噜久久综合| 亚洲人成网站影音先锋播放| 午夜精品久久久久久久| 成人性生交大片| 欧美日韩一区二区在线视频| 久久女同精品一区二区| 亚洲欧美日韩中文字幕一区二区三区| 天天综合日日夜夜精品| 国产黄色91视频| 欧洲视频一区二区| 久久色成人在线| 亚洲一区二区美女| 国产精品99久| 欧美一区二区啪啪| 亚洲色大成网站www久久九九| 免费观看30秒视频久久| 一本色道亚洲精品aⅴ| 精品国产免费人成电影在线观看四季| 亚洲人成人一区二区在线观看| 国产做a爰片久久毛片| 日韩欧美专区在线|