亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? anyka_cpu.h

?? 啟動代碼
?? H
?? 第 1 頁 / 共 2 頁
字號:
/** @file
 * @brief Define the register of ANYKA CPU
 *
 * Define the register address and bit map for system.
 * Copyright (C) 2006 Anyka (GuangZhou) Software Technology Co., Ltd.
 * @author 
 * @date 2006-01-16
 * @version 1.0
 * @note CPU AK3223M
 */

#ifndef _ANYKA_CPU_H_
#define _ANYKA_CPU_H_




/** @defgroup ANYKA_CPU  
 *	@ingroup M3PLATFORM
 */
/*@{*/


/** @{@name Base Address Define
 *	The base address of system memory space is define here. 
 *	Include memory assignment and module base address define.
 */
 /**Memory assignment*/
#define ROM_BASE_ADDR				0x00000000	//on chip rom
#define NORFLASH_BASE_ADDR			0x10000000	//NOR FLASH start address
#define CHIP_CONF_BASE_ADDR			0x20000000	// chip configurations
#define RAM_BASE_ADDR				0x30000000	// RAM start address
#define TRAM_BASE_ADDR				0x40000000	// on chip RAM start address
#define RAMLIKE_BASE_ADDR			0x50000000	// RAM-LIKE start address
#define NANDFLASH_BASE_ADDR			0x60000000	// NAND FLASH start address
#define USB_BASE_ADDR				0x70000000	// USB

/**Module base address of chip config*/
#define LCD_MODULE_BASE_ADDR		0x20010000	// LCD controller
#define IMAGE_MODULE_BASE_ADDR		0x20030000	// image sensor
#define VIDEO_MODULE_BASE_ADDR		0x20040000	// JPEG/H.263/MPEG4/MECodec
#define AUDIO_MODULE_BASE_ADDR		0x20050000	// audio processor(DSP?)
#define UART_MODULE_BASE_ADDR		0x20060000	// UART
#define MMC_MODULE_BASE_ADDR		0x20060000	// MMC
#define SD_MODULE_BASE_ADDR			0x20060000	// SD
#define SPI_MODULE_BASE_ADDR		0x20060000	// SPI
#define HOST_MODULE_BASE_ADDR		0x20080000	// host interface
#define NAND_MODULE_BASE_ADDR		0x20080000	// NAND FLASH controller
#define ADC_MODULE_BASE_ADDR    	0x20090000	// Analog 
#define GPIO_MODULE_BASE_ADDR		0x20090000	// GPIO registers
#define TIMER_MODULE_BASE_ADDR		0x20090000	// timer registers
#define FLASH_MODULE_BASE_ADDR		0x200A0000	// NOR FLASH controller
#define RAM_MODULE_BASE_ADDR		0x200B0000	// SDRAM/SSRAM/SRAM controller
#define DMA_MODULE_BASE_ADDR		0x200C0000	// DMA registers
#define CRC_MODULE_BASE_ADDR		0x200C0000	// CRC registers
#define RTC_MODULE_BASE_ADDR		0x200D0000	// RTC
/** @} */


/** @{@name System Control Register
 *	Define system control register here, include CLOCK/INT/RESET
 */
#define CLOCK_CTRL_REG				(CHIP_CONF_BASE_ADDR + 0x00000000)	// module clock control(switch)
#define RESET_CTRL_REG				(CHIP_CONF_BASE_ADDR + 0x00000004)	// module software reset control register
#define INT_STATUS_REG				(CHIP_CONF_BASE_ADDR + 0x00000014)		// module interrupt status register
#define STANDBY_REG					(CHIP_CONF_BASE_ADDR + 0x00000034)	// module standby register

#define IRQINT_MASK_REG				(CHIP_CONF_BASE_ADDR + 0x00000018)	// module IRQ interrupt mask register, 1: mask; 0:unmask(default);
#define FRQINT_MASK_REG				(CHIP_CONF_BASE_ADDR + 0x0000001C)	// module FRQ interrupt mask register, 1: mask; 0:unmask(default);

#define CLOCK_DIV_REG				(CHIP_CONF_BASE_ADDR + 0x00000020)	// clock divider register 1

/** @} */


/** @{@name System Control Register Bit map
 *	Define system control register bit map here,
 *	include CPU work mode, CLOCK control, INTERRUPT control
 */
/**CPU work mode */
#define ANYKA_CPU_Mode_USR		0x10
#define ANYKA_CPU_Mode_FIQ		0x11
#define ANYKA_CPU_Mode_IRQ		0x12
#define ANYKA_CPU_Mode_SVC		0x13
#define ANYKA_CPU_Mode_ABT		0x17
#define ANYKA_CPU_Mode_UNDEF	0x1B
#define ANYKA_CPU_Mode_SYS		0x1F		
#define ANYKA_CPU_I_Bit			0x80
#define ANYKA_CPU_F_Bit			0x40

/** CLOCK control register bit map*/
#define	CLOCK_CTRL_JPEG_MPEG			0x00000001
#define	CLOCK_CTRL_IMG_CAPTURE			0x00000002
#define	CLOCK_CTRL_SPI_CTL				0x00000004
#define	CLOCK_CTRL_LCD					0x00000008
#define	CLOCK_CTRL_AUDIO				0x00000010
#define	CLOCK_CTRL_USB					0x00000020
#define	CLOCK_CTRL_SD_MMC				0x00000040
#define	CLOCK_CTRL_HOST					0x00000080
#define	CLOCK_CTRL_GPIO_TIMER			0x00000100
#define	CLOCK_CTRL_RAM_ROM				0x00000200
#define	CLOCK_CTRL_JANUS				0x00000800
#define	CLOCK_CTRL_MOTION_ESTIMATION	0x00001000
#define	CLOCK_CTRL_CRC					0x00002000
#define	CLOCK_CTRL_RTC					0x00004000
#define	CLOCK_CTRL_UART0				0x00008000
#define	CLOCK_CTRL_UART1				0x00010000
#define	CLOCK_CTRL_UART2				0x00020000
#define	CLOCK_CTRL_USB_PLL				0x00040000
#define	CLOCK_CTRL_EN_SET				0x00080000

/** interrupt status register bit map*/
#define	INT_STATUS_LCD_BIT				0x00000002
#define	INT_STATUS_GUI_BIT				0x00000004
#define	INT_STATUS_CAMERA_BIT			0x00000008
#define	INT_STATUS_VIDEO_BIT			0x00000010
#define	INT_STATUS_AUDIO_BIT			0x00000020
#define	INT_STATUS_UART_MMC_BIT			0x00000040
#define	INT_STATUS_USBC_BIT				0x00000080
#define	INT_STATUS_HOST_BIT				0x00000100
#define	INT_STATUS_GPIO_TIMER_BIT		0x00000200
#define	INT_STATUS_FLASH_BIT			0x00000400
#define	INT_STATUS_RAM_BIT				0x00000800
#define	INT_STATUS_MMC_BIT				0x00001000
#define	INT_STATUS_UART1_BIT			0x00002000
#define	INT_STATUS_UART0_BIT			0x00004000
#define	INT_STATUS_SPI_BIT				0x00008000
#define	INT_STATUS_TIMER2_BIT			0x00010000
#define	INT_STATUS_TIMER1_BIT			0x00020000
#define	INT_STATUS_GPIO1SET_BIT			0x00040000
#define	INT_STATUS_GPIO2SET_BIT			0x00080000
#define	INT_STATUS_JPEG_MPEG_BIT		0x00100000
#define	INT_STATUS_MOTIONESTIMATION_BIT	0x00200000
#define	INT_STATUS_UART2_BIT			0x00400000
#define	INT_STATUS_CRC_DMA_BIT			0x00800000
#define	INT_STATUS_TIMER3_BIT			0x01000000
#define	INT_STATUS_TIMER4_BIT			0x02000000
#define	INT_STATUS_ADC2_BIT				0x04000000
#define	INT_STATUS_RTC_BIT				0x08000000
#define	INT_STATUS_USB_BIT				0x10000000
#define	INT_STATUS_USBDMA_BIT			0x20000000

/** IRQ interrupt mask register bit map*/
#define IRQ_MASK_LCD_BIT				0x00000002
#define IRQ_MASK_CAMERA_BIT				0x00000008
#define IRQ_MASK_JPEG_MPEG_MOTIONESTIMATION_BIT		0x00000010
#define IRQ_MASK_AUDIO_BIT				0x00000020
#define IRQ_MASK_UART_MMC_BIT			0x00000040
#define IRQ_MASK_USB_BIT				0x00000080
#define IRQ_MASK_HOST_BIT				0x00000100
#define IRQ_MASK_GPIO_TIMER_BIT			0x00000200
#define IRQ_MASK_FLASH_BIT				0x00000400
#define IRQ_MASK_RAM_BIT				0x00000800
#define IRQ_MASK_CRC_DMA_BIT			0x00001000
#define IRQ_MASK_RTC_BIT				0x00002000
/** @} */


/** @{@name LCD module register and bit map define
 */ 
#define LCD_CMD1_REG		(LCD_MODULE_BASE_ADDR | 0x0000)
#define LCD_CMD2_REG		(LCD_MODULE_BASE_ADDR | 0x0004)
#define LCD_GINFO_REG		(LCD_MODULE_BASE_ADDR | 0x0010)
#define LCD_CFBA_REG		(LCD_MODULE_BASE_ADDR | 0x0018)
#define LCD_MINFO_REG		(LCD_MODULE_BASE_ADDR | 0x001C)
#define LCD_Y1ADDR_REG		(LCD_MODULE_BASE_ADDR | 0x0020)
#define LCD_U1ADDR_REG		(LCD_MODULE_BASE_ADDR | 0x0024)
#define LCD_V1ADDR_REG		(LCD_MODULE_BASE_ADDR | 0x0028)
#define LCD_H1INFO1_REG		(LCD_MODULE_BASE_ADDR | 0x002C)
#define LCD_H1INFO2_REG		(LCD_MODULE_BASE_ADDR | 0x0030)
#define LCD_V1INFO1_REG		(LCD_MODULE_BASE_ADDR | 0x0034)
#define LCD_V1INFO2_REG		(LCD_MODULE_BASE_ADDR | 0x0038)
#define LCD_S1INFO_REG		(LCD_MODULE_BASE_ADDR | 0x003C)
#define LCD_Y2ADDR_REG		(LCD_MODULE_BASE_ADDR | 0x0040)
#define LCD_U2ADDR_REG		(LCD_MODULE_BASE_ADDR | 0x0044)
#define LCD_V2ADDR_REG		(LCD_MODULE_BASE_ADDR | 0x0048)
#define LCD_H2INFO1_REG		(LCD_MODULE_BASE_ADDR | 0x004C)
#define LCD_H2INFO2_REG		(LCD_MODULE_BASE_ADDR | 0x0050)
#define LCD_V2INFO1_REG		(LCD_MODULE_BASE_ADDR | 0x0054)
#define LCD_V2INFO2_REG		(LCD_MODULE_BASE_ADDR | 0x0058)
#define LCD_S2INFO_REG		(LCD_MODULE_BASE_ADDR | 0x005C)
#define LCD_DINFO1_REG		(LCD_MODULE_BASE_ADDR | 0x0060)
#define LCD_DINFO2_REG		(LCD_MODULE_BASE_ADDR | 0x0064)
#define LCD_STATUS_REG		(LCD_MODULE_BASE_ADDR | 0x0068)
#define LCD_READBACK_REG	(LCD_MODULE_BASE_ADDR | 0x006C)

/** @{@name LCD config define
 *	Define LCD controller config value and bit map
 *	
 */


#define LCD_MPU_INTERFACE	0x20000000	//LCD select MPU interface value
#define LCD_RGB_INTERFACE	0x10000000	//LCD select RGB interface value
#define MAIN_LCD_MPU_CMD	0x00000000	//master LCD command
#define MAIN_LCD_MPU_DATA	0x80000000	//master LCD data
#define SUB_LCD_MPU_CMD		0x10000000	//slaver LCD command
#define SUB_LCD_MPU_DATA	0x90000000	//slaver LCD data
/** @} */

/** @} */

/** @{@name IMAGE module register and bit map define
 */
#define IMG_CMD_ADDR		(IMAGE_MODULE_BASE_ADDR | 0x0000)
#define IMG_HINFO1_ADDR		(IMAGE_MODULE_BASE_ADDR | 0x0004)
#define IMG_HINFO2_ADDR		(IMAGE_MODULE_BASE_ADDR | 0x0008)
#define IMG_VINFO1_ADDR		(IMAGE_MODULE_BASE_ADDR | 0x000C)
#define IMG_VINFO2_ADDR		(IMAGE_MODULE_BASE_ADDR | 0x0010)
#define IMG_SINFO_ADDR		(IMAGE_MODULE_BASE_ADDR | 0x0014)
#define IMG_YADDR_ADDR		(IMAGE_MODULE_BASE_ADDR | 0x0018)
#define IMG_UADDR_ADDR		(IMAGE_MODULE_BASE_ADDR | 0x001C)
#define IMG_VADDR_ADDR		(IMAGE_MODULE_BASE_ADDR | 0x0020)
#define IMG_RGBADDR_ADDR	(IMAGE_MODULE_BASE_ADDR | 0x0024)
#define IMG_STATUS_ADDR		(IMAGE_MODULE_BASE_ADDR | 0x0028)
#define IMG_HISTA_ADDR		(IMAGE_MODULE_BASE_ADDR | 0x0060)

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
蜜桃av一区二区三区电影| 亚洲人成亚洲人成在线观看图片| 国产一区二区视频在线| 久久久久久久久久久黄色| 91麻豆精品在线观看| 久久超碰97人人做人人爱| 亚洲一区二区中文在线| 亚洲乱码国产乱码精品精的特点| 18成人在线视频| 亚洲欧美偷拍三级| 一区二区三区免费网站| 国内精品免费在线观看| 国产精品一区二区男女羞羞无遮挡 | 国产精品高潮呻吟久久| www精品美女久久久tv| 91精品国产福利| 欧美在线免费播放| 99re亚洲国产精品| 成人国产精品视频| 国产精品亚洲一区二区三区妖精| 九九精品一区二区| 久久电影网电视剧免费观看| 日本在线观看不卡视频| 韩日av一区二区| 国产成人av电影在线播放| 激情综合色播激情啊| 国产一区二区美女| 极品尤物av久久免费看| 国产精品一色哟哟哟| 成人黄色软件下载| 91蜜桃网址入口| 欧美日韩免费视频| 欧美一区二区在线视频| 精品久久一区二区| 国产精品丝袜91| 亚洲免费av高清| 丝袜亚洲精品中文字幕一区| 午夜视频在线观看一区| 蜜芽一区二区三区| 国产精品123| 色婷婷香蕉在线一区二区| 欧美一级高清片| 中文字幕中文字幕中文字幕亚洲无线| 久久不见久久见免费视频1| 国产iv一区二区三区| 色综合婷婷久久| 日韩一区二区三区电影| 国产精品白丝在线| 全国精品久久少妇| 97精品视频在线观看自产线路二| 色综合久久99| 久久精品日产第一区二区三区高清版| 久久综合九色综合欧美98| 亚洲特级片在线| 国产精品一区二区在线观看不卡| 在线观看日韩国产| 中文字幕不卡三区| 日韩激情一二三区| 色久优优欧美色久优优| 国产午夜精品一区二区三区视频| 亚洲综合视频在线| 国产激情视频一区二区三区欧美| 91精品国产91热久久久做人人| 国产精品久久久久桃色tv| 蜜桃视频在线观看一区| 欧美日韩日日夜夜| 午夜日韩在线观看| 欧美日韩美女一区二区| 亚洲成av人片在www色猫咪| 99re这里都是精品| 综合激情成人伊人| 91社区在线播放| 亚洲欧美日韩一区二区三区在线观看 | 国产在线视频不卡二| 精品日本一线二线三线不卡| 亚洲男人的天堂网| 成人精品视频一区二区三区尤物| 日韩精品一区二区三区三区免费 | 激情五月婷婷综合| 精品粉嫩超白一线天av| 精品亚洲欧美一区| 国内成人精品2018免费看| 在线欧美小视频| 中文字幕乱码久久午夜不卡 | 亚洲综合色网站| 欧美色图天堂网| 婷婷激情综合网| 欧美一级淫片007| 蜜桃视频免费观看一区| 717成人午夜免费福利电影| 亚洲六月丁香色婷婷综合久久| 国产成人精品三级| 亚洲精品午夜久久久| 欧美日韩中文另类| 精品影视av免费| 久久精品水蜜桃av综合天堂| 国产一区二区三区免费| 久久九九影视网| 3d成人h动漫网站入口| 亚洲国产精品人人做人人爽| 欧美丰满嫩嫩电影| 国产精品一品二品| 亚洲成人手机在线| 2021久久国产精品不只是精品| 国产成人aaa| 美腿丝袜亚洲一区| 亚洲自拍偷拍网站| 亚洲国产精品精华液2区45| 一本久久综合亚洲鲁鲁五月天| 免费高清在线一区| 自拍偷在线精品自拍偷无码专区| 色综合久久精品| 日产欧产美韩系列久久99| 亚洲欧美另类在线| 国产欧美视频一区二区| 欧美久久一区二区| 色美美综合视频| 久久se精品一区精品二区| 亚洲va天堂va国产va久| 亚洲蜜臀av乱码久久精品蜜桃| 久久毛片高清国产| 5月丁香婷婷综合| 欧美日韩www| 欧美日韩国产小视频| 日本韩国欧美一区二区三区| 成人免费观看男女羞羞视频| 成人av网站在线观看| 成人视屏免费看| 国产永久精品大片wwwapp| 日韩高清在线观看| 日韩制服丝袜av| 日本不卡视频在线观看| 蜜臀av性久久久久蜜臀aⅴ四虎 | 欧美韩日一区二区三区四区| 精品盗摄一区二区三区| 亚洲精品一区二区三区四区高清| 精品免费99久久| 国产日韩精品一区| 国产精品热久久久久夜色精品三区| 国产视频一区二区在线观看| 国产欧美精品一区二区色综合| 国产日韩视频一区二区三区| 亚洲欧洲性图库| 婷婷丁香激情综合| 久久精品国产亚洲高清剧情介绍| 高清不卡一区二区| 日本韩国一区二区三区| 欧美久久免费观看| 久久网站热最新地址| 亚洲日本va午夜在线电影| 亚洲不卡av一区二区三区| 日韩精品1区2区3区| 亚洲国产一二三| 国产在线一区观看| 在线视频欧美精品| 日韩欧美成人午夜| 亚洲伦理在线免费看| 国产在线视视频有精品| 在线一区二区三区四区| 欧美大胆人体bbbb| 亚洲成人一区二区在线观看| 99久久99久久精品免费观看| 91.com视频| 中文字幕精品一区| 蜜桃精品在线观看| 欧美日韩第一区日日骚| 亚洲天堂网中文字| 成人中文字幕在线| 欧美日韩1234| 日韩一区精品视频| 欧美中文字幕久久| 亚洲嫩草精品久久| 99国产欧美久久久精品| 国产亚洲福利社区一区| 蜜臀91精品一区二区三区| 91精品国产全国免费观看| 亚洲成人免费在线观看| 成人免费观看av| 亚洲乱码一区二区三区在线观看| 99久久精品费精品国产一区二区| 国产午夜精品一区二区| 国产在线精品视频| 国产午夜精品一区二区| 成人午夜电影久久影院| 欧美国产国产综合| 国产不卡视频在线播放| 久久综合久久鬼色| 九九九久久久精品| 337p亚洲精品色噜噜| 美女脱光内衣内裤视频久久网站| 日韩片之四级片| 国产一区二区伦理| 日韩美女久久久| 欧美日韩电影在线| 精品一区二区三区免费播放| 久久久亚洲高清| www.欧美日韩| 日韩二区三区在线观看| 欧美一级日韩不卡播放免费| 国产在线一区二区|