亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? 2812的cputimer例子
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲自拍偷拍九九九| 免费在线观看精品| 国产亚洲制服色| 欧美一级免费观看| 欧洲一区二区三区免费视频| 成人三级伦理片| 国产伦精一区二区三区| 丝袜美腿一区二区三区| 精品美女被调教视频大全网站| 欧美精品日韩综合在线| 日本韩国视频一区二区| 暴力调教一区二区三区| 国产裸体歌舞团一区二区| 午夜激情久久久| 亚洲国产一区二区三区| 亚洲精品高清视频在线观看| 最新欧美精品一区二区三区| 国产精品系列在线| 久久精品人人做人人综合| 久久综合久久鬼色中文字| 日韩色视频在线观看| 欧美一区二区精品久久911| 3d动漫精品啪啪1区2区免费| 欧美日韩国产成人在线91| 欧美色视频在线观看| 欧洲人成人精品| 在线精品观看国产| 亚洲国产欧美一区二区三区丁香婷| 亚洲精品欧美综合四区| 亚洲成在线观看| 久久99精品久久久久久动态图| 国产河南妇女毛片精品久久久 | 不卡av在线免费观看| 97久久精品人人做人人爽50路| 在线亚洲一区二区| 日韩亚洲欧美一区二区三区| 精品对白一区国产伦| 中文字幕亚洲电影| 视频一区二区三区入口| 国产精选一区二区三区| 在线观看日韩国产| 欧美成人精品福利| 亚洲日本青草视频在线怡红院| 五月天婷婷综合| 国产suv一区二区三区88区| 色婷婷久久久久swag精品| 欧美精品久久久久久久久老牛影院| 欧美大胆人体bbbb| 亚洲另类在线一区| 寂寞少妇一区二区三区| 97久久超碰国产精品| 日韩欧美国产综合| 国产精品国产三级国产aⅴ入口 | 91精品一区二区三区久久久久久| 97aⅴ精品视频一二三区| www.日本不卡| 91精品国产综合久久久久久漫画 | 狠狠久久亚洲欧美| 91国产丝袜在线播放| 精品国产伦一区二区三区观看方式 | 色女孩综合影院| 26uuu色噜噜精品一区二区| 亚洲激情自拍偷拍| 国产福利一区二区| 欧美高清dvd| 亚洲欧美一区二区在线观看| 激情综合网最新| 欧美视频一区二区三区在线观看| 欧美国产日产图区| 蜜桃久久久久久| 精品污污网站免费看| 国产精品电影一区二区三区| 毛片av一区二区| 欧美伦理电影网| 一区二区三区四区蜜桃| 成人午夜私人影院| 欧美xxxx在线观看| 五月婷婷激情综合网| 91久久精品日日躁夜夜躁欧美| 国产精品色一区二区三区| 激情久久久久久久久久久久久久久久| 欧美亚洲综合另类| 亚洲美女偷拍久久| 96av麻豆蜜桃一区二区| 久久久99精品久久| 国产美女一区二区三区| 日韩一区二区三区视频| 亚洲不卡一区二区三区| 色综合久久88色综合天天免费| 国产精品久久久久久久久果冻传媒| 国产乱理伦片在线观看夜一区| 日韩免费成人网| 老司机精品视频在线| 91麻豆精品国产91久久久久久| 亚洲一区二区欧美| 91成人免费在线| 亚洲免费大片在线观看| 色综合天天综合| 亚洲久本草在线中文字幕| 91在线视频在线| 亚洲欧美日本韩国| 91婷婷韩国欧美一区二区| 亚洲欧洲中文日韩久久av乱码| 99久久精品国产毛片| 国产精品国产精品国产专区不蜜| 懂色av中文字幕一区二区三区| 久久精品视频免费| 成人午夜视频网站| 国产精品美女久久久久久久网站| 成人免费观看视频| 亚洲欧美日本在线| 91精彩视频在线观看| 亚洲一区二区三区四区的| 欧美色图第一页| 日本不卡免费在线视频| 91精品国产色综合久久久蜜香臀| 日韩高清中文字幕一区| 日韩欧美亚洲国产另类| 国产一区久久久| 国产精品久久久久久久久免费丝袜 | av在线不卡网| 亚洲永久精品大片| 欧美一区二区在线免费播放| 玖玖九九国产精品| 国产欧美一区二区三区网站| 91在线小视频| 日韩电影一区二区三区| www国产成人| 成人91在线观看| 一区二区高清免费观看影视大全| 欧美精品777| 国产剧情在线观看一区二区| 国产精品二三区| 欧美日韩一区中文字幕| 久久精品国产99国产精品| 欧美国产日韩精品免费观看| 在线中文字幕不卡| 日韩成人av影视| 国产亚洲欧美激情| 91精品91久久久中77777| 免费人成在线不卡| 国产网站一区二区| 色噜噜狠狠一区二区三区果冻| 亚洲成人精品一区| 亚洲精品一区在线观看| 91麻豆视频网站| 日本不卡一区二区| 中文字幕av不卡| 欧美日韩国产欧美日美国产精品| 久久成人麻豆午夜电影| 1024亚洲合集| 精品久久久网站| 在线观看日韩一区| 国产电影一区二区三区| 亚洲中国最大av网站| 久久精品一区八戒影视| 欧美日韩国产综合久久| 国产盗摄精品一区二区三区在线| 亚洲成人久久影院| 综合欧美一区二区三区| 日韩精品中文字幕一区 | 欧美不卡一区二区| 91视视频在线直接观看在线看网页在线看 | 日本一区二区三区视频视频| 在线观看精品一区| 国产剧情一区在线| 丝袜美腿亚洲综合| 亚洲精品视频在线看| 国产亚洲一区二区三区在线观看 | 欧美日韩精品欧美日韩精品一综合| 国产乱码精品一区二区三区av| 亚洲成人免费在线观看| 中文字幕一区二区在线观看| 欧美一级午夜免费电影| 在线视频欧美区| 成人午夜精品在线| 精品一区二区在线免费观看| 一卡二卡欧美日韩| 中文字幕一区二区三区不卡在线| 久久综合九色欧美综合狠狠| 4438成人网| 91黄色免费观看| av在线一区二区三区| 国产综合久久久久久久久久久久| 日韩不卡手机在线v区| 一区二区三区**美女毛片| 国产精品国产三级国产| 久久精品一区蜜桃臀影院| 欧美大白屁股肥臀xxxxxx| 在线观看成人免费视频| 91麻豆精品秘密| 成人ar影院免费观看视频| 国内精品伊人久久久久av影院| 日韩电影在线看| 亚洲成年人网站在线观看| 亚洲最新视频在线播放| 亚洲欧美影音先锋| 国产精品久久久久久久久果冻传媒| 国产视频一区二区三区在线观看| 精品国产免费人成在线观看|