亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? 2812的gpio例子
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
99精品黄色片免费大全| 7777精品伊人久久久大香线蕉完整版| 欧美一区二区视频在线观看| 麻豆成人91精品二区三区| 久久中文字幕电影| 丁香网亚洲国际| 亚洲人成亚洲人成在线观看图片| 色呦呦国产精品| 全国精品久久少妇| 中文字幕日韩一区二区| 欧美一三区三区四区免费在线看| 欧美精品久久天天躁| 99久久99久久综合| 91美女视频网站| 强制捆绑调教一区二区| 美腿丝袜亚洲三区| 国产毛片精品视频| 一区二区三区美女| 久久久久久电影| 91精品国产综合久久香蕉的特点| 欧美一区二区二区| 精品成人一区二区三区四区| 日本精品一级二级| 成人综合婷婷国产精品久久免费| 日韩成人一级片| 亚洲影院在线观看| 国产精品久久久久久久久免费桃花 | 无码av中文一区二区三区桃花岛| 久久综合九色综合久久久精品综合| 久久久国产午夜精品| 亚洲人成7777| 青草国产精品久久久久久| 国产一区二区伦理| 欧美电影免费观看高清完整版在线 | 亚洲一区二区三区四区五区黄| 亚洲第一会所有码转帖| 欧美一区二区在线看| 精品捆绑美女sm三区| 欧美久久久久中文字幕| 2020国产精品自拍| 日韩毛片精品高清免费| 亚洲国产精品国自产拍av| 777午夜精品视频在线播放| 精品福利一区二区三区免费视频| 国产日韩精品一区| 国产日产欧美精品一区二区三区| 亚洲欧美在线视频| 丝袜美腿亚洲一区| 亚洲色图制服诱惑| 麻豆精品视频在线观看| 95精品视频在线| 欧美一二三区精品| 精品人在线二区三区| 亚洲成a人片综合在线| 中文字幕 久热精品 视频在线 | 51久久夜色精品国产麻豆| 精品国产乱码久久久久久图片 | 久久久不卡网国产精品二区 | 91在线观看视频| 91精品国产一区二区| 国产精品三级电影| 久久精品免费在线观看| 欧美韩日一区二区三区四区| 亚洲成在人线在线播放| 成人丝袜18视频在线观看| 777色狠狠一区二区三区| 亚洲欧洲无码一区二区三区| 久久精品国产**网站演员| 久久精品久久综合| 在线视频你懂得一区二区三区| 在线观看区一区二| 欧美国产激情二区三区| 日本不卡123| 色噜噜偷拍精品综合在线| 国产清纯在线一区二区www| 日韩精品1区2区3区| 色综合中文字幕| 777久久久精品| 一区二区三区视频在线看| 成人黄色小视频| 色94色欧美sute亚洲13| 国产精品久久看| 国产精品一区二区三区乱码| 91天堂素人约啪| 国产无人区一区二区三区| 精一区二区三区| 成人h版在线观看| 久久久精品影视| 国内偷窥港台综合视频在线播放| 成人av电影免费观看| 久久精品这里都是精品| 精品一区二区三区av| 91精品国产综合久久久久久漫画| 亚洲一区精品在线| 欧美亚洲国产一区在线观看网站| 欧美v国产在线一区二区三区| 亚洲电影第三页| 欧美高清dvd| 五月婷婷激情综合| 欧美日韩的一区二区| 久久久久久99久久久精品网站| 免费在线看成人av| 日韩一级免费一区| 美女国产一区二区三区| 在线播放国产精品二区一二区四区| 亚洲综合一区二区精品导航| 色成人在线视频| 亚洲国产另类av| 国产不卡视频在线播放| 国产亚洲福利社区一区| 丁香婷婷综合五月| 国产精品免费视频一区| 大桥未久av一区二区三区中文| 国产欧美一区二区精品忘忧草| 成人中文字幕电影| 亚洲人成精品久久久久久| 欧美视频一区二区| 三级成人在线视频| 日韩一区二区三区在线视频| 精品中文av资源站在线观看| 精品福利一区二区三区免费视频| 国产精品一品视频| 中文字幕亚洲在| 欧美日韩精品免费观看视频| 日韩在线卡一卡二| 欧美精品一区二区在线播放 | 精品国产91久久久久久久妲己| 久久99国产乱子伦精品免费| 久久久久久久久久久久久久久99| 成人免费毛片app| 樱花影视一区二区| 国产成人免费在线观看| 日韩欧美一区二区在线视频| 久久精品国产99国产精品| 中文字幕乱码亚洲精品一区| 色综合天天综合狠狠| 日韩成人一级大片| 久久精品在线免费观看| 色乱码一区二区三区88| 另类调教123区| 日本一区二区三区高清不卡 | 久久看人人爽人人| 91香蕉视频黄| 日产欧产美韩系列久久99| 精品国产免费一区二区三区四区| 99久久综合狠狠综合久久| 国产拍揄自揄精品视频麻豆 | 亚洲人吸女人奶水| 717成人午夜免费福利电影| 国产精一品亚洲二区在线视频| 日韩伦理电影网| 欧美videossexotv100| 91视频国产资源| 蜜桃精品视频在线观看| 亚洲视频在线一区观看| 欧美一级在线免费| 99久久精品国产导航| 免费在线看成人av| 日韩理论片网站| 欧美tk—视频vk| 在线视频中文字幕一区二区| 国产成人自拍网| 日韩成人免费电影| 亚洲精品乱码久久久久久| 久久免费视频一区| 欧美电影一区二区| 91在线免费播放| 国产一区二区三区免费播放| 亚洲国产你懂的| 国产精品久久久久久久久搜平片| 日韩欧美久久一区| 欧美色视频在线观看| 午夜精品福利久久久| 中文字幕一区在线观看视频| 久久中文娱乐网| 56国语精品自产拍在线观看| 不卡一区二区三区四区| 国产在线视频一区二区| 日韩一区精品字幕| 一区二区三区视频在线看| 成人免费在线观看入口| 国产拍揄自揄精品视频麻豆| 精品免费一区二区三区| 欧美伦理视频网站| 在线观看不卡视频| av亚洲精华国产精华| 国产黑丝在线一区二区三区| 美国毛片一区二区| 视频一区二区三区中文字幕| 一区二区三区小说| 国产精品二三区| 国产欧美精品一区二区色综合| 欧美mv日韩mv国产网站app| 欧美日韩国产小视频在线观看| 色又黄又爽网站www久久| 一本大道久久a久久精品综合| aaa国产一区| 99视频热这里只有精品免费| 波多野结衣在线一区| 高清不卡一区二区|