亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? 2812的gpio例子
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
日韩—二三区免费观看av| 日本成人在线网站| 国产精品麻豆久久久| 日韩欧美国产电影| 欧美老女人在线| 欧美主播一区二区三区美女| 99精品久久久久久| 成人免费视频网站在线观看| 成人综合激情网| 国产99久久久国产精品潘金网站| 美国欧美日韩国产在线播放| 天天操天天干天天综合网| 亚洲综合免费观看高清在线观看| 亚洲视频一二区| 亚洲日本中文字幕区| 国产精品区一区二区三区 | 久久蜜桃av一区精品变态类天堂| 欧美在线一二三| 欧美亚洲动漫精品| 欧美日韩在线一区二区| 欧美综合一区二区| 欧美亚洲一区二区三区四区| 欧美网站一区二区| 欧美日韩和欧美的一区二区| 欧美色爱综合网| 欧美精品三级在线观看| 91麻豆精品国产| 日韩欧美一区中文| 精品国产一区二区三区久久久蜜月| 欧美xxxx在线观看| 久久久噜噜噜久久中文字幕色伊伊| 久久综合999| 中文成人综合网| 亚洲欧美激情插| 亚洲国产日韩在线一区模特 | 亚洲二区在线观看| 午夜精品一区二区三区电影天堂| 天天av天天翘天天综合网| 丝袜亚洲另类欧美综合| 日韩欧美一区二区在线视频| 日韩免费看网站| 在线视频亚洲一区| 国产一区二区在线观看视频| 欧美亚洲免费在线一区| 欧美日韩一卡二卡| 日韩一级片在线播放| 精品国产一区二区三区四区四 | 欧美亚洲国产一区二区三区va| 欧洲一区在线观看| 欧美一二区视频| 国产日韩精品一区二区三区| 一区二区三区四区在线| 成人午夜av在线| 91免费观看视频在线| 欧美性受xxxx| 日韩欧美国产成人一区二区| 亚洲国产精品黑人久久久| 国产日产欧美一区二区视频| 一区二区三区四区蜜桃| 美女精品一区二区| 粉嫩av一区二区三区粉嫩| 欧洲激情一区二区| 91丨porny丨国产入口| 欧美日韩黄色一区二区| 91精品在线观看入口| 中文字幕乱码日本亚洲一区二区 | 日韩三级高清在线| 国产精品久久久久久久久免费相片| 亚洲国产一区视频| 国产精品18久久久久| 欧美视频一区二区三区在线观看| 久久网站最新地址| 性做久久久久久免费观看| 国产乱码精品一区二区三区忘忧草| 在线免费观看视频一区| 久久免费视频色| 午夜精品久久久久影视| 99久久久久免费精品国产| 欧美日韩高清影院| 日韩免费高清视频| 亚洲免费av高清| 国产综合成人久久大片91| 欧美性受xxxx黑人xyx性爽| 久久久国产精品午夜一区ai换脸| 亚洲福利一区二区| av在线综合网| 久久精品亚洲精品国产欧美kt∨| 三级成人在线视频| 亚洲婷婷在线视频| 国产婷婷一区二区| 亚洲一区日韩精品中文字幕| 久久er精品视频| 在线日韩国产精品| 日本一二三四高清不卡| 久久66热偷产精品| 欧美少妇bbb| 亚洲精品国产精华液| 精品亚洲aⅴ乱码一区二区三区| av一区二区三区四区| 国产亚洲1区2区3区| 麻豆一区二区三区| 91精品免费在线观看| 一区二区三区精品久久久| 成人av免费网站| 国产欧美综合在线观看第十页| 蜜臀99久久精品久久久久久软件| 欧美午夜片在线观看| 亚洲三级免费电影| youjizz久久| 国产精品乱子久久久久| 国产精品一区在线观看乱码| 精品国产一区二区三区久久久蜜月 | 91免费国产视频网站| 国产日产欧美一区二区三区| 国产乱色国产精品免费视频| 欧美va亚洲va香蕉在线| 蜜臀精品久久久久久蜜臀| 欧美一区二区三区爱爱| 日韩中文字幕不卡| 日韩欧美一二三| 九九精品视频在线看| 久久午夜色播影院免费高清| 国产精品资源在线观看| 日韩亚洲欧美中文三级| 久久国产精品色婷婷| 精品毛片乱码1区2区3区| 久久国产精品露脸对白| 久久久久国产精品人| 国产成人午夜视频| 国产精品色哟哟网站| 色综合一区二区三区| 亚洲一区二区综合| 欧美精品自拍偷拍动漫精品| 成人午夜激情影院| 亚洲精品成a人| 欧美日韩免费观看一区三区| 五月天久久比比资源色| 欧美疯狂做受xxxx富婆| 麻豆精品在线看| 2023国产精华国产精品| 成人黄色网址在线观看| 亚洲人妖av一区二区| 欧美亚洲国产一区二区三区va| 午夜视频在线观看一区| 欧美电影精品一区二区| 国产成人高清视频| 亚洲日本护士毛茸茸| 欧美性猛交xxxxxxxx| 爽好多水快深点欧美视频| 欧美精品九九99久久| 久久精品国产网站| 亚洲欧洲日韩综合一区二区| 欧美在线一二三四区| 美腿丝袜亚洲色图| 国产精品天干天干在观线| 欧美午夜在线观看| 久久99国产精品免费| 亚洲欧美自拍偷拍| 欧美高清www午色夜在线视频| 久久99精品视频| 日韩一区在线免费观看| 欧美日韩成人在线一区| 国产盗摄精品一区二区三区在线| 一区二区三区在线高清| 精品欧美久久久| 91老师国产黑色丝袜在线| 日韩成人精品在线观看| 精品少妇一区二区三区在线播放| 99久久久免费精品国产一区二区| 日韩不卡一区二区三区| 亚洲欧美另类久久久精品2019| 久久久久青草大香线综合精品| 欧美日韩夫妻久久| 色综合久久天天综合网| 国产成人日日夜夜| 激情久久五月天| 午夜一区二区三区在线观看| 国产精品超碰97尤物18| 久久亚洲精品小早川怜子| 7777精品伊人久久久大香线蕉完整版 | 91黄视频在线观看| 高清国产午夜精品久久久久久| 欧美aⅴ一区二区三区视频| 亚洲另类春色国产| 国产精品久久久久久久久免费丝袜 | 久久精品国产99| 日韩高清在线不卡| 亚洲福利国产精品| 亚洲欧美激情视频在线观看一区二区三区 | 久久成人久久鬼色| 午夜久久久久久久久| 亚洲黄色av一区| 亚洲精品乱码久久久久久| 亚洲色图色小说| 国产精品国产三级国产普通话99| 久久欧美一区二区| 久久亚洲私人国产精品va媚药| 精品福利一区二区三区免费视频| 日韩午夜精品电影| 欧美一区二区三区色|