亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? pciiomaplib.h

?? s2410測試程序,源碼,用來深入了解三星2410芯片
?? H
字號:
/* pciIomapLib.h - PCI bus constants header file *//* Copyright 1984-1997 Wind River Systems, Inc. *//*modification history--------------------01a,13jan00,pr  Adapted from cma220.*/#ifndef __INCpciIomapLibh#define __INCpciIomapLibh#ifdef __cplusplusextern "C" {#endif/* PCI Configuration mechanisms */#define	PCI_MECHANISM_1		1	/* current PC-AT hardware mechanism */#define	PCI_MECHANISM_2		2	/* deprecated */#define	PCI_MECHANISM_3		3	/* Config access through adddress *//* Configuration I/O addresses for mechanism 1 */#define	PCI_CONFIG_ADDR		0x0cf8	/* write 32 bits to set address */#define	PCI_CONFIG_DATA		0x0cfc	/* 8, 16, or 32 bit accesses *//* Configuration I/O addresses for mechanism 2 */#define	PCI_CONFIG_CSE		0x0cf8	/* CSE register */#define	PCI_CONFIG_FORWARD	0x0cfa	/* forward register */#define	PCI_CONFIG_BASE		0xc000	/* base register *//* number of IRQs mapped on PCI interrupt */#define PCI_IRQ_LINES		32/* PCI command bits */#define PCI_CMD_IO_ENABLE	0x0001	/* IO access enable */#define PCI_CMD_MEM_ENABLE	0x0002	/* memory access enable */#define PCI_CMD_MASTER_ENABLE	0x0004	/* bus master enable */#define PCI_CMD_MON_ENABLE	0x0008	/* monitor special cycles enable */#define PCI_CMD_WI_ENABLE	0x0010	/* write and invalidate enable */#define PCI_CMD_SNOOP_ENABLE	0x0020	/* palette snoop enable */#define PCI_CMD_PERR_ENABLE	0x0040	/* parity error enable */#define PCI_CMD_WC_ENABLE	0x0080	/* wait cycle enable */#define PCI_CMD_SERR_ENABLE	0x0100	/* system error enable */#define PCI_CMD_FBTB_ENABLE	0x0200	/* fast back to back enable *//* PCI base address mask bits */#define PCI_MEMBASE_MASK	~0xf	/* mask for memory base address */#define PCI_IOBASE_MASK		~0x3	/* mask for IO base address */#define PCI_BASE_IO		0x1	/* IO space indicator */#define PCI_BASE_BELOW_1M	0x2	/* memory locate below 1MB */#define PCI_BASE_IN_64BITS	0x4	/* memory locate anywhere in 64 bits */#define PCI_BASE_PREFETCH	0x8	/* memory prefetchable *//* PCI header type bits */#define PCI_HEADER_TYPE_MASK	0x7f	/* mask for header type */#define PCI_HEADER_PCI_PCI	0x01	/* PCI to PCI bridge */#define PCI_HEADER_MULTI_FUNC	0x80	/* multi function device */#define PCI_MEM_BAR             0x10#define PCI_ROM_BAR             0x30#define PCI_MAX_BAR    		6#define PCI_INVALID             0xFFFFFFFF/* PCI configuration device and driver */ #define SNOOZE_MODE             0x40    /* snooze mode */#define SLEEP_MODE_DIS          0x00    /* sleep mode disable *//* Standard device configuration register offsets *//* Note that only modulo-4 addresses are written to the address register */#define	PCI_CFG_VENDOR_ID	0x00#define	PCI_CFG_DEVICE_ID	0x02#define	PCI_CFG_COMMAND		0x04#define	PCI_CFG_STATUS		0x06#define	PCI_CFG_REVISION	0x08#define	PCI_CFG_PROGRAMMING_IF	0x09#define	PCI_CFG_SUBCLASS	0x0a#define	PCI_CFG_CLASS		0x0b#define	PCI_CFG_CACHE_LINE_SIZE	0x0c#define	PCI_CFG_LATENCY_TIMER	0x0d#define	PCI_CFG_HEADER_TYPE	0x0e#define	PCI_CFG_BIST		0x0f#define	PCI_CFG_BASE_ADDRESS_0	0x10#define	PCI_CFG_BASE_ADDRESS_1	0x14#define	PCI_CFG_BASE_ADDRESS_2	0x18#define	PCI_CFG_BASE_ADDRESS_3	0x1c#define	PCI_CFG_BASE_ADDRESS_4	0x20#define	PCI_CFG_BASE_ADDRESS_5	0x24#define	PCI_CFG_CIS		0x28#define	PCI_CFG_SUB_VENDER_ID	0x2c#define	PCI_CFG_SUB_SYSTEM_ID	0x2e#define	PCI_CFG_EXPANSION_ROM	0x30#define	PCI_CFG_RESERVED_0	0x34#define	PCI_CFG_RESERVED_1	0x38#define	PCI_CFG_DEV_INT_LINE	0x3c#define	PCI_CFG_DEV_INT_PIN	0x3d#define	PCI_CFG_MIN_GRANT	0x3e#define	PCI_CFG_MAX_LATENCY	0x3f#define PCI_CFG_SPECIAL_USE     0x41#define PCI_CFG_MODE            0x43/* PCI-to-PCI bridge configuration register offsets *//* Note that only modulo-4 addresses are written to the address register */#define	PCI_CFG_PRIMARY_BUS	0x18#define	PCI_CFG_SECONDARY_BUS	0x19#define	PCI_CFG_SUBORDINATE_BUS	0x1a#define	PCI_CFG_SEC_LATENCY	0x1b#define	PCI_CFG_IO_BASE		0x1c#define	PCI_CFG_IO_LIMIT	0x1d#define	PCI_CFG_SEC_STATUS	0x1e#define	PCI_CFG_MEM_BASE	0x20#define	PCI_CFG_MEM_LIMIT	0x22#define	PCI_CFG_PRE_MEM_BASE	0x24#define	PCI_CFG_PRE_MEM_LIMIT	0x26#define	PCI_CFG_PRE_MEM_BASE_U	0x28#define	PCI_CFG_PRE_MEM_LIMIT_U	0x2c#define	PCI_CFG_IO_BASE_U	0x30#define	PCI_CFG_IO_LIMIT_U	0x32#define	PCI_CFG_ROM_BASE	0x38#define	PCI_CFG_BRG_INT_LINE	0x3c#define	PCI_CFG_BRG_INT_PIN	0x3d#define	PCI_CFG_BRIDGE_CONTROL	0x3e#ifndef _ASMLANGUAGE/* structure for the device & bridge header */typedef struct pciHeaderDevice    {    short	vendorId;	/* vendor ID */    short	deviceId;	/* device ID */    short	command;	/* command register */    short	status;		/* status register */    char	revisionId;	/* revision ID */    char	classCode;	/* class code */    char	subClass;	/* sub class code */    char	progIf;		/* programming interface */    char	cacheLine;	/* cache line */    char	latency;	/* latency time */    char	headerType;	/* header type */    char	bist;		/* BIST */    int		base0;		/* base address 0 */    int		base1;		/* base address 1 */    int		base2;		/* base address 2 */    int		base3;		/* base address 3 */    int		base4;		/* base address 4 */    int		base5;		/* base address 5 */    int		cis;		/* cardBus CIS pointer */    short	subVendorId;	/* sub system vendor ID */    short	subSystemId;	/* sub system ID */    int		romBase;	/* expansion ROM base address */    int		reserved0;	/* reserved */    int		reserved1;	/* reserved */    char	intLine;	/* interrupt line */    char	intPin;		/* interrupt pin */    char	minGrant;	/* min Grant */    char	maxLatency;	/* max Latency */    } PCI_HEADER_DEVICE;typedef struct pciHeaderBridge    {    short	vendorId;	/* vendor ID */    short	deviceId;	/* device ID */    short	command;	/* command register */    short	status;		/* status register */    char	revisionId;	/* revision ID */    char	classCode;	/* class code */    char	subClass;	/* sub class code */    char	progIf;		/* programming interface */    char	cacheLine;	/* cache line */    char	latency;	/* latency time */    char	headerType;	/* header type */    char	bist;		/* BIST */    int		base0;		/* base address 0 */    int		base1;		/* base address 1 */    char	priBus;		/* primary bus number */    char	secBus;		/* secondary bus number */    char	subBus;		/* subordinate bus number */    char	secLatency;	/* secondary latency timer */    char	ioBase;		/* IO base */    char	ioLimit;	/* IO limit */    short	secStatus;	/* secondary status */    short	memBase;	/* memory base */    short	memLimit;	/* memory limit */    short	preBase;	/* prefetchable memory base */    short	preLimit;	/* prefetchable memory limit */    int		preBaseUpper;	/* prefetchable memory base upper 32 bits */    int		preLimitUpper;	/* prefetchable memory base upper 32 bits */    short	ioBaseUpper;	/* IO base upper 16 bits */    short	ioLimitUpper;	/* IO limit upper 16 bits */    int		reserved;	/* reserved */    int		romBase;	/* expansion ROM base address */    char	intLine;	/* interrupt line */    char	intPin;		/* interrupt pin */    short	control;	/* bridge control */    } PCI_HEADER_BRIDGE;typedef struct pciIntRtn    {    DL_NODE	node;		/* double link list */    VOIDFUNCPTR	routine;	/* interrupt handler */    int		parameter;	/* parameter of the handler */    } PCI_INT_RTN;#if defined(__STDC__) || defined(__cplusplus)STATUS pciIomapLibInit	(int mechanism, int addr0, int addr1, int addr2);STATUS pciFindDevice	(int vendorId, int deviceId, int index,				 int * pBusNo, int * pDeviceNo, int * pFuncNo);STATUS pciFindClass	(int classCode, int index,				 int * pBusNo, int * pDeviceNo, int * pFuncNo);void   pciAssignResources(int bus, int slot, int func);UINT32 pciMakeConfigAddress(int bus, int slot, int function, int offset);STATUS pciConfigInByte	(int bus, int slot, int func, int offset,			 char * data);STATUS pciConfigInWord	(int bus, int slot, int func, int offset,			 short * data);STATUS pciConfigInLong	(int bus, int slot, int func, int offset,			 int * data);STATUS pciConfigOutByte	(int bus, int slot, int func, int offset,			 char data);STATUS pciConfigOutWord	(int bus, int slot, int func, int offset,			 short data);STATUS pciConfigOutLong	(int bus, int slot, int func, int offset,			 int data);STATUS pciSpecialCycle	(int busNo, int message);STATUS pciDeviceShow	(int busNo);STATUS pciHeaderShow	(int busNo, int	deviceNo, int funcNo);STATUS pciFindDeviceShow(int vendorId, int deviceId, int index);STATUS pciFindClassShow	(int classCode, int index);STATUS pciIntConnect	(VOIDFUNCPTR *vector, VOIDFUNCPTR routine,			 int parameter);STATUS pciIntDisconnect	(VOIDFUNCPTR *vector, VOIDFUNCPTR routine);#else	/* __STDC__ */STATUS pciIomapLibInit	();STATUS pciFindDevice	();STATUS pciFindClass	();STATUS pciConfigInByte	();STATUS pciConfigInWord	();STATUS pciConfigInLong	();STATUS pciConfigOutByte	();STATUS pciConfigOutWord	();STATUS pciConfigOutLong	();STATUS pciSpecialCycle	();STATUS pciDeviceShow	();STATUS pciHeaderShow	();STATUS pciFindDeviceShow();STATUS pciFindClassShow	();STATUS pciIntConnect	();STATUS pciIntDisconnect	();#endif	/* __STDC__ */#endif	/* _ASMLANGUAGE */#ifdef __cplusplus}#endif#endif /* __INCpciIomapLibh */

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
一区二区三区不卡在线观看 | 91啪在线观看| 欧美高清在线视频| 成人午夜伦理影院| 国产精品―色哟哟| 色婷婷综合久色| 香蕉成人伊视频在线观看| 欧美高清性hdvideosex| 蜜桃视频一区二区| 国产亚洲va综合人人澡精品| 国产精一区二区三区| 中文字幕av在线一区二区三区| av电影一区二区| 亚洲国产综合人成综合网站| 7777精品伊人久久久大香线蕉完整版 | 久久久91精品国产一区二区精品| 国产成a人无v码亚洲福利| 国产精品久久久久久妇女6080| 91在线观看视频| 亚洲18色成人| 久久久久久麻豆| 色综合久久99| 日本中文字幕一区| 久久精品在线观看| 欧美自拍偷拍午夜视频| 天天av天天翘天天综合网| 欧美本精品男人aⅴ天堂| 国产aⅴ综合色| 亚洲国产成人porn| 久久精品免费在线观看| 在线精品视频小说1| 老司机一区二区| 亚洲精品一二三四区| 日韩精品一区在线观看| 91小宝寻花一区二区三区| 日韩精品成人一区二区三区| 国产精品天干天干在观线| 欧美亚洲免费在线一区| 国产精品亚洲一区二区三区在线| 亚洲精品一二三| 久久久国际精品| 欧美日韩国产一二三| 成人午夜视频在线观看| 婷婷六月综合网| 日韩毛片视频在线看| 欧美成人一区二区三区片免费| 成年人网站91| 国产一本一道久久香蕉| 亚洲第一综合色| 亚洲视频在线一区二区| 欧美精品一区二区三区一线天视频 | 99久久夜色精品国产网站| 琪琪一区二区三区| 亚洲激情在线播放| 国产人伦精品一区二区| 欧美一区二区三区白人| 在线观看视频一区二区| 国产精品91一区二区| 青青草成人在线观看| 亚洲第一狼人社区| 亚洲欧美电影一区二区| 日本一二三四高清不卡| 久久综合九色综合久久久精品综合| 欧美色手机在线观看| 91一区二区在线观看| 成人综合婷婷国产精品久久蜜臀| 日本伊人午夜精品| 亚洲一二三四区不卡| 亚洲麻豆国产自偷在线| 中文字幕佐山爱一区二区免费| 国产精品无圣光一区二区| 国产午夜精品美女毛片视频| 26uuuu精品一区二区| 2023国产精品视频| 久久亚洲一区二区三区四区| 欧美成人福利视频| 精品日韩欧美在线| 精品免费日韩av| 久久久久久久综合日本| 精品国产乱码91久久久久久网站| 日韩免费电影一区| 精品精品国产高清一毛片一天堂| 欧美v国产在线一区二区三区| 日韩三级精品电影久久久 | 亚洲免费观看高清完整版在线观看| 久久午夜老司机| 精品久久人人做人人爽| 丁香婷婷深情五月亚洲| caoporen国产精品视频| 国产精品亚洲人在线观看| 精久久久久久久久久久| 美女免费视频一区二区| 麻豆91在线观看| 久久精品国产澳门| 久久精品99国产精品| 麻豆精品视频在线观看免费| 日本aⅴ精品一区二区三区| 日韩福利电影在线观看| 亚洲综合自拍偷拍| 天堂久久久久va久久久久| 亚洲国产日韩一区二区| 亚洲第一精品在线| 日韩中文字幕1| 久久精品国产精品青草| 国产一区二区在线观看视频| 久久91精品久久久久久秒播| 国产综合久久久久久久久久久久| 精品一区二区免费在线观看| 国产精品1区2区3区在线观看| 懂色av一区二区夜夜嗨| 91色九色蝌蚪| 欧美在线一区二区三区| 日韩欧美一二三四区| 久久久久国色av免费看影院| 欧美国产精品劲爆| 17c精品麻豆一区二区免费| 亚洲精选视频免费看| 五月天欧美精品| 精品一区二区三区免费毛片爱| 国产一区二区在线电影| 99久久国产综合精品麻豆| 日本久久电影网| 91精品国产综合久久福利软件| 欧美变态tickling挠脚心| 精品乱码亚洲一区二区不卡| 亚洲另类色综合网站| 蜜桃久久久久久| 99视频超级精品| 69成人精品免费视频| 日本一区二区三区在线观看| 国产精品国产三级国产aⅴ原创| 亚洲国产成人av网| 国产一区在线视频| 一本一本久久a久久精品综合麻豆 一本一道波多野结衣一区二区 | 久久久无码精品亚洲日韩按摩| 精品国产免费人成在线观看| 一区二区三区四区在线| 人人狠狠综合久久亚洲| 成人污污视频在线观看| 56国语精品自产拍在线观看| 国产喂奶挤奶一区二区三区| 亚洲va韩国va欧美va| 成人一区在线看| 欧美日韩国产首页在线观看| 亚洲欧美一区二区久久| 九色porny丨国产精品| 一本久道久久综合中文字幕| 日韩欧美高清一区| 一区二区三区欧美视频| 韩国欧美国产1区| 91久久精品一区二区三区| 国产精品第13页| 久国产精品韩国三级视频| 欧美亚洲综合色| 国产精品福利av| 国产精品羞羞答答xxdd| 精品日本一线二线三线不卡| 一区二区三区久久| 波多野结衣精品在线| 日韩一区国产二区欧美三区| 亚洲精品免费看| 国产电影精品久久禁18| 久久久99久久精品欧美| 日日夜夜精品视频免费| 色一情一伦一子一伦一区| 日本一区二区高清| 国产资源在线一区| 久久品道一品道久久精品| 日韩激情av在线| 成人一区二区在线观看| 欧美一区二区三区性视频| 亚洲一区二区在线免费观看视频| 成人免费视频一区二区| 久久综合九色综合欧美98| 精品在线视频一区| 懂色av一区二区三区免费看| 日韩一二三四区| 五月天一区二区| 欧美视频一区在线观看| 亚洲va欧美va天堂v国产综合| 在线亚洲精品福利网址导航| 自拍偷拍国产精品| 91在线一区二区三区| 欧美激情综合网| 91亚洲国产成人精品一区二三 | 一本久久精品一区二区| 国产精品电影一区二区| 91成人在线精品| 亚洲男人的天堂网| 色综合天天性综合| 亚洲欧美日韩国产综合在线| 不卡视频一二三| 国产精品美女久久久久久| 91视频观看免费| 亚洲gay无套男同| 日韩欧美亚洲一区二区| 蜜乳av一区二区| 精品少妇一区二区| 国产成人av一区二区三区在线| 国产欧美精品在线观看|