亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? cs8900a.c

?? FreeRTOS V4.2.1,增加了AVR32 UC3 和 LPC2368 的支持
?? C
?? 第 1 頁 / 共 2 頁
字號(hào):
// cs8900a.c: device driver for the CS8900a chip in 8-bit mode.

#include <LPC210x.h>

#include "cs8900a.h"
#include "uip.h"
#include "uip_arp.h"

#define IOR                  (1<<12)          // CS8900's ISA-bus interface pins
#define IOW                  (1<<13)

// definitions for Crystal CS8900 ethernet-controller
// based on linux-header by Russel Nelson

#define PP_ChipID            0x0000          // offset 0h -> Corp-ID
                     
											 // offset 2h -> Model/Product Number
#define LED_RED (1<<8)
#define LED_GREEN (1<<10)
#define LED_YELLOW (1<<11)

#define PP_ISAIOB            0x0020          // IO base address
#define PP_CS8900_ISAINT     0x0022          // ISA interrupt select
#define PP_CS8900_ISADMA     0x0024          // ISA Rec DMA channel
#define PP_ISASOF            0x0026          // ISA DMA offset
#define PP_DmaFrameCnt       0x0028          // ISA DMA Frame count
#define PP_DmaByteCnt        0x002A          // ISA DMA Byte count
#define PP_CS8900_ISAMemB    0x002C          // Memory base
#define PP_ISABootBase       0x0030          // Boot Prom base
#define PP_ISABootMask       0x0034          // Boot Prom Mask

// EEPROM data and command registers
#define PP_EECMD             0x0040          // NVR Interface Command register
#define PP_EEData            0x0042          // NVR Interface Data Register

// Configuration and control registers
#define PP_RxCFG             0x0102          // Rx Bus config
#define PP_RxCTL             0x0104          // Receive Control Register
#define PP_TxCFG             0x0106          // Transmit Config Register
#define PP_TxCMD             0x0108          // Transmit Command Register
#define PP_BufCFG            0x010A          // Bus configuration Register
#define PP_LineCTL           0x0112          // Line Config Register
#define PP_SelfCTL           0x0114          // Self Command Register
#define PP_BusCTL            0x0116          // ISA bus control Register
#define PP_TestCTL           0x0118          // Test Register

// Status and Event Registers
#define PP_ISQ               0x0120          // Interrupt Status
#define PP_RxEvent           0x0124          // Rx Event Register
#define PP_TxEvent           0x0128          // Tx Event Register
#define PP_BufEvent          0x012C          // Bus Event Register
#define PP_RxMiss            0x0130          // Receive Miss Count
#define PP_TxCol             0x0132          // Transmit Collision Count
#define PP_LineST            0x0134          // Line State Register
#define PP_SelfST            0x0136          // Self State register
#define PP_BusST             0x0138          // Bus Status
#define PP_TDR               0x013C          // Time Domain Reflectometry

// Initiate Transmit Registers
#define PP_TxCommand         0x0144          // Tx Command
#define PP_TxLength          0x0146          // Tx Length

// Adress Filter Registers
#define PP_LAF               0x0150          // Hash Table
#define PP_IA                0x0158          // Physical Address Register

// Frame Location
#define PP_RxStatus          0x0400          // Receive start of frame
#define PP_RxLength          0x0402          // Receive Length of frame
#define PP_RxFrame           0x0404          // Receive frame pointer
#define PP_TxFrame           0x0A00          // Transmit frame pointer

// Primary I/O Base Address. If no I/O base is supplied by the user, then this
// can be used as the default I/O base to access the PacketPage Area.
#define DEFAULTIOBASE        0x0300

// PP_RxCFG - Receive  Configuration and Interrupt Mask bit definition - Read/write
#define SKIP_1               0x0040
#define RX_STREAM_ENBL       0x0080
#define RX_OK_ENBL           0x0100
#define RX_DMA_ONLY          0x0200
#define AUTO_RX_DMA          0x0400
#define BUFFER_CRC           0x0800
#define RX_CRC_ERROR_ENBL    0x1000
#define RX_RUNT_ENBL         0x2000
#define RX_EXTRA_DATA_ENBL   0x4000

// PP_RxCTL - Receive Control bit definition - Read/write
#define RX_IA_HASH_ACCEPT    0x0040
#define RX_PROM_ACCEPT       0x0080
#define RX_OK_ACCEPT         0x0100
#define RX_MULTCAST_ACCEPT   0x0200
#define RX_IA_ACCEPT         0x0400
#define RX_BROADCAST_ACCEPT  0x0800
#define RX_BAD_CRC_ACCEPT    0x1000
#define RX_RUNT_ACCEPT       0x2000
#define RX_EXTRA_DATA_ACCEPT 0x4000

// PP_TxCFG - Transmit Configuration Interrupt Mask bit definition - Read/write
#define TX_LOST_CRS_ENBL     0x0040
#define TX_SQE_ERROR_ENBL    0x0080
#define TX_OK_ENBL           0x0100
#define TX_LATE_COL_ENBL     0x0200
#define TX_JBR_ENBL          0x0400
#define TX_ANY_COL_ENBL      0x0800
#define TX_16_COL_ENBL       0x8000

// PP_TxCMD - Transmit Command bit definition - Read-only and
// PP_TxCommand - Write-only
#define TX_START_5_BYTES     0x0000
#define TX_START_381_BYTES   0x0040
#define TX_START_1021_BYTES  0x0080
#define TX_START_ALL_BYTES   0x00C0
#define TX_FORCE             0x0100
#define TX_ONE_COL           0x0200
#define TX_NO_CRC            0x1000
#define TX_RUNT              0x2000

// PP_BufCFG - Buffer Configuration Interrupt Mask bit definition - Read/write
#define GENERATE_SW_INTERRUPT      0x0040
#define RX_DMA_ENBL                0x0080
#define READY_FOR_TX_ENBL          0x0100
#define TX_UNDERRUN_ENBL           0x0200
#define RX_MISS_ENBL               0x0400
#define RX_128_BYTE_ENBL           0x0800
#define TX_COL_COUNT_OVRFLOW_ENBL  0x1000
#define RX_MISS_COUNT_OVRFLOW_ENBL 0x2000
#define RX_DEST_MATCH_ENBL         0x8000

// PP_LineCTL - Line Control bit definition - Read/write
#define SERIAL_RX_ON         0x0040
#define SERIAL_TX_ON         0x0080
#define AUI_ONLY             0x0100
#define AUTO_AUI_10BASET     0x0200
#define MODIFIED_BACKOFF     0x0800
#define NO_AUTO_POLARITY     0x1000
#define TWO_PART_DEFDIS      0x2000
#define LOW_RX_SQUELCH       0x4000

// PP_SelfCTL - Software Self Control bit definition - Read/write
#define POWER_ON_RESET       0x0040
#define SW_STOP              0x0100
#define SLEEP_ON             0x0200
#define AUTO_WAKEUP          0x0400
#define HCB0_ENBL            0x1000
#define HCB1_ENBL            0x2000
#define HCB0                 0x4000
#define HCB1                 0x8000

// PP_BusCTL - ISA Bus Control bit definition - Read/write
#define RESET_RX_DMA         0x0040
#define MEMORY_ON            0x0400
#define DMA_BURST_MODE       0x0800
#define IO_CHANNEL_READY_ON  0x1000
#define RX_DMA_SIZE_64K      0x2000
#define ENABLE_IRQ           0x8000

// PP_TestCTL - Test Control bit definition - Read/write
#define LINK_OFF             0x0080
#define ENDEC_LOOPBACK       0x0200
#define AUI_LOOPBACK         0x0400
#define BACKOFF_OFF          0x0800
#define FDX_8900             0x4000

// PP_RxEvent - Receive Event Bit definition - Read-only
#define RX_IA_HASHED         0x0040
#define RX_DRIBBLE           0x0080
#define RX_OK                0x0100
#define RX_HASHED            0x0200
#define RX_IA                0x0400
#define RX_BROADCAST         0x0800
#define RX_CRC_ERROR         0x1000
#define RX_RUNT              0x2000
#define RX_EXTRA_DATA        0x4000
#define HASH_INDEX_MASK      0xFC00          // Hash-Table Index Mask (6 Bit)

// PP_TxEvent - Transmit Event Bit definition - Read-only
#define TX_LOST_CRS          0x0040
#define TX_SQE_ERROR         0x0080
#define TX_OK                0x0100
#define TX_LATE_COL          0x0200
#define TX_JBR               0x0400
#define TX_16_COL            0x8000
#define TX_COL_COUNT_MASK    0x7800

// PP_BufEvent - Buffer Event Bit definition - Read-only
#define SW_INTERRUPT         0x0040
#define RX_DMA               0x0080
#define READY_FOR_TX         0x0100
#define TX_UNDERRUN          0x0200
#define RX_MISS              0x0400
#define RX_128_BYTE          0x0800
#define TX_COL_OVRFLW        0x1000
#define RX_MISS_OVRFLW       0x2000
#define RX_DEST_MATCH        0x8000

// PP_LineST - Ethernet Line Status bit definition - Read-only
#define LINK_OK              0x0080
#define AUI_ON               0x0100
#define TENBASET_ON          0x0200
#define POLARITY_OK          0x1000
#define CRS_OK               0x4000

// PP_SelfST - Chip Software Status bit definition
#define ACTIVE_33V           0x0040
#define INIT_DONE            0x0080
#define SI_BUSY              0x0100
#define EEPROM_PRESENT       0x0200
#define EEPROM_OK            0x0400
#define EL_PRESENT           0x0800
#define EE_SIZE_64           0x1000

// PP_BusST - ISA Bus Status bit definition
#define TX_BID_ERROR         0x0080
#define READY_FOR_TX_NOW     0x0100

// The following block defines the ISQ event types
#define ISQ_RX_EVENT         0x0004
#define ISQ_TX_EVENT         0x0008
#define ISQ_BUFFER_EVENT     0x000C
#define ISQ_RX_MISS_EVENT    0x0010
#define ISQ_TX_COL_EVENT     0x0012

#define ISQ_EVENT_MASK       0x003F          // ISQ mask to find out type of event

// Ports for I/O-Mode
#define RX_FRAME_PORT        0x0000
#define TX_FRAME_PORT        0x0000
#define TX_CMD_PORT          0x0004
#define TX_LEN_PORT          0x0006
#define ISQ_PORT             0x0008
#define ADD_PORT             0x000A
#define DATA_PORT            0x000C

#define AUTOINCREMENT        0x8000          // Bit mask to set Bit-15 for autoincrement

// EEProm Commands
#define EEPROM_WRITE_EN      0x00F0
#define EEPROM_WRITE_DIS     0x0000
#define EEPROM_WRITE_CMD     0x0100
#define EEPROM_READ_CMD      0x0200

// Receive Header of each packet in receive area of memory for DMA-Mode
#define RBUF_EVENT_LOW       0x0000          // Low byte of RxEvent
#define RBUF_EVENT_HIGH      0x0001          // High byte of RxEvent
#define RBUF_LEN_LOW         0x0002          // Length of received data - low byte
#define RBUF_LEN_HI          0x0003          // Length of received data - high byte
#define RBUF_HEAD_LEN        0x0004          // Length of this header

// typedefs
typedef struct {                             // struct to store CS8900's
  unsigned int Addr;                         // init-sequence
  unsigned int Data;
} TInitSeq;

unsigned short ticks;

static void skip_frame(void);

const TInitSeq InitSeq[] =
{
  PP_IA,       UIP_ETHADDR0 + (UIP_ETHADDR1 << 8),     // set our MAC as Individual Address
  PP_IA + 2,   UIP_ETHADDR2 + (UIP_ETHADDR3 << 8),
  PP_IA + 4,   UIP_ETHADDR4 + (UIP_ETHADDR5 << 8),
  PP_LineCTL,  SERIAL_RX_ON | SERIAL_TX_ON,           // configure the Physical Interface
  PP_RxCTL,    RX_OK_ACCEPT | RX_IA_ACCEPT | RX_BROADCAST_ACCEPT
};

// Writes a word in little-endian byte order to a specified port-address
void
cs8900a_write(unsigned addr, unsigned int data)
{
  GPIO_IODIR |= 0xff << 16;                           // Data port to output

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
91无套直看片红桃| 六月婷婷色综合| 最新国产成人在线观看| 一区二区三区国产精华| 欧美a级一区二区| 国产成人啪午夜精品网站男同| 色狠狠桃花综合| 精品国产一区二区三区久久久蜜月| 中文字幕免费在线观看视频一区| 亚洲第一主播视频| 国产精品自拍av| 宅男噜噜噜66一区二区66| 日本一区二区三区dvd视频在线| 亚洲福利视频一区二区| 成人国产精品免费观看| 在线综合+亚洲+欧美中文字幕| 婷婷六月综合网| 色婷婷狠狠综合| 国产精品欧美一区二区三区| 久久99精品久久久久久久久久久久| 在线免费观看不卡av| 国产色一区二区| 蜜桃一区二区三区在线观看| 欧美日韩一区高清| 亚洲精品日韩一| 91麻豆精东视频| 日本成人在线视频网站| 欧美日韩精品一二三区| 亚洲成av人影院在线观看网| 日韩欧美国产三级电影视频| 五月综合激情婷婷六月色窝| xnxx国产精品| 国产精品91一区二区| 亚洲精品免费看| xf在线a精品一区二区视频网站| 99久久久久久| 亚洲欧美国产三级| 91美女在线看| 国产一区二区三区免费播放| 亚洲国产精品成人综合色在线婷婷 | 欧美一区二区人人喊爽| 午夜日韩在线电影| 国产免费成人在线视频| 欧美日韩精品久久久| 成人综合婷婷国产精品久久蜜臀| 国产欧美日韩综合| 欧美福利视频一区| 经典三级在线一区| 亚洲综合精品自拍| 91精品国产综合久久久蜜臀粉嫩| 国产91高潮流白浆在线麻豆| 国产精品入口麻豆九色| 亚洲图片激情小说| 欧美一级高清大全免费观看| 久久99国产乱子伦精品免费| 亚洲一区在线观看视频| 国产日韩欧美a| 日韩欧美亚洲国产另类| 欧美午夜片在线看| 久久成人免费电影| 五月婷婷激情综合网| 亚洲图片你懂的| 国产精品青草综合久久久久99| 精品国产污污免费网站入口 | 欧美日韩国产一二三| 99久久精品国产毛片| 风流少妇一区二区| 国产精品香蕉一区二区三区| 久久97超碰色| 美女视频第一区二区三区免费观看网站| 亚洲一二三四在线| 亚洲欧美日韩久久| 亚洲欧洲精品一区二区精品久久久 | 精品国产乱码久久久久久老虎| 欧美丰满一区二区免费视频| 欧美视频完全免费看| 91视视频在线观看入口直接观看www| 大尺度一区二区| 国产成人在线色| 国产99精品国产| 欧美日韩另类国产亚洲欧美一级| 色婷婷av一区二区三区gif| 北条麻妃国产九九精品视频| 日韩高清不卡在线| 日韩精品一二三| 18欧美亚洲精品| 国产精品初高中害羞小美女文| 911精品产国品一二三产区| 欧美片在线播放| 日韩亚洲欧美综合| 久久新电视剧免费观看| 国产女主播视频一区二区| 国产精品青草久久| 亚洲九九爱视频| 亚洲电影一级黄| 美脚の诱脚舐め脚责91| 国产在线麻豆精品观看| 日本一道高清亚洲日美韩| 久久精品国产第一区二区三区| 国产精品自拍一区| av在线不卡免费看| 欧美特级限制片免费在线观看| 91精品国产麻豆| 国产欧美日韩在线| 亚洲老妇xxxxxx| 美女性感视频久久| 国产激情偷乱视频一区二区三区 | 日韩国产精品大片| 国产毛片精品一区| 91美女片黄在线观看91美女| 欧美少妇bbb| 久久影院视频免费| 一区二区三区日韩精品| 美脚の诱脚舐め脚责91| 国产69精品久久777的优势| 欧洲av在线精品| 精品国产精品一区二区夜夜嗨| 中文字幕一区二区三区不卡 | 99久久精品国产麻豆演员表| 久久综合视频网| 国产精品久久久久三级| 午夜一区二区三区视频| 国产精品一二三四五| 欧美这里有精品| 精品国产一区二区三区av性色| 综合网在线视频| 九九精品视频在线看| 色素色在线综合| 久久久99精品久久| 午夜不卡在线视频| 成人av在线看| 精品国产免费久久| 亚洲福利电影网| jvid福利写真一区二区三区| 欧美一区二区性放荡片| 亚洲婷婷在线视频| 国产精品一区二区久久不卡 | 成人午夜视频免费看| 91精品国产色综合久久不卡蜜臀 | 亚洲精品视频在线看| 中文字幕一区二区三区av| 亚洲欧洲精品天堂一级| 久久国产尿小便嘘嘘| 在线精品亚洲一区二区不卡| 国产欧美视频一区二区三区| 亚洲欧美日韩国产一区二区三区 | 精品日韩av一区二区| 国产精品免费人成网站| 不卡一区在线观看| 亚洲视频一区二区免费在线观看| 91麻豆国产精品久久| 夜夜嗨av一区二区三区网页| 欧美日韩中文一区| 日韩经典中文字幕一区| 精品奇米国产一区二区三区| 国产九色sp调教91| 亚洲日本丝袜连裤袜办公室| 91成人国产精品| 日韩福利电影在线| 久久久亚洲欧洲日产国码αv| 视频一区二区三区在线| 日韩欧美国产综合在线一区二区三区| 欧洲亚洲精品在线| 青青草国产精品97视觉盛宴 | 亚洲色图在线视频| 欧美日精品一区视频| 日本不卡视频一二三区| 久久久久久亚洲综合影院红桃| 成人晚上爱看视频| 亚洲永久精品大片| 日韩一级完整毛片| 丁香一区二区三区| 一区二区三区四区激情| 日韩午夜小视频| 成人免费毛片嘿嘿连载视频| 亚洲最大的成人av| 久久伊人蜜桃av一区二区| av在线播放不卡| 日韩成人免费电影| 中文av字幕一区| 91麻豆精品国产91久久久 | 欧美色国产精品| 国产在线播放一区二区三区| 亚洲欧美日韩国产手机在线| 日韩一级欧美一级| 91视视频在线观看入口直接观看www | 午夜天堂影视香蕉久久| 国产网站一区二区| 欧美私人免费视频| 国产剧情在线观看一区二区 | 国产91精品在线观看| 亚洲午夜久久久久久久久电影院| 久久夜色精品国产噜噜av | 日韩一区二区电影网| 99久久综合色| 激情综合色播激情啊| 亚洲一区日韩精品中文字幕| 国产色爱av资源综合区| 欧美二区乱c少妇| 99久久精品免费看国产|