亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? 針對流行的TMS320C2812芯片進行編程
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
中文字幕免费观看一区| 国产精品18久久久久久久久 | 国产精品污网站| 日韩亚洲国产中文字幕欧美| 欧美影院精品一区| 欧洲一区二区三区免费视频| 91免费在线播放| 91婷婷韩国欧美一区二区| 国产福利视频一区二区三区| 国产jizzjizz一区二区| 成人中文字幕合集| 91免费观看视频| 欧洲一区二区三区免费视频| 777久久久精品| 欧美一区二区三区在线电影| 日韩午夜精品电影| 久久影院视频免费| 国产精品美女www爽爽爽| 国产女同互慰高潮91漫画| 国产精品欧美一区二区三区| 亚洲欧美一区二区在线观看| 夜夜亚洲天天久久| 日韩av成人高清| 精品亚洲国产成人av制服丝袜 | 2020国产精品自拍| 久久精品人人做人人爽人人| 中文无字幕一区二区三区| 国产精品国产三级国产三级人妇 | 国产在线视频一区二区三区| 国产精品白丝av| 欧美中文字幕久久| 欧美电影免费观看完整版| 久久久久久久av麻豆果冻| 中文字幕中文字幕一区| 午夜亚洲国产au精品一区二区| 日韩专区欧美专区| 成人综合在线视频| 欧美日韩国产美| 国产亚洲欧美一区在线观看| 亚洲另类在线一区| 久久99精品国产.久久久久| 日本vs亚洲vs韩国一区三区二区| 亚洲国产va精品久久久不卡综合 | 国产成人激情av| 成人午夜电影久久影院| 午夜久久电影网| 91在线观看一区二区| 中文字幕亚洲在| 97国产精品videossex| 亚洲精品视频一区| 欧美怡红院视频| 蜜乳av一区二区三区| 日韩欧美一区二区不卡| 国产乱子伦视频一区二区三区| 久久婷婷国产综合精品青草| 国产999精品久久久久久| 中文字幕精品在线不卡| 色综合天天在线| 午夜精品福利一区二区三区蜜桃| 337p亚洲精品色噜噜狠狠| 麻豆成人久久精品二区三区小说| 26uuu色噜噜精品一区二区| 国产成人免费视频网站| 亚洲天堂福利av| 91麻豆精品国产91久久久| 奇米888四色在线精品| 久久久久久久综合色一本| 不卡大黄网站免费看| 一区二区欧美视频| 欧美成人一区二区三区| 福利电影一区二区| 亚洲一区二区精品3399| 欧美大片免费久久精品三p| 成人看片黄a免费看在线| 亚洲永久免费视频| 精品国产91洋老外米糕| 91在线视频播放| 看国产成人h片视频| 亚洲人午夜精品天堂一二香蕉| 欧美人妇做爰xxxⅹ性高电影| 久草这里只有精品视频| 亚洲欧美日本韩国| 久久久蜜臀国产一区二区| 日本韩国欧美国产| 国产精品1区二区.| 亚洲va韩国va欧美va精品| 日本一区二区三区视频视频| 欧美视频日韩视频在线观看| 国产伦精品一区二区三区免费迷| 亚洲精品久久久蜜桃| 久久久久国产一区二区三区四区| 91国内精品野花午夜精品| 国产精品一级在线| 午夜在线电影亚洲一区| 国产精品久久久久久久午夜片| 欧美一级欧美三级在线观看 | 国产精品一区三区| 亚洲r级在线视频| 亚洲天堂中文字幕| 国产日韩欧美不卡在线| 日韩三级伦理片妻子的秘密按摩| 99re热视频这里只精品| 国产高清久久久| 久久精品国产亚洲高清剧情介绍 | 成人精品国产福利| 久久99国产精品久久| 五月婷婷激情综合| 亚洲免费三区一区二区| 欧美激情综合网| 精品对白一区国产伦| 欧美大黄免费观看| 日韩午夜精品电影| 欧美高清激情brazzers| 欧美亚洲免费在线一区| 色婷婷精品大在线视频| 99久久伊人久久99| 99re这里只有精品6| 成人免费福利片| av影院午夜一区| aaa亚洲精品| 91丨porny丨户外露出| 9i在线看片成人免费| 波波电影院一区二区三区| 懂色av一区二区三区蜜臀| 国产精品 欧美精品| 国产成人精品免费一区二区| 国产成人精品午夜视频免费| 国产在线精品不卡| 国产精品亚洲综合一区在线观看| 国产河南妇女毛片精品久久久 | 国产精品短视频| 亚洲美女精品一区| 亚洲国产中文字幕在线视频综合| 一区二区三区电影在线播| 一区二区激情视频| 日韩国产欧美在线视频| 麻豆国产欧美日韩综合精品二区| 国产一区二三区| 成人动漫一区二区在线| 91丝袜国产在线播放| 欧美系列日韩一区| 日韩久久免费av| 国产视频一区二区在线| 18涩涩午夜精品.www| 亚洲午夜成aⅴ人片| 另类小说视频一区二区| 国产成人aaa| 欧美伊人久久久久久久久影院| 欧美一区二区三区四区久久| 欧美videos大乳护士334| 欧美激情综合五月色丁香小说| 亚洲欧美日韩小说| 美女一区二区久久| 高清不卡一区二区在线| 一本大道久久精品懂色aⅴ| 欧美日韩色一区| 精品国产乱码久久久久久1区2区| 国产精品嫩草99a| 亚洲va欧美va人人爽午夜| 国产在线视频一区二区| 色综合久久综合网97色综合| 欧美另类一区二区三区| 国产欧美一区二区三区鸳鸯浴| 亚洲精品国产品国语在线app| 美女视频黄久久| 色婷婷久久久久swag精品 | 亚洲一区影音先锋| 国产一区二区三区在线看麻豆| 99视频一区二区三区| 日韩欧美的一区| 一区二区三区精品在线| 国内外成人在线| 欧美日韩精品欧美日韩精品 | 日韩精品高清不卡| 成人免费视频播放| 日韩亚洲电影在线| 亚洲一区二区三区视频在线| 国产乱理伦片在线观看夜一区| 色视频一区二区| 欧美极品aⅴ影院| 蜜臀91精品一区二区三区| 成人黄色电影在线| 国产精品免费看片| 九九久久精品视频| 欧美男生操女生| 一区二区三区在线播| 成人永久免费视频| 久久综合色8888| 婷婷亚洲久悠悠色悠在线播放 | 欧美视频完全免费看| 亚洲日韩欧美一区二区在线| 久久草av在线| 欧美一级二级三级蜜桃| 亚洲尤物视频在线| 色婷婷综合激情| 亚洲精品一二三| 91丨porny丨国产入口| 欧美激情一区二区在线| 久久99久久久久| 精品粉嫩aⅴ一区二区三区四区|