亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? 詳細講敘了DSP2812的AD轉(zhuǎn)化
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
久久精品男人天堂av| 国产激情精品久久久第一区二区| 一个色在线综合| 久久成人免费网| 日本高清成人免费播放| 精品少妇一区二区| 亚洲五码中文字幕| 国产精品88av| 精品国产一区二区三区av性色 | 91精品国产色综合久久| 日韩成人一区二区| 亚洲人成网站在线| 国产一区二区不卡在线| 欧美日韩一区二区在线观看| 国产欧美日韩在线观看| 狠狠网亚洲精品| 欧美剧情片在线观看| 亚洲视频精选在线| 成人毛片老司机大片| 欧美成人video| 免费久久99精品国产| 欧美色涩在线第一页| 国产精品大尺度| 国产福利一区在线| 久久先锋影音av| 免费成人美女在线观看| 91精品国产综合久久久久久久久久| 综合久久久久久久| av爱爱亚洲一区| 亚洲欧洲日韩在线| av网站免费线看精品| 国产欧美精品日韩区二区麻豆天美| 麻豆国产欧美一区二区三区| 555夜色666亚洲国产免| 日韩中文字幕91| 9191国产精品| 日本aⅴ免费视频一区二区三区| 欧美三日本三级三级在线播放| 亚洲精品亚洲人成人网 | 91麻豆精品91久久久久久清纯| 一区二区三区丝袜| 欧美伊人久久久久久久久影院 | 99久久伊人久久99| 国产精品嫩草影院av蜜臀| 国产成人精品免费视频网站| 国产肉丝袜一区二区| 成人一区二区三区视频在线观看| 久久综合九色欧美综合狠狠| 国产成人一区在线| 国产精品欧美一级免费| 91免费在线看| 婷婷夜色潮精品综合在线| 日韩欧美一级在线播放| 国产剧情一区二区| 亚洲人成影院在线观看| 欧美日韩一区二区三区四区五区| 日韩电影免费在线看| 精品国产123| 成a人片亚洲日本久久| 日本视频中文字幕一区二区三区| 欧美一区二区三区性视频| 麻豆成人91精品二区三区| 国产欧美日产一区| 在线观看视频一区二区欧美日韩| 男女激情视频一区| 国产精品麻豆欧美日韩ww| 欧美日韩日日夜夜| 狠狠色丁香久久婷婷综合_中 | 婷婷中文字幕综合| 久久久国际精品| 欧美三级一区二区| 国产一区二区三区综合| 18成人在线视频| 日韩一区二区在线看| 成人av中文字幕| 日韩国产欧美在线播放| 国产精品免费aⅴ片在线观看| 欧美性视频一区二区三区| 国产伦精品一区二区三区视频青涩| 国产精品女主播在线观看| 欧美日韩精品一区二区天天拍小说| 精品中文av资源站在线观看| 亚洲欧美激情小说另类| 精品日韩一区二区三区免费视频| 91视视频在线直接观看在线看网页在线看| 五月天精品一区二区三区| 中文字幕第一区综合| 欧美日韩成人综合天天影院| 暴力调教一区二区三区| 久久国产剧场电影| 五月天国产精品| 亚洲精品ww久久久久久p站| 久久这里只有精品视频网| 欧美另类高清zo欧美| 91麻豆文化传媒在线观看| 国产大片一区二区| 免费不卡在线视频| 一区二区激情视频| 国产精品麻豆一区二区| 久久久国际精品| 精品久久久影院| 日韩欧美在线一区二区三区| 在线免费观看一区| 99久久99久久免费精品蜜臀| 国产福利91精品| 国产乱码精品一区二区三区av| 视频在线观看91| 亚洲一二三区视频在线观看| 中文字幕在线不卡一区| 中文字幕不卡的av| 久久久噜噜噜久噜久久综合| 日韩欧美国产系列| 91精品久久久久久蜜臀| 欧美久久免费观看| 欧美午夜精品久久久久久超碰| 99麻豆久久久国产精品免费优播| 国产很黄免费观看久久| 国产一区二区三区蝌蚪| 韩国女主播成人在线观看| 美女诱惑一区二区| 久久精品二区亚洲w码| 激情综合网天天干| 国产在线观看免费一区| 国产专区综合网| 国产精品羞羞答答xxdd| 福利91精品一区二区三区| 顶级嫩模精品视频在线看| 成人av网址在线| 91香蕉视频mp4| 欧美成人官网二区| 欧美成人三级在线| 欧美激情一区二区在线| 综合欧美亚洲日本| 午夜影院在线观看欧美| 免费精品视频在线| 国产二区国产一区在线观看| av在线播放成人| 欧美在线观看一区| 欧美一区二区私人影院日本| 精品久久久久香蕉网| 国产精品久久久久桃色tv| 亚洲精品一二三四区| 日本欧美肥老太交大片| 国产精品小仙女| 欧洲精品视频在线观看| 91精品国产一区二区人妖| 久久久久久久久岛国免费| 亚洲日本青草视频在线怡红院| 亚洲一区av在线| 婷婷久久综合九色综合绿巨人 | 午夜私人影院久久久久| 久久www免费人成看片高清| 粉嫩av亚洲一区二区图片| 色激情天天射综合网| 精品美女一区二区| 亚洲欧美日本韩国| 久久99久久99| av高清久久久| 精品国产区一区| 亚洲精品久久嫩草网站秘色| 九九在线精品视频| 在线观看不卡视频| 国产精品丝袜一区| 天堂va蜜桃一区二区三区漫画版 | 日韩欧美一区二区三区在线| 欧美激情在线看| 婷婷丁香激情综合| 99精品在线观看视频| 日韩午夜三级在线| 亚洲一线二线三线视频| 国产成人啪免费观看软件| 欧美性三三影院| 亚洲图片你懂的| 国产成人av一区二区三区在线| 欧美日韩和欧美的一区二区| 中文一区一区三区高中清不卡| 亚洲777理论| 色屁屁一区二区| 国产精品毛片久久久久久| 国内偷窥港台综合视频在线播放| 欧美视频三区在线播放| 日韩伦理av电影| 国产91高潮流白浆在线麻豆 | 欧美三级在线看| 亚洲日本欧美天堂| 国产精品456| 欧美va亚洲va香蕉在线| 五月婷婷久久综合| 欧美性生活久久| 一区二区三区四区在线播放| 成年人网站91| 国产精品二三区| kk眼镜猥琐国模调教系列一区二区| 日韩欧美国产成人一区二区| 视频一区在线视频| 欧美日韩精品一区二区在线播放| 一区二区三区蜜桃网| 日韩午夜激情av| 午夜欧美2019年伦理| 欧美精选一区二区|