亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? 詳細講敘了DSP2812的AD轉化
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美亚洲日本国产| 国产一区在线不卡| 欧美aa在线视频| 国产精品亚洲一区二区三区妖精| 成人高清免费在线播放| 色婷婷久久久亚洲一区二区三区| 欧美日韩综合一区| 2021国产精品久久精品| 国产精品色一区二区三区| 亚洲国产精品久久不卡毛片| 国产在线播精品第三| 日本高清视频一区二区| 久久新电视剧免费观看| 亚洲精品国产a| 韩国av一区二区| 日本精品一区二区三区高清| 日韩欧美国产不卡| 亚洲色图视频网站| 久热成人在线视频| 色呦呦日韩精品| www国产亚洲精品久久麻豆| 一区二区三区成人| 国产乱人伦偷精品视频免下载| 日本精品一区二区三区四区的功能| 欧美videossexotv100| 一区二区三区欧美亚洲| 国产一区在线精品| 欧美精品tushy高清| 国产精品蜜臀av| 日av在线不卡| 在线观看中文字幕不卡| 国产精品久久久久久久久久久免费看 | 精品国产3级a| 亚洲黄色av一区| 国产传媒久久文化传媒| 91精品中文字幕一区二区三区| 中文字幕在线不卡视频| 国产在线精品一区二区夜色| 欧美日韩日日夜夜| 亚洲欧美另类综合偷拍| 国产成人精品一区二| 91精品国产一区二区| 一二三四区精品视频| 99久久免费国产| 久久久国产综合精品女国产盗摄| 婷婷综合在线观看| 欧美性生交片4| 国产精品国产三级国产aⅴ无密码 国产精品国产三级国产aⅴ原创 | 国产精品一区免费在线观看| 欧美日韩激情一区二区三区| 亚洲精品欧美激情| 99久久伊人精品| 国产婷婷一区二区| 紧缚捆绑精品一区二区| 日韩欧美一区二区不卡| 视频一区视频二区中文| 欧美三级一区二区| 亚洲乱码日产精品bd| 91麻豆福利精品推荐| 国产精品久久久久aaaa樱花| 国产成人精品亚洲777人妖| 久久夜色精品国产欧美乱极品| 麻豆国产精品一区二区三区| 欧美久久久久久久久中文字幕| 亚洲一区二区视频| 欧美伊人精品成人久久综合97| 亚洲激情一二三区| 欧洲一区在线观看| 亚洲最新视频在线播放| 色94色欧美sute亚洲线路一久 | 色琪琪一区二区三区亚洲区| 国产精品国模大尺度视频| 国产91富婆露脸刺激对白| 欧美国产禁国产网站cc| 成人性生交大合| 国产精品麻豆一区二区| 北岛玲一区二区三区四区| 国产精品国产三级国产普通话三级 | 91国产丝袜在线播放| 一区二区在线电影| 91国产丝袜在线播放| 亚洲大片一区二区三区| 9191精品国产综合久久久久久| 日韩在线a电影| 精品国产凹凸成av人导航| 国产在线国偷精品免费看| 国产午夜精品福利| 成人avav影音| 夜夜精品浪潮av一区二区三区| 欧美日韩一区国产| 日本 国产 欧美色综合| 久久久久97国产精华液好用吗| 国产a精品视频| 亚洲日韩欧美一区二区在线| 91久久精品一区二区三区| 香蕉久久夜色精品国产使用方法 | 精品无人码麻豆乱码1区2区| 久久免费午夜影院| 99九九99九九九视频精品| 亚洲永久免费av| 911国产精品| 国产激情偷乱视频一区二区三区| 中文字幕av一区 二区| 91视频精品在这里| 天堂影院一区二区| 精品国产成人在线影院| 91在线免费看| 奇米影视在线99精品| 国产丝袜在线精品| 日本丶国产丶欧美色综合| 毛片不卡一区二区| 国产精品素人视频| 欧美视频在线观看一区二区| 97aⅴ精品视频一二三区| 亚洲综合精品久久| 精品国产不卡一区二区三区| 99re这里只有精品6| 日韩av一级片| 专区另类欧美日韩| 日韩精品资源二区在线| av欧美精品.com| 另类专区欧美蜜桃臀第一页| 自拍偷拍欧美精品| 精品乱码亚洲一区二区不卡| 91在线观看视频| 久久精品国产精品青草| 亚洲美女视频在线观看| 精品国产a毛片| 欧美三级电影在线看| 成人黄色在线视频| 日本不卡不码高清免费观看| 国产精品成人免费在线| 日韩精品一区二区三区视频| 日本精品一区二区三区高清| 国产成人免费视频网站| 五月天丁香久久| 中文字幕在线不卡一区| 久久嫩草精品久久久久| 欧美精品久久99久久在免费线| 不卡视频免费播放| 国产在线一区二区| 午夜精品视频一区| 亚洲丝袜制服诱惑| 久久精品欧美一区二区三区麻豆| 欧美区一区二区三区| 91丝袜呻吟高潮美腿白嫩在线观看| 久草中文综合在线| 亚洲影视在线播放| 国产精品国产三级国产a| 26uuu亚洲婷婷狠狠天堂| 欧美日韩在线电影| 色综合中文综合网| 奇米精品一区二区三区四区| 亚洲免费资源在线播放| 国产色产综合色产在线视频| 欧美一区二区三区精品| 色哦色哦哦色天天综合| 成人av综合在线| 国产麻豆精品一区二区| 精品一区二区三区视频在线观看| 亚洲电影中文字幕在线观看| 亚洲日本丝袜连裤袜办公室| 中文字幕的久久| 国产香蕉久久精品综合网| 精品福利一区二区三区| 欧美一区二区观看视频| 欧美日韩精品专区| 欧美亚洲国产一区在线观看网站| 91丨九色丨黑人外教| 成人午夜碰碰视频| 国产盗摄女厕一区二区三区| 国产一区不卡在线| 国产综合成人久久大片91| 久久99日本精品| 久久99精品国产.久久久久久| 午夜精品久久久久久久| 婷婷一区二区三区| 亚洲va欧美va人人爽午夜| 亚洲一级在线观看| 亚洲精品日日夜夜| 一区二区三区精品在线| 亚洲黄网站在线观看| 亚洲国产综合人成综合网站| 亚洲最大成人网4388xx| 一区二区三区蜜桃| 伊人一区二区三区| 亚洲精品伦理在线| 亚洲一区日韩精品中文字幕| 亚洲精品国产a久久久久久| 亚洲国产精品久久久男人的天堂| 亚洲国产精品久久人人爱| 日韩高清欧美激情| 麻豆91免费看| 久久不见久久见免费视频7| 黄网站免费久久| 国产激情视频一区二区在线观看 | 自拍偷拍欧美精品| 夜夜嗨av一区二区三区中文字幕| 亚洲成人av资源| 另类专区欧美蜜桃臀第一页|