亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? pciiomaplib.h

?? vxworks for Sam2410 bsp NoNet
?? H
字號(hào):
/* pciIomapLib.h - PCI bus constants header file *//* Copyright 1984-1997 Wind River Systems, Inc. *//*modification history--------------------01a,13jan00,pr  Adapted from cma220.*/#ifndef __INCpciIomapLibh#define __INCpciIomapLibh#ifdef __cplusplusextern "C" {#endif/* PCI Configuration mechanisms */#define	PCI_MECHANISM_1		1	/* current PC-AT hardware mechanism */#define	PCI_MECHANISM_2		2	/* deprecated */#define	PCI_MECHANISM_3		3	/* Config access through adddress *//* Configuration I/O addresses for mechanism 1 */#define	PCI_CONFIG_ADDR		0x0cf8	/* write 32 bits to set address */#define	PCI_CONFIG_DATA		0x0cfc	/* 8, 16, or 32 bit accesses *//* Configuration I/O addresses for mechanism 2 */#define	PCI_CONFIG_CSE		0x0cf8	/* CSE register */#define	PCI_CONFIG_FORWARD	0x0cfa	/* forward register */#define	PCI_CONFIG_BASE		0xc000	/* base register *//* number of IRQs mapped on PCI interrupt */#define PCI_IRQ_LINES		32/* PCI command bits */#define PCI_CMD_IO_ENABLE	0x0001	/* IO access enable */#define PCI_CMD_MEM_ENABLE	0x0002	/* memory access enable */#define PCI_CMD_MASTER_ENABLE	0x0004	/* bus master enable */#define PCI_CMD_MON_ENABLE	0x0008	/* monitor special cycles enable */#define PCI_CMD_WI_ENABLE	0x0010	/* write and invalidate enable */#define PCI_CMD_SNOOP_ENABLE	0x0020	/* palette snoop enable */#define PCI_CMD_PERR_ENABLE	0x0040	/* parity error enable */#define PCI_CMD_WC_ENABLE	0x0080	/* wait cycle enable */#define PCI_CMD_SERR_ENABLE	0x0100	/* system error enable */#define PCI_CMD_FBTB_ENABLE	0x0200	/* fast back to back enable *//* PCI base address mask bits */#define PCI_MEMBASE_MASK	~0xf	/* mask for memory base address */#define PCI_IOBASE_MASK		~0x3	/* mask for IO base address */#define PCI_BASE_IO		0x1	/* IO space indicator */#define PCI_BASE_BELOW_1M	0x2	/* memory locate below 1MB */#define PCI_BASE_IN_64BITS	0x4	/* memory locate anywhere in 64 bits */#define PCI_BASE_PREFETCH	0x8	/* memory prefetchable *//* PCI header type bits */#define PCI_HEADER_TYPE_MASK	0x7f	/* mask for header type */#define PCI_HEADER_PCI_PCI	0x01	/* PCI to PCI bridge */#define PCI_HEADER_MULTI_FUNC	0x80	/* multi function device */#define PCI_MEM_BAR             0x10#define PCI_ROM_BAR             0x30#define PCI_MAX_BAR    		6#define PCI_INVALID             0xFFFFFFFF/* PCI configuration device and driver */ #define SNOOZE_MODE             0x40    /* snooze mode */#define SLEEP_MODE_DIS          0x00    /* sleep mode disable *//* Standard device configuration register offsets *//* Note that only modulo-4 addresses are written to the address register */#define	PCI_CFG_VENDOR_ID	0x00#define	PCI_CFG_DEVICE_ID	0x02#define	PCI_CFG_COMMAND		0x04#define	PCI_CFG_STATUS		0x06#define	PCI_CFG_REVISION	0x08#define	PCI_CFG_PROGRAMMING_IF	0x09#define	PCI_CFG_SUBCLASS	0x0a#define	PCI_CFG_CLASS		0x0b#define	PCI_CFG_CACHE_LINE_SIZE	0x0c#define	PCI_CFG_LATENCY_TIMER	0x0d#define	PCI_CFG_HEADER_TYPE	0x0e#define	PCI_CFG_BIST		0x0f#define	PCI_CFG_BASE_ADDRESS_0	0x10#define	PCI_CFG_BASE_ADDRESS_1	0x14#define	PCI_CFG_BASE_ADDRESS_2	0x18#define	PCI_CFG_BASE_ADDRESS_3	0x1c#define	PCI_CFG_BASE_ADDRESS_4	0x20#define	PCI_CFG_BASE_ADDRESS_5	0x24#define	PCI_CFG_CIS		0x28#define	PCI_CFG_SUB_VENDER_ID	0x2c#define	PCI_CFG_SUB_SYSTEM_ID	0x2e#define	PCI_CFG_EXPANSION_ROM	0x30#define	PCI_CFG_RESERVED_0	0x34#define	PCI_CFG_RESERVED_1	0x38#define	PCI_CFG_DEV_INT_LINE	0x3c#define	PCI_CFG_DEV_INT_PIN	0x3d#define	PCI_CFG_MIN_GRANT	0x3e#define	PCI_CFG_MAX_LATENCY	0x3f#define PCI_CFG_SPECIAL_USE     0x41#define PCI_CFG_MODE            0x43/* PCI-to-PCI bridge configuration register offsets *//* Note that only modulo-4 addresses are written to the address register */#define	PCI_CFG_PRIMARY_BUS	0x18#define	PCI_CFG_SECONDARY_BUS	0x19#define	PCI_CFG_SUBORDINATE_BUS	0x1a#define	PCI_CFG_SEC_LATENCY	0x1b#define	PCI_CFG_IO_BASE		0x1c#define	PCI_CFG_IO_LIMIT	0x1d#define	PCI_CFG_SEC_STATUS	0x1e#define	PCI_CFG_MEM_BASE	0x20#define	PCI_CFG_MEM_LIMIT	0x22#define	PCI_CFG_PRE_MEM_BASE	0x24#define	PCI_CFG_PRE_MEM_LIMIT	0x26#define	PCI_CFG_PRE_MEM_BASE_U	0x28#define	PCI_CFG_PRE_MEM_LIMIT_U	0x2c#define	PCI_CFG_IO_BASE_U	0x30#define	PCI_CFG_IO_LIMIT_U	0x32#define	PCI_CFG_ROM_BASE	0x38#define	PCI_CFG_BRG_INT_LINE	0x3c#define	PCI_CFG_BRG_INT_PIN	0x3d#define	PCI_CFG_BRIDGE_CONTROL	0x3e#ifndef _ASMLANGUAGE/* structure for the device & bridge header */typedef struct pciHeaderDevice    {    short	vendorId;	/* vendor ID */    short	deviceId;	/* device ID */    short	command;	/* command register */    short	status;		/* status register */    char	revisionId;	/* revision ID */    char	classCode;	/* class code */    char	subClass;	/* sub class code */    char	progIf;		/* programming interface */    char	cacheLine;	/* cache line */    char	latency;	/* latency time */    char	headerType;	/* header type */    char	bist;		/* BIST */    int		base0;		/* base address 0 */    int		base1;		/* base address 1 */    int		base2;		/* base address 2 */    int		base3;		/* base address 3 */    int		base4;		/* base address 4 */    int		base5;		/* base address 5 */    int		cis;		/* cardBus CIS pointer */    short	subVendorId;	/* sub system vendor ID */    short	subSystemId;	/* sub system ID */    int		romBase;	/* expansion ROM base address */    int		reserved0;	/* reserved */    int		reserved1;	/* reserved */    char	intLine;	/* interrupt line */    char	intPin;		/* interrupt pin */    char	minGrant;	/* min Grant */    char	maxLatency;	/* max Latency */    } PCI_HEADER_DEVICE;typedef struct pciHeaderBridge    {    short	vendorId;	/* vendor ID */    short	deviceId;	/* device ID */    short	command;	/* command register */    short	status;		/* status register */    char	revisionId;	/* revision ID */    char	classCode;	/* class code */    char	subClass;	/* sub class code */    char	progIf;		/* programming interface */    char	cacheLine;	/* cache line */    char	latency;	/* latency time */    char	headerType;	/* header type */    char	bist;		/* BIST */    int		base0;		/* base address 0 */    int		base1;		/* base address 1 */    char	priBus;		/* primary bus number */    char	secBus;		/* secondary bus number */    char	subBus;		/* subordinate bus number */    char	secLatency;	/* secondary latency timer */    char	ioBase;		/* IO base */    char	ioLimit;	/* IO limit */    short	secStatus;	/* secondary status */    short	memBase;	/* memory base */    short	memLimit;	/* memory limit */    short	preBase;	/* prefetchable memory base */    short	preLimit;	/* prefetchable memory limit */    int		preBaseUpper;	/* prefetchable memory base upper 32 bits */    int		preLimitUpper;	/* prefetchable memory base upper 32 bits */    short	ioBaseUpper;	/* IO base upper 16 bits */    short	ioLimitUpper;	/* IO limit upper 16 bits */    int		reserved;	/* reserved */    int		romBase;	/* expansion ROM base address */    char	intLine;	/* interrupt line */    char	intPin;		/* interrupt pin */    short	control;	/* bridge control */    } PCI_HEADER_BRIDGE;typedef struct pciIntRtn    {    DL_NODE	node;		/* double link list */    VOIDFUNCPTR	routine;	/* interrupt handler */    int		parameter;	/* parameter of the handler */    } PCI_INT_RTN;#if defined(__STDC__) || defined(__cplusplus)STATUS pciIomapLibInit	(int mechanism, int addr0, int addr1, int addr2);STATUS pciFindDevice	(int vendorId, int deviceId, int index,				 int * pBusNo, int * pDeviceNo, int * pFuncNo);STATUS pciFindClass	(int classCode, int index,				 int * pBusNo, int * pDeviceNo, int * pFuncNo);void   pciAssignResources(int bus, int slot, int func);UINT32 pciMakeConfigAddress(int bus, int slot, int function, int offset);STATUS pciConfigInByte	(int bus, int slot, int func, int offset,			 char * data);STATUS pciConfigInWord	(int bus, int slot, int func, int offset,			 short * data);STATUS pciConfigInLong	(int bus, int slot, int func, int offset,			 int * data);STATUS pciConfigOutByte	(int bus, int slot, int func, int offset,			 char data);STATUS pciConfigOutWord	(int bus, int slot, int func, int offset,			 short data);STATUS pciConfigOutLong	(int bus, int slot, int func, int offset,			 int data);STATUS pciSpecialCycle	(int busNo, int message);STATUS pciDeviceShow	(int busNo);STATUS pciHeaderShow	(int busNo, int	deviceNo, int funcNo);STATUS pciFindDeviceShow(int vendorId, int deviceId, int index);STATUS pciFindClassShow	(int classCode, int index);STATUS pciIntConnect	(VOIDFUNCPTR *vector, VOIDFUNCPTR routine,			 int parameter);STATUS pciIntDisconnect	(VOIDFUNCPTR *vector, VOIDFUNCPTR routine);#else	/* __STDC__ */STATUS pciIomapLibInit	();STATUS pciFindDevice	();STATUS pciFindClass	();STATUS pciConfigInByte	();STATUS pciConfigInWord	();STATUS pciConfigInLong	();STATUS pciConfigOutByte	();STATUS pciConfigOutWord	();STATUS pciConfigOutLong	();STATUS pciSpecialCycle	();STATUS pciDeviceShow	();STATUS pciHeaderShow	();STATUS pciFindDeviceShow();STATUS pciFindClassShow	();STATUS pciIntConnect	();STATUS pciIntDisconnect	();#endif	/* __STDC__ */#endif	/* _ASMLANGUAGE */#ifdef __cplusplus}#endif#endif /* __INCpciIomapLibh */

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
日韩一级片网站| 99re在线精品| 91精品视频网| 蜜臀国产一区二区三区在线播放| 欧美日韩在线亚洲一区蜜芽| 亚洲精品高清视频在线观看| 欧美在线观看一区二区| 亚洲在线一区二区三区| 欧美色视频在线观看| 首页国产欧美日韩丝袜| 欧美日高清视频| 丝袜亚洲精品中文字幕一区| 日韩免费视频线观看| 国产另类ts人妖一区二区| 中文字幕免费在线观看视频一区| bt欧美亚洲午夜电影天堂| 亚洲私人黄色宅男| 欧美三级中文字| 日韩高清不卡在线| 2019国产精品| www.久久精品| 亚洲v精品v日韩v欧美v专区| 91麻豆精品国产91久久久使用方法| 蜜桃视频在线观看一区| 国产日产欧美一区| 色偷偷久久一区二区三区| 亚洲第一狼人社区| 精品国产区一区| 成人一区二区三区视频在线观看| 最新日韩在线视频| 91精品免费在线观看| 国产一区二区导航在线播放| 综合久久国产九一剧情麻豆| 欧美一区二区三区人| 成人蜜臀av电影| 天堂蜜桃一区二区三区| 久久久久久久久久久黄色| 在线精品视频免费播放| 老司机午夜精品| 亚洲蜜桃精久久久久久久| 日韩三级免费观看| 91视视频在线直接观看在线看网页在线看| 亚洲电影一区二区三区| 国产三级精品三级| 欧美日韩国产精品成人| 国产成+人+日韩+欧美+亚洲| 日韩激情在线观看| 亚洲欧美综合色| 欧美mv日韩mv| 色女孩综合影院| 国产成人亚洲综合色影视| 亚洲成人av一区二区三区| 国产精品理伦片| 日韩精品一区二区三区中文不卡 | 久久97超碰色| 亚洲蜜桃精久久久久久久| 久久久夜色精品亚洲| 9191成人精品久久| 91美女在线视频| 国产精品一级片| 捆绑紧缚一区二区三区视频 | 自拍偷拍亚洲综合| 精品日韩成人av| 91精品中文字幕一区二区三区| 91在线观看污| 成人午夜视频福利| 国产一区二区不卡在线| 男人的j进女人的j一区| 婷婷丁香激情综合| 亚洲国产综合在线| 一区二区三区日韩| 亚洲少妇中出一区| 国产精品灌醉下药二区| 久久久三级国产网站| 日韩三级在线免费观看| 欧美精品日日鲁夜夜添| 欧美最猛性xxxxx直播| 91在线视频在线| av成人免费在线观看| 国产成人精品aa毛片| 国产一区二区成人久久免费影院 | 中文字幕一区二区三区四区不卡| 亚洲精品一区二区三区精华液| 日韩欧美在线影院| 日韩欧美视频一区| 精品少妇一区二区三区在线视频| 日韩女优视频免费观看| 日韩三级视频中文字幕| 日韩欧美激情一区| 久久亚洲精品国产精品紫薇| 日韩欧美一卡二卡| 久久影院午夜论| 国产人久久人人人人爽| 欧美激情在线一区二区| 中文字幕亚洲在| 亚洲裸体xxx| 亚洲国产精品一区二区久久| 午夜电影网一区| 蜜臀国产一区二区三区在线播放| 另类小说一区二区三区| 国产一区二区精品久久99| 国产成a人亚洲精品| gogogo免费视频观看亚洲一| 色噜噜夜夜夜综合网| 欧美日韩精品久久久| 欧美一区二区三级| 久久久精品国产免大香伊| 中文字幕 久热精品 视频在线| 一区二区三区中文字幕| 视频在线观看一区| 狠狠狠色丁香婷婷综合激情| 成人激情午夜影院| 在线免费一区三区| 欧美一二区视频| 国产三级精品在线| 亚洲专区一二三| 卡一卡二国产精品| 粉嫩一区二区三区性色av| 在线观看日韩高清av| 日韩欧美成人一区二区| 国产精品不卡一区| 亚洲成av人片在www色猫咪| 久久成人免费网| 色综合天天天天做夜夜夜夜做| 欧美男生操女生| 亚洲国产精品成人综合| 性做久久久久久久久| 国产精品99久久久久久有的能看| 日本道在线观看一区二区| 欧美成人精品福利| 亚洲激情av在线| 激情综合网最新| 在线观看亚洲成人| 久久综合九色欧美综合狠狠| 一区二区三区精品在线观看| 经典一区二区三区| 精品视频123区在线观看| 久久久久久久网| 日韩av中文字幕一区二区三区| 成人在线一区二区三区| 日韩亚洲国产中文字幕欧美| 亚洲精品免费看| 国产麻豆精品theporn| 91精品久久久久久久99蜜桃| 国产精品成人免费| 国产精品99久久久久| 在线播放中文一区| 亚洲伦在线观看| 国产91丝袜在线播放0| 欧美一级黄色录像| 亚洲国产aⅴ成人精品无吗| 懂色中文一区二区在线播放| 日韩欧美成人午夜| 香蕉久久一区二区不卡无毒影院| 成人aaaa免费全部观看| 久久在线观看免费| 久久国产三级精品| 在线不卡中文字幕| 亚洲国产精品天堂| 在线免费观看日本一区| 国产精品动漫网站| 国产91精品在线观看| 欧美精品一区二区三区蜜桃| 免费亚洲电影在线| 欧美精品成人一区二区三区四区| 亚洲精品免费视频| 色狠狠色狠狠综合| 成人免费一区二区三区在线观看| 国产成人在线视频网站| 久久久久久久久久久99999| 激情综合网av| 26uuu久久天堂性欧美| 麻豆精品国产传媒mv男同 | 亚洲蜜臀av乱码久久精品| av中文字幕亚洲| 专区另类欧美日韩| 99久久精品免费看国产免费软件| 欧美激情一区二区三区| 国产mv日韩mv欧美| 国产欧美视频一区二区三区| 国产成人亚洲综合色影视| 欧美国产欧美综合| kk眼镜猥琐国模调教系列一区二区| 国产精品美女久久久久av爽李琼| 高清国产一区二区| 亚洲手机成人高清视频| 久久久久久久精| 国内精品视频一区二区三区八戒| 久久综合中文字幕| 国产精品系列在线观看| 国产精品欧美经典| 色婷婷久久99综合精品jk白丝| 一区二区在线电影| 欧美一区二区免费视频| 激情综合亚洲精品| 国产精品免费av| 一本大道久久a久久精品综合| 亚洲亚洲人成综合网络| 日韩一区二区三区视频| 国产精品一区二区三区99|