亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? csl_emifbhal.h

?? 基于VPM642的距離變換程序
?? H
?? 第 1 頁 / 共 2 頁
字號:
/******************************************************************************\*           Copyright (C) 2001 Texas Instruments Incorporated.*                           All Rights Reserved*------------------------------------------------------------------------------* FILENAME...... csl_emifhal.h* DATE CREATED.. 03/27/2001* LAST MODIFIED. 03/27/2001*                04/08/2004 Added PDTCTL register support *------------------------------------------------------------------------------* REGISTERS** GBLCTL  - global control register* CECTL0  - CE space control register 0* CECTL1  - CE space control register 1* CECTL2  - CE space control register 2* CECTL3  - CE space control register 3* SDCTL   - SDRAM control regsiter* SDTIM   - SDRAM timing register* SDEXT   - SDRAM extension register * CESEC0  - EMIFB CE0 secondary control * CESEC1  - EMIFB CE1 secondary control * CESEC2  - EMIFB CE2 secondary control * CESEC3  - EMIFB CE3 secondary control * PDTCTL  - Peripheral device transfer control\******************************************************************************/#ifndef _CSL_EMIFBHAL_H_#define _CSL_EMIFBHAL_H_#include <csl_stdinc.h>#include <csl_chip.h>#if (EMIFB_SUPPORT)/******************************************************************************\* MISC section\******************************************************************************/#define _EMIFB_BASE_GLOBAL   0x01A80000u/******************************************************************************\* module level register/field access macros\******************************************************************************/  /* ----------------- */  /* FIELD MAKE MACROS */  /* ----------------- */  #define EMIFB_FMK(REG,FIELD,x)\    _PER_FMK(EMIFB,##REG,##FIELD,x)  #define EMIFB_FMKS(REG,FIELD,SYM)\    _PER_FMKS(EMIFB,##REG,##FIELD,##SYM)    /* -------------------------------- */  /* RAW REGISTER/FIELD ACCESS MACROS */  /* -------------------------------- */  #define EMIFB_ADDR(REG)\    _EMIFB_##REG##_ADDR  #define EMIFB_RGET(REG)\    _PER_RGET(_EMIFB_##REG##_ADDR,EMIFB,##REG)  #define EMIFB_RSET(REG,x)\    _PER_RSET(_EMIFB_##REG##_ADDR,EMIFB,##REG,x)  #define EMIFB_FGET(REG,FIELD)\    _EMIFB_##REG##_FGET(##FIELD)  #define EMIFB_FSET(REG,FIELD,x)\    _EMIFB_##REG##_FSET(##FIELD,##x)  #define EMIFB_FSETS(REG,FIELD,SYM)\    _EMIFB_##REG##_FSETS(##FIELD,##SYM)    /* ------------------------------------------ */  /* ADDRESS BASED REGISTER/FIELD ACCESS MACROS */  /* ------------------------------------------ */  #define EMIFB_RGETA(addr,REG)\    _PER_RGET(addr,EMIFB,##REG)  #define EMIFB_RSETA(addr,REG,x)\    _PER_RSET(addr,EMIFB,##REG,x)  #define EMIFB_FGETA(addr,REG,FIELD)\    _PER_FGET(addr,EMIFB,##REG,##FIELD)  #define EMIFB_FSETA(addr,REG,FIELD,x)\    _PER_FSET(addr,EMIFB,##REG,##FIELD,x)  #define EMIFB_FSETSA(addr,REG,FIELD,SYM)\    _PER_FSETS(addr,EMIFB,##REG,##FIELD,##SYM)/******************************************************************************\* _____________________* |                   |* |  G B L C T L      |* |___________________|** GBLCTL  - global control register** FIELDS (msb -> lsb)* (rw) EK2RATE* (rw) EK2HZ* (rw) EK2EN* (rw) BRMODE* (r)  BUSREQ* (r)  ARDY* (r)  HOLD* (r)  HOLDA* (rw) NOHOLD* (rw) EK1HZ* (rw) EK1EN*\******************************************************************************/  #define _EMIFB_GBLCTL_OFFSET          0  #define _EMIFB_GBLCTL_ADDR            0x01A80000u  #define _EMIFB_GBLCTL_EK2RATE_MASK     0x000C0000u  #define _EMIFB_GBLCTL_EK2RATE_SHIFT    0x00000012u  #define  EMIFB_GBLCTL_EK2RATE_DEFAULT  0x00000002u  #define  EMIFB_GBLCTL_EK2RATE_OF(x)    _VALUEOF(x)  #define  EMIFB_GBLCTL_EK2RATE_FULLCLK  0x00000000u   #define  EMIFB_GBLCTL_EK2RATE_HALFCLK  0x00000001u   #define  EMIFB_GBLCTL_EK2RATE_QUARCLK  0x00000002u   #define _EMIFB_GBLCTL_EK2HZ_MASK       0x00020000u  #define _EMIFB_GBLCTL_EK2HZ_SHIFT      0x00000011u  #define  EMIFB_GBLCTL_EK2HZ_DEFAULT    0x00000000u  #define  EMIFB_GBLCTL_EK2HZ_OF(x)      _VALUEOF(x)  #define  EMIFB_GBLCTL_EK2HZ_CLK        0x00000000u   #define  EMIFB_GBLCTL_EK2HZ_HIGHZ      0x00000001u   #define _EMIFB_GBLCTL_EK2EN_MASK       0x00010000u  #define _EMIFB_GBLCTL_EK2EN_SHIFT      0x00000010u  #define  EMIFB_GBLCTL_EK2EN_DEFAULT    0x00000001u  #define  EMIFB_GBLCTL_EK2EN_OF(x)      _VALUEOF(x)  #define  EMIFB_GBLCTL_EK2EN_DISABLE    0x00000000u   #define  EMIFB_GBLCTL_EK2EN_ENABLE     0x00000001u   #define _EMIFB_GBLCTL_BRMODE_MASK     0x00002000u  #define _EMIFB_GBLCTL_BRMODE_SHIFT    0x0000000Du  #define  EMIFB_GBLCTL_BRMODE_DEFAULT  0x00000001u  #define  EMIFB_GBLCTL_BRMODE_OF(x)    _VALUEOF(x)  #define  EMIFB_GBLCTL_BRMODE_MSTATUS  0x00000000u   #define  EMIFB_GBLCTL_BRMODE_MRSTATUS 0x00000001u   #define _EMIFB_GBLCTL_BUSREQ_MASK     0x00000800u  #define _EMIFB_GBLCTL_BUSREQ_SHIFT    0x0000000Bu  #define  EMIFB_GBLCTL_BUSREQ_DEFAULT  0x00000000u  #define  EMIFB_GBLCTL_BUSREQ_OF(x)    _VALUEOF(x)  #define  EMIFB_GBLCTL_BUSREQ_LOW      0x00000000u  #define  EMIFB_GBLCTL_BUSREQ_HIGH     0x00000001u  #define _EMIFB_GBLCTL_ARDY_MASK       0x00000400u  #define _EMIFB_GBLCTL_ARDY_SHIFT      0x0000000Au  #define  EMIFB_GBLCTL_ARDY_DEFAULT    0x00000000u  #define  EMIFB_GBLCTL_ARDY_OF(x)      _VALUEOF(x)  #define  EMIFB_GBLCTL_ARDY_LOW        0x00000000u  #define  EMIFB_GBLCTL_ARDY_HIGH       0x00000001u  #define _EMIFB_GBLCTL_HOLD_MASK       0x00000200u  #define _EMIFB_GBLCTL_HOLD_SHIFT      0x00000009u  #define  EMIFB_GBLCTL_HOLD_DEFAULT    0x00000000u  #define  EMIFB_GBLCTL_HOLD_OF(x)      _VALUEOF(x)  #define  EMIFB_GBLCTL_HOLD_LOW        0x00000000u  #define  EMIFB_GBLCTL_HOLD_HIGH       0x00000001u  #define _EMIFB_GBLCTL_HOLDA_MASK      0x00000100u  #define _EMIFB_GBLCTL_HOLDA_SHIFT     0x00000008u  #define  EMIFB_GBLCTL_HOLDA_DEFAULT   0x00000000u  #define  EMIFB_GBLCTL_HOLDA_OF(x)     _VALUEOF(x)  #define  EMIFB_GBLCTL_HOLDA_LOW       0x00000000u  #define  EMIFB_GBLCTL_HOLDA_HIGH      0x00000001u  #define _EMIFB_GBLCTL_NOHOLD_MASK     0x00000080u  #define _EMIFB_GBLCTL_NOHOLD_SHIFT    0x00000007u  #define  EMIFB_GBLCTL_NOHOLD_DEFAULT  0x00000000u  #define  EMIFB_GBLCTL_NOHOLD_OF(x)    _VALUEOF(x)  #define  EMIFB_GBLCTL_NOHOLD_DISABLE  0x00000000u  #define  EMIFB_GBLCTL_NOHOLD_ENABLE   0x00000001u  #define _EMIFB_GBLCTL_EK1HZ_MASK      0x00000040u  #define _EMIFB_GBLCTL_EK1HZ_SHIFT     0x00000006u  #define  EMIFB_GBLCTL_EK1HZ_DEFAULT   0x00000001u  #define  EMIFB_GBLCTL_EK1HZ_OF(x)     _VALUEOF(x)  #define  EMIFB_GBLCTL_EK1HZ_CLK       0x00000000u   #define  EMIFB_GBLCTL_EK1HZ_HIGHZ     0x00000001u   #define _EMIFB_GBLCTL_EK1EN_MASK      0x00000020u  #define _EMIFB_GBLCTL_EK1EN_SHIFT     0x00000005u  #define  EMIFB_GBLCTL_EK1EN_DEFAULT   0x00000001u  #define  EMIFB_GBLCTL_EK1EN_OF(x)     _VALUEOF(x)  #define  EMIFB_GBLCTL_EK1EN_DISABLE   0x00000000u   #define  EMIFB_GBLCTL_EK1EN_ENABLE    0x00000001u   #define  EMIFB_GBLCTL_OF(x)           _VALUEOF(x)  #define EMIFB_GBLCTL_DEFAULT (Uint32)( \    0x00000004\    |_PER_FDEFAULT(EMIFB,GBLCTL,EK2RATE)\    |_PER_FDEFAULT(EMIFB,GBLCTL,EK2HZ)\    |_PER_FDEFAULT(EMIFB,GBLCTL,EK2EN)\    |_PER_FDEFAULT(EMIFB,GBLCTL,BRMODE)\    |_PER_FDEFAULT(EMIFB,GBLCTL,BUSREQ)\    |_PER_FDEFAULT(EMIFB,GBLCTL,ARDY)\    |_PER_FDEFAULT(EMIFB,GBLCTL,HOLD)\    |_PER_FDEFAULT(EMIFB,GBLCTL,HOLDA)\    |_PER_FDEFAULT(EMIFB,GBLCTL,NOHOLD)\    |_PER_FDEFAULT(EMIFB,GBLCTL,EK1HZ)\    |_PER_FDEFAULT(EMIFB,GBLCTL,EK1EN)\  )  #define EMIFB_GBLCTL_RMK(ek2rate,ek2hz,ek2en,brmode,nohold,ek1hz,ek1en) \    (Uint32)( \     _PER_FMK(EMIFB,GBLCTL,EK2RATE,ek2rate)\    |_PER_FMK(EMIFB,GBLCTL,EK2HZ,ek2hz)\    |_PER_FMK(EMIFB,GBLCTL,EK2EN,ek2en)\    |_PER_FMK(EMIFB,GBLCTL,BRMODE,brmode)\    |_PER_FMK(EMIFB,GBLCTL,NOHOLD,nohold)\    |_PER_FMK(EMIFB,GBLCTL,EK1HZ,ek1hz)\    |_PER_FMK(EMIFB,GBLCTL,EK1EN,ek1en)\  )  #define _EMIFB_GBLCTL_FGET(FIELD)\    _PER_FGET(_EMIFB_GBLCTL_ADDR,EMIFB,GBLCTL,##FIELD)  #define _EMIFB_GBLCTL_FSET(FIELD,field)\    _PER_FSET(_EMIFB_GBLCTL_ADDR,EMIFB,GBLCTL,##FIELD,field)  #define _EMIFB_GBLCTL_FSETS(FIELD,SYM)\    _PER_FSETS(_EMIFB_GBLCTL_ADDR,EMIFB,GBLCTL,##FIELD,##SYM)/******************************************************************************\* _____________________* |                   |* |  C E C T L        |* |___________________|** CECTL0 - CE space control register 0* CECTL1 - CE space control register 1* CECTL2 - CE space control register 2* CECTL3 - CE space control register 3** FIELDS (msb -> lsb)* (rw) WRSETUP* (rw) WRSTRB* (rw) WRHLD* (rw) RDSETUP* (rw) TA* (rw) RDSTRB* (rw) MTYPE* (rw) RDHLD*\******************************************************************************/  #define _EMIFB_CECTL0_OFFSET          2  #define _EMIFB_CECTL1_OFFSET          1  #define _EMIFB_CECTL2_OFFSET          4  #define _EMIFB_CECTL3_OFFSET          5  #define _EMIFB_CECTL0_ADDR            0x01A80008u  #define _EMIFB_CECTL1_ADDR            0x01A80004u  #define _EMIFB_CECTL2_ADDR            0x01A80010u  #define _EMIFB_CECTL3_ADDR            0x01A80014u  #define _EMIFB_CECTL_WRSETUP_MASK     0xF0000000u  #define _EMIFB_CECTL_WRSETUP_SHIFT    0x0000001Cu  #define  EMIFB_CECTL_WRSETUP_DEFAULT  0x0000000Fu  #define  EMIFB_CECTL_WRSETUP_OF(x)    _VALUEOF(x)  #define _EMIFB_CECTL_WRSTRB_MASK      0x0FC00000u  #define _EMIFB_CECTL_WRSTRB_SHIFT     0x00000016u  #define  EMIFB_CECTL_WRSTRB_DEFAULT   0x0000003Fu  #define  EMIFB_CECTL_WRSTRB_OF(x)     _VALUEOF(x)  #define _EMIFB_CECTL_WRHLD_MASK       0x00300000u  #define _EMIFB_CECTL_WRHLD_SHIFT      0x00000014u  #define  EMIFB_CECTL_WRHLD_DEFAULT    0x00000003u  #define  EMIFB_CECTL_WRHLD_OF(x)      _VALUEOF(x)    #define _EMIFB_CECTL_RDSETUP_MASK     0x000F0000u  #define _EMIFB_CECTL_RDSETUP_SHIFT    0x00000010u  #define  EMIFB_CECTL_RDSETUP_DEFAULT  0x0000000Fu  #define  EMIFB_CECTL_RDSETUP_OF(x)    _VALUEOF(x)  #define _EMIFB_CECTL_TA_MASK          0x0000C000u  #define _EMIFB_CECTL_TA_SHIFT         0x0000000Eu  #define  EMIFB_CECTL_TA_DEFAULT       0x00000003u  #define  EMIFB_CECTL_TA_OF(x)         _VALUEOF(x)  #define _EMIFB_CECTL_RDSTRB_MASK      0x00003F00u  #define _EMIFB_CECTL_RDSTRB_SHIFT     0x00000008u  #define  EMIFB_CECTL_RDSTRB_DEFAULT   0x0000003Fu  #define  EMIFB_CECTL_RDSTRB_OF(x)     _VALUEOF(x)    #define _EMIFB_CECTL_MTYPE_MASK       0x000000F0u  #define _EMIFB_CECTL_MTYPE_SHIFT      0x00000004u  #define  EMIFB_CECTL_MTYPE_DEFAULT    0x00000000u  #define  EMIFB_CECTL_MTYPE_OF(x)      _VALUEOF(x)  #define  EMIFB_CECTL_MTYPE_ASYNC8     0x00000000u   #define  EMIFB_CECTL_MTYPE_ASYNC16    0x00000001u   #define  EMIFB_CECTL_MTYPE_SDRAM8     0x00000008u   #define  EMIFB_CECTL_MTYPE_SDRAM16    0x00000009u   #define  EMIFB_CECTL_MTYPE_SYNC8      0x0000000Au   #define  EMIFB_CECTL_MTYPE_SYNC16     0x0000000Bu   #define _EMIFB_CECTL_WRHLDMSB_MASK    0x00000008u  #define _EMIFB_CECTL_WRHLDMSB_SHIFT   0x00000003u  #define  EMIFB_CECTL_WRHLDMSB_DEFAULT 0x00000000u  #define  EMIFB_CECTL_WRHLDMSB_OF(x)   _VALUEOF(x)  #define _EMIFB_CECTL_RDHLD_MASK       0x00000007u  #define _EMIFB_CECTL_RDHLD_SHIFT      0x00000000u  #define  EMIFB_CECTL_RDHLD_DEFAULT    0x00000003u  #define  EMIFB_CECTL_RDHLD_OF(x)      _VALUEOF(x)  #define  EMIFB_CECTL_OF(x)            _VALUEOF(x)  #define EMIFB_CECTL_DEFAULT (Uint32)( \     _PER_FDEFAULT(EMIFB,CECTL,WRSETUP)\    |_PER_FDEFAULT(EMIFB,CECTL,WRSTRB)\    |_PER_FDEFAULT(EMIFB,CECTL,WRHLD)\    |_PER_FDEFAULT(EMIFB,CECTL,RDSETUP)\    |_PER_FDEFAULT(EMIFB,CECTL,TA)\    |_PER_FDEFAULT(EMIFB,CECTL,RDSTRB)\    |_PER_FDEFAULT(EMIFB,CECTL,MTYPE)\    |_PER_FDEFAULT(EMIFB,CECTL,WRHLDMSB)\    |_PER_FDEFAULT(EMIFB,CECTL,RDHLD)\  )  #define EMIFB_CECTL_RMK(wrsetup,wrstrb,wrhld,rdsetup,ta,rdstrb,mtype,\    wrhldmsb,rdhld) (Uint32)( \     _PER_FMK(EMIFB,CECTL,WRSETUP,wrsetup)\    |_PER_FMK(EMIFB,CECTL,WRSTRB,wrstrb)\    |_PER_FMK(EMIFB,CECTL,WRHLD,wrhld)\    |_PER_FMK(EMIFB,CECTL,RDSETUP,rdsetup)\    |_PER_FMK(EMIFB,CECTL,TA,ta)\    |_PER_FMK(EMIFB,CECTL,RDSTRB,rdstrb)\    |_PER_FMK(EMIFB,CECTL,MTYPE,mtype)\    |_PER_FMK(EMIFB,CECTL,WRHLDMSB,wrhldmsb)\    |_PER_FMK(EMIFB,CECTL,RDHLD,rdhld)\  )  #define _EMIFB_CECTL_FGET(N,FIELD)\    _PER_FGET(_EMIFB_CECTL##N##_ADDR,EMIFB,CECTL,##FIELD)  #define _EMIFB_CECTL_FSET(N,FIELD,f)\    _PER_FSET(_EMIFB_CECTL##N##_ADDR,EMIFB,CECTL,##FIELD,f)  #define _EMIFB_CECTL_FSETS(N,FIELD,SYM)\    _PER_FSETS(_EMIFB_CECTL##N##_ADDR,EMIFB,CECTL,##FIELD,##SYM)  #define _EMIFB_CECTL0_FGET(FIELD) _EMIFB_CECTL_FGET(0,##FIELD)  #define _EMIFB_CECTL1_FGET(FIELD) _EMIFB_CECTL_FGET(1,##FIELD)  #define _EMIFB_CECTL2_FGET(FIELD) _EMIFB_CECTL_FGET(2,##FIELD)  #define _EMIFB_CECTL3_FGET(FIELD) _EMIFB_CECTL_FGET(3,##FIELD)  #define _EMIFB_CECTL0_FSET(FIELD,f) _EMIFB_CECTL_FSET(0,##FIELD,f)  #define _EMIFB_CECTL1_FSET(FIELD,f) _EMIFB_CECTL_FSET(1,##FIELD,f)  #define _EMIFB_CECTL2_FSET(FIELD,f) _EMIFB_CECTL_FSET(2,##FIELD,f)  #define _EMIFB_CECTL3_FSET(FIELD,f) _EMIFB_CECTL_FSET(3,##FIELD,f)  #define _EMIFB_CECTL0_FSETS(FIELD,SYM) _EMIFB_CECTL_FSETS(0,##FIELD,##SYM)  #define _EMIFB_CECTL1_FSETS(FIELD,SYM) _EMIFB_CECTL_FSETS(1,##FIELD,##SYM)  #define _EMIFB_CECTL2_FSETS(FIELD,SYM) _EMIFB_CECTL_FSETS(2,##FIELD,##SYM)  #define _EMIFB_CECTL3_FSETS(FIELD,SYM) _EMIFB_CECTL_FSETS(3,##FIELD,##SYM)/******************************************************************************\* _____________________* |                   |* |  S D C T L        |* |___________________|** SDCTL   - SDRAM control regsiter** FIELDS (msb -> lsb)* (rw) SDBSZ * (rw) SDRSZ * (rw) SDCSZ * (rw) RFEN* (w)  INIT* (rw) TRCD* (rw) TRP* (rw) TRC*\******************************************************************************/  #define _EMIFB_SDCTL_OFFSET           6  #define _EMIFB_SDCTL_ADDR             0x01A80018u  #define _EMIFB_SDCTL_SDBSZ_MASK       0x40000000u  #define _EMIFB_SDCTL_SDBSZ_SHIFT      0x0000001Eu  #define  EMIFB_SDCTL_SDBSZ_DEFAULT    0x00000000u  #define  EMIFB_SDCTL_SDBSZ_OF(x)      _VALUEOF(x)  #define  EMIFB_SDCTL_SDBSZ_2BANKS     0x00000000u  #define  EMIFB_SDCTL_SDBSZ_4BANKS     0x00000001u    #define _EMIFB_SDCTL_SDRSZ_MASK       0x30000000u  #define _EMIFB_SDCTL_SDRSZ_SHIFT      0x0000001Cu  #define  EMIFB_SDCTL_SDRSZ_DEFAULT    0x00000000u  #define  EMIFB_SDCTL_SDRSZ_OF(x)      _VALUEOF(x)  #define  EMIFB_SDCTL_SDRSZ_11ROW      0x00000000u  #define  EMIFB_SDCTL_SDRSZ_12ROW      0x00000001u  #define  EMIFB_SDCTL_SDRSZ_13ROW      0x00000002u    #define _EMIFB_SDCTL_SDCSZ_MASK       0x0C000000u  #define _EMIFB_SDCTL_SDCSZ_SHIFT      0x0000001Au  #define  EMIFB_SDCTL_SDCSZ_DEFAULT    0x00000000u  #define  EMIFB_SDCTL_SDCSZ_OF(x)      _VALUEOF(x)  #define  EMIFB_SDCTL_SDCSZ_9COL       0x00000000u  #define  EMIFB_SDCTL_SDCSZ_8COL       0x00000001u  #define  EMIFB_SDCTL_SDCSZ_10COL      0x00000002u    #define _EMIFB_SDCTL_RFEN_MASK        0x02000000u  #define _EMIFB_SDCTL_RFEN_SHIFT       0x00000019u  #define  EMIFB_SDCTL_RFEN_DEFAULT     0x00000001u

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
精品一区二区日韩| 亚洲人妖av一区二区| 蜜臀av一区二区在线免费观看| 欧美日韩高清一区二区| 肉色丝袜一区二区| 4hu四虎永久在线影院成人| 日韩成人免费电影| 欧美成人a∨高清免费观看| 狠狠色丁香婷综合久久| 中文字幕巨乱亚洲| 在线看一区二区| 天天操天天干天天综合网| 日韩免费在线观看| 国产精品1区2区3区| 亚洲视频一区在线| 欧美年轻男男videosbes| 青青青爽久久午夜综合久久午夜| 亚洲精品在线一区二区| 成a人片国产精品| 亚洲一区二区综合| 精品成人免费观看| 91视频一区二区| 日韩激情av在线| 国产欧美日产一区| 在线看国产一区二区| 日韩av高清在线观看| 国产清纯美女被跳蛋高潮一区二区久久w | 日韩欧美亚洲一区二区| 国产一区激情在线| 一区二区三区毛片| 久久影院视频免费| 欧美写真视频网站| 国产91在线观看| 日韩av二区在线播放| 国产亚洲精品福利| 欧美日韩大陆一区二区| 国产成a人亚洲精品| 午夜精品视频在线观看| 久久久综合精品| 91麻豆精品国产| 99re成人精品视频| 99re成人精品视频| 精品在线播放免费| 亚洲高清三级视频| 久久精品男人天堂av| 欧美三级蜜桃2在线观看| 国产成人免费视频网站高清观看视频| 亚洲制服欧美中文字幕中文字幕| 国产日韩欧美激情| 日韩写真欧美这视频| 在线观看日韩高清av| 不卡高清视频专区| 国产麻豆视频一区二区| 蜜臀av一区二区在线免费观看| 一区二区三区四区在线| 国产精品久久久久影院亚瑟| 26uuu精品一区二区在线观看| 精品视频123区在线观看| 91影视在线播放| 国产精品911| 国产乱码精品一区二区三| 日韩国产欧美视频| 亚洲高清视频的网址| 亚洲一区自拍偷拍| 国产精品传媒视频| 国产精品你懂的| 国产亚洲综合色| 国产亚洲欧洲997久久综合| 精品国产一二三| 精品国产伦一区二区三区观看体验 | 色噜噜久久综合| 国产激情一区二区三区四区| 美国十次了思思久久精品导航| 首页亚洲欧美制服丝腿| 视频一区视频二区在线观看| 亚洲亚洲人成综合网络| 亚洲成在人线在线播放| 亚洲成人自拍偷拍| 亚洲国产一区二区在线播放| 亚洲v精品v日韩v欧美v专区| 日韩综合一区二区| 日本欧美加勒比视频| 久久se这里有精品| 国产尤物一区二区在线| 国产成人综合亚洲网站| 成人综合在线网站| 色综合久久99| 色88888久久久久久影院按摩| 色综合久久88色综合天天免费| 在线观看网站黄不卡| 制服丝袜在线91| 精品国产第一区二区三区观看体验| 久久综合五月天婷婷伊人| 国产午夜精品一区二区三区嫩草| 国产精品久久网站| 亚洲一区在线免费观看| 青青草91视频| 国产福利精品导航| 色域天天综合网| 欧美日韩三级一区二区| 精品盗摄一区二区三区| |精品福利一区二区三区| 亚洲成av人片www| 久久91精品久久久久久秒播| 国产一区二区不卡| 成人黄色电影在线 | 日韩成人午夜电影| 精品一区二区三区视频| 激情伊人五月天久久综合| 91视频在线观看免费| 成人的网站免费观看| 在线不卡a资源高清| 精品av综合导航| 日韩久久一区二区| 日本成人在线不卡视频| 国产一区二区三区美女| 色8久久精品久久久久久蜜| 91 com成人网| 国产精品色呦呦| 亚洲成在线观看| 国产黑丝在线一区二区三区| 97久久久精品综合88久久| 欧美大片在线观看一区二区| 欧美国产视频在线| 日本最新不卡在线| 蜜臀av一区二区在线免费观看| 99久久国产综合色|国产精品| 国产麻豆视频精品| 欧美视频中文一区二区三区在线观看| 91精品国产黑色紧身裤美女| 中日韩av电影| 免费看精品久久片| 91视频国产观看| 国产人成一区二区三区影院| 亚洲电影一级黄| www.日韩大片| 精品三级av在线| 香蕉久久夜色精品国产使用方法 | 亚洲高清久久久| voyeur盗摄精品| 精品国产乱码久久久久久影片| 午夜影院在线观看欧美| 成人福利视频网站| www久久久久| 亚洲电影中文字幕在线观看| 99re成人精品视频| 欧美一区二区视频在线观看| 一区二区三区四区中文字幕| 国产成人夜色高潮福利影视| 欧美三级视频在线| 亚洲欧美经典视频| 国产91精品欧美| 欧美成人vr18sexvr| 亚洲综合男人的天堂| 成人午夜激情片| 久久无码av三级| 午夜视黄欧洲亚洲| 色哟哟一区二区三区| 国产精品少妇自拍| 国产自产高清不卡| 日韩一级片在线播放| 图片区小说区国产精品视频| 91在线小视频| 亚洲女子a中天字幕| 国产乱码精品一区二区三| 日韩亚洲欧美综合| 久久精品国产久精国产| 欧美日韩免费观看一区三区| 一区二区三区四区视频精品免费 | 国产精品18久久久久久久网站| 一本大道综合伊人精品热热| 中文字幕一区在线观看| 91丨porny丨首页| 亚洲欧洲www| 在线观看亚洲a| 一区二区三区在线视频免费观看| 91福利社在线观看| 亚洲桃色在线一区| 在线一区二区三区四区| 中文字幕在线不卡| 欧美午夜在线一二页| 婷婷成人综合网| 欧美精品一二三| 极品美女销魂一区二区三区 | 久久99在线观看| 国产视频在线观看一区二区三区| 国产在线不卡一区| 中文字幕国产一区| 丁香网亚洲国际| 专区另类欧美日韩| 欧美日韩国产高清一区二区三区 | 亚洲国产日韩综合久久精品| 一本大道久久a久久精品综合| 亚洲一区二区精品视频| 欧美日韩色综合| 国产精品一区二区不卡| 国产欧美日韩在线看| 色伊人久久综合中文字幕| 丝袜诱惑亚洲看片| 欧美大片免费久久精品三p|