亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? csl_vcphal.h

?? 基于VPM642的距離變換程序
?? H
?? 第 1 頁 / 共 2 頁
字號:
/******************************************************************************\*           Copyright (C) 1999-2000 Texas Instruments Incorporated.*                           All Rights Reserved*------------------------------------------------------------------------------* FILENAME...... csl_vcphal.h* DATE CREATED.. 02/21/2001 * LAST MODIFIED. 08/02/2004 - Adding support for C6418*                04/17/2003*------------------------------------------------------------------------------* REGISTERS** IC0   - VCP input configuration register  0* IC1   - VCP input configuration register  1* IC2   - VCP input configuration register  2* IC3   - VCP input configuration register  3* IC4   - VCP input configuration register  4* IC5   - VCP input configuration register  5* EXE   - VCP execution register * END   - VCP endian mode register* OUT0   - VCP output parameters register   0* OUT1   - VCP output parameters register   1* STAT0  - VCP status register 0* STAT1  - VCP status register 1* ERR   - VCP error register**------------------------------------------------------------------------------* MEMORY REGIONS** ICMEM - VCP interrupt configuration register space* OPMEM - VCP output parameter register space* BMMEM - VCP systematics and parities memory* HDMEM - VCP hard decisions memory********************************************************************************Corrections Made 04/17/2003*#define  VCP_OPMEM_ADDR           0x50000048u	VCPOUT0	VCP Output Register 0 //Correction was 0x50000024u*#define _VCP_IC4_IMINS_MASK       0x0FFF0000u	//Correction was 0x00FF0000u*#define _VCP_IC4_IMAXS_MASK       0x00000FFFu	//Correction was 0x000000FFu*#define  VCP_IC5_SDHD_SOFT        0x00000001u	//Correction was 0*#define  VCP_IC5_SDHD_HARD        0x00000000u	//Correction was 1*#define _VCP_OUT0_ADDR            0x01B80048u	//Correction was 0x01B80024u*#define _VCP_OUT0_FMINS_MASK      0x0FFF0000u	//Correction was 0x00FF0000u*#define _VCP_OUT0_FMAXS_MASK      0x00000FFFu	//Correction was 0x00000FFFu*#define _VCP_ERR_ERROR_MASK       0x00000007u	//Correction was 0x00000400u*#define _VCP_ERR_ERROR_SHIFT      0x00000000u	//Correction was 0x0000000Au*#define _VCP_STAT0_NSYM_MASK      0xFFFF0000u*#define _VCP_STAT0_NSYM_SHIFT     0x00000010u*#define _VCP_OUT1_FMAXI_MASK      0x00000FFFu	//Correction was 0x00000FFFu*#define _VCP_OUT1_ADDR            0x01B8004Cu	//Correction was 0x01B80028\*******************************************************************************/#ifndef _CSL_VCPHAL_H_#define _CSL_VCPHAL_H_#include <csl_stdinc.h>#include <csl_chip.h>#if (VCP_SUPPORT)/******************************************************************************\* Memory section\******************************************************************************/  #define _VCP_BASE_IC               0x01B80000u	/*VCPIC0	VCP Input Configuration Reg 0 Config bus*/  #define  VCP_ICMEM_ADDR            0x50000000u	/*VCPIC0	VCP Input Configuration Reg 0 EDMA bus*/  #define  VCP_OPMEM_ADDR            0x50000048u	/*VCPOUT0	VCP Output Register 0 Correction*/  #define  VCP_BMMEM_ADDR            0x50000080u	/*VCPWBM	VCP Branch Metrics Write Register*/  #define  VCP_HDMEM_ADDR            0x50000088u	/*VCPRDECS	VCP Decisions Read Register*//******************************************************************************\* module level register/field access macros\******************************************************************************/  /* ----------------- */  /* FIELD MAKE MACROS */  /* ----------------- */  #define VCP_FMK(REG,FIELD,x)\    _PER_FMK(VCP,##REG,##FIELD,x)  #define VCP_FMKS(REG,FIELD,SYM)\    _PER_FMKS(VCP,##REG,##FIELD,##SYM)  /* -------------------------------- */  /* RAW REGISTER/FIELD ACCESS MACROS */  /* -------------------------------- */  #define VCP_ADDR(REG)\    _VCP_##REG##_ADDR  #define VCP_RGET(REG)\    _PER_RGET(_VCP_##REG##_ADDR,VCP,##REG)  #define VCP_RSET(REG,x)\    _PER_RSET(_VCP_##REG##_ADDR,VCP,##REG,x)  #define VCP_FGET(REG,FIELD)\    _VCP_##REG##_FGET(##FIELD)  #define VCP_FSET(REG,FIELD,x)\    _VCP_##REG##_FSET(##FIELD,##x)  #define VCP_FSETS(REG,FIELD,SYM)\    _VCP_##REG##_FSETS(##FIELD,##SYM)  /* ------------------------------------------ */  /* ADDRESS BASED REGISTER/FIELD ACCESS MACROS */  /* ------------------------------------------ */  #define VCP_RGETA(addr,REG)\    _PER_RGET(addr,VCP,##REG)  #define VCP_RSETA(addr,REG,x)\    _PER_RSET(addr,VCP,##REG,x)  #define VCP_FGETA(addr,REG,FIELD)\    _PER_FGET(addr,VCP,##REG,##FIELD)  #define VCP_FSETA(addr,REG,FIELD,x)\    _PER_FSET(addr,VCP,##REG,##FIELD,x)  #define VCP_FSETSA(addr,REG,FIELD,SYM)\    _PER_FSETS(addr,VCP,##REG,##FIELD,##SYM)  /* ----------------------------------------- */  /* HANDLE BASED REGISTER/FIELD ACCESS MACROS */  /* ----------------------------------------- */  #define VCP_ADDRH(h,REG)\    (Uint32)(&((h)->baseAddr[_VCP_##REG##_OFFSET]))  #define VCP_RGETH(h,REG)\    VCP_RGETA(VCP_ADDRH(h,##REG),##REG)  #define VCP_RSETH(h,REG,x)\    VCP_RSETA(VCP_ADDRH(h,##REG),##REG,x)  #define VCP_FGETH(h,REG,FIELD)\    VCP_FGETA(VCP_ADDRH(h,##REG),##REG,##FIELD)  #define VCP_FSETH(h,REG,FIELD,x)\    VCP_FSETA(VCP_ADDRH(h,##REG),##REG,##FIELD,x)  #define VCP_FSETSH(h,REG,FIELD,SYM)\    VCP_FSETSA(VCP_ADDRH(h,##REG),##REG,##FIELD,##SYM)/******************************************************************************\* _____________________* |                   |* |  I C 0            |* |___________________|** VCP input configuration register  0** FIELDS (msb -> lsb)* (rw) POLY3* (rw) POLY2* (rw) POLY1* (rw) POLY0*\******************************************************************************/  #define _VCP_IC0_OFFSET            0  #define _VCP_IC0_ADDR              0x01B80000u  #define _VCP_IC0_POLY3_MASK        0xFF000000u  #define _VCP_IC0_POLY3_SHIFT       0x00000018u  #define  VCP_IC0_POLY3_DEFAULT     0x00000000u  #define  VCP_IC0_POLY3_OF(x)       _VALUEOF(x)  #define _VCP_IC0_POLY2_MASK        0x00FF0000u  #define _VCP_IC0_POLY2_SHIFT       0x00000010u  #define  VCP_IC0_POLY2_DEFAULT     0x00000000u  #define  VCP_IC0_POLY2_OF(x)       _VALUEOF(x)  #define _VCP_IC0_POLY1_MASK        0x0000FF00u  #define _VCP_IC0_POLY1_SHIFT       0x00000008u  #define  VCP_IC0_POLY1_DEFAULT     0x00000000u  #define  VCP_IC0_POLY1_OF(x)       _VALUEOF(x)  #define _VCP_IC0_POLY0_MASK        0x000000FFu  #define _VCP_IC0_POLY0_SHIFT       0x00000000u  #define  VCP_IC0_POLY0_DEFAULT     0x00000000u  #define  VCP_IC0_POLY0_OF(x)       _VALUEOF(x)  #define  VCP_IC0_OF(x)             _VALUEOF(x)  #define VCP_IC0_DEFAULT (Uint32)(\    _PER_FDEFAULT(VCP,IC0,POLY3)\   |_PER_FDEFAULT(VCP,IC0,POLY2)\   |_PER_FDEFAULT(VCP,IC0,POLY1)\   |_PER_FDEFAULT(VCP,IC0,POLY0)\  )  #define VCP_IC0_RMK(poly3,poly2,poly1,poly0) (Uint32)(\     _PER_FMK(VCP,IC0,POLY3,poly3)\    |_PER_FMK(VCP,IC0,POLY2,poly2)\    |_PER_FMK(VCP,IC0,POLY1,poly1)\    |_PER_FMK(VCP,IC0,POLY0,poly0)\  )  #define _VCP_IC0_FGET(FIELD)\    _PER_FGET(_VCP_IC0_ADDR,VCP,IC0,##FIELD)  #define _VCP_IC0_FSET(FIELD,field)\    _PER_FSET(_VCP_IC0_ADDR,VCP,IC0,##FIELD,field)  #define _VCP_IC0_FSETS(FIELD,SYM)\    _PER_FSETS(_VCP_IC0_ADDR,VCP,IC0,FIELD,##SYM)/******************************************************************************\* _____________________* |                   |* |  I C 1            |* |___________________|** VCP input configuration register  1** FIELDS (msb -> lsb)* (rw) YAMEN* (rw) YAMT* (rw) ZERO*\******************************************************************************/  #define _VCP_IC1_OFFSET            1  #define _VCP_IC1_ADDR              0x01B80004u  #define _VCP_IC1_YAMEN_MASK        0x10000000u  #define _VCP_IC1_YAMEN_SHIFT       0x0000001Cu  #define  VCP_IC1_YAMEN_DEFAULT     0x00000000u  #define  VCP_IC1_YAMEN_OF(x)       _VALUEOF(x)  #define  VCP_IC1_YAMEN_DISABLE     0x00000000u  #define  VCP_IC1_YAMEN_ENABLE      0x00000001u  #define _VCP_IC1_YAMT_MASK        0x0FFF0000u  #define _VCP_IC1_YAMT_SHIFT       0x00000010u  #define  VCP_IC1_YAMT_DEFAULT     0x00000000u  #define  VCP_IC1_YAMT_OF(x)       _VALUEOF(x)  #define _VCP_IC1_ZERO_MASK         0x0000FFFFu  #define _VCP_IC1_ZERO_SHIFT        0x00000000u  #define  VCP_IC1_ZERO_DEFAULT      0x00000000u  #define  VCP_IC1_ZERO_OF(x)        _VALUEOF(x)  #define  VCP_IC1_ZERO_ZEROS        0x00000000u  #define  VCP_IC1_OF(x)             _VALUEOF(x)  #define VCP_IC1_DEFAULT (Uint32)(\    _PER_FDEFAULT(VCP,IC1,YAMEN)\   |_PER_FDEFAULT(VCP,IC1,YAMT)\   |_PER_FDEFAULT(VCP,IC1,ZERO)\  )  #define VCP_IC1_RMK(yamen,yamt,zero) (Uint32)(\     _PER_FMK(VCP,IC1,YAMEN,yamen)\    |_PER_FMK(VCP,IC1,YAMT,yamt)\    |_PER_FMK(VCP,IC1,ZERO,zero)\  )  #define _VCP_IC1_FGET(FIELD)\    _PER_FGET(_VCP_IC1_ADDR,VCP,IC1,##FIELD)  #define _VCP_IC1_FSET(FIELD,field)\    _PER_FSET(_VCP_IC1_ADDR,VCP,IC1,##FIELD,field)  #define _VCP_IC1_FSETS(FIELD,SYM)\    _PER_FSETS(_VCP_IC1_ADDR,VCP,IC1,FIELD,##SYM)/******************************************************************************\* _____________________* |                   |* |  I C 2            |* |___________________|** VCP input configuration register  2** FIELDS (msb -> lsb)* (rw) R* (rw) F*\******************************************************************************/  #define _VCP_IC2_OFFSET            2  #define _VCP_IC2_ADDR              0x01BA0008u  #define _VCP_IC2_R_MASK        0xFFFF0000u  #define _VCP_IC2_R_SHIFT       0x00000010u  #define  VCP_IC2_R_DEFAULT     0x00000000u  #define  VCP_IC2_R_OF(x)       _VALUEOF(x)  #define _VCP_IC2_FL_MASK       0x0000FFFFu  #define _VCP_IC2_FL_SHIFT      0x00000000u  #define  VCP_IC2_FL_DEFAULT    0x00000000u  #define  VCP_IC2_FL_OF(x)      _VALUEOF(x)  #define  VCP_IC2_OF(x)             _VALUEOF(x)  #define VCP_IC2_DEFAULT (Uint32)(\    _PER_FDEFAULT(VCP,IC2,R)\   |_PER_FDEFAULT(VCP,IC2,FL)\  )  #define VCP_IC2_RMK(r,fl) (Uint32)(\     _PER_FMK(VCP,IC2,R,r)\    |_PER_FMK(VCP,IC2,FL,fl)\  )  #define _VCP_IC2_FGET(FIELD)\    _PER_FGET(_VCP_IC2_ADDR,VCP,IC2,##FIELD)  #define _VCP_IC2_FSET(FIELD,field)\    _PER_FSET(_VCP_IC2_ADDR,VCP,IC2,##FIELD,field)  #define _VCP_IC2_FSETS(FIELD,SYM)\    _PER_FSETS(_VCP_IC2_ADDR,VCP,IC2,FIELD,##SYM)/******************************************************************************\* _____________________* |                   |* |  I C 3            |* |___________________|** VCP input configuration register  3** FIELDS (msb -> lsb)* (rw) C*\******************************************************************************/  #define _VCP_IC3_OFFSET            3  #define _VCP_IC3_ADDR              0x01BA000Cu  #define _VCP_IC3_C_MASK       0x0000FFFFu  #define _VCP_IC3_C_SHIFT      0x00000000u  #define  VCP_IC3_C_DEFAULT    0x00000000u  #define  VCP_IC3_C_OF(x)      _VALUEOF(x)  #define  VCP_IC3_OF(x)             _VALUEOF(x)  #define VCP_IC3_DEFAULT (Uint32)(\    _PER_FDEFAULT(VCP,IC3,C)\  )  #define VCP_IC3_RMK(c) (Uint32)(\     _PER_FMK(VCP,IC3,C,c)\  )  #define _VCP_IC3_FGET(FIELD)\    _PER_FGET(_VCP_IC3_ADDR,VCP,IC3,##FIELD)  #define _VCP_IC3_FSET(FIELD,field)\    _PER_FSET(_VCP_IC3_ADDR,VCP,IC3,##FIELD,field)  #define _VCP_IC3_FSETS(FIELD,SYM)\    _PER_FSETS(_VCP_IC3_ADDR,VCP,IC3,FIELD,##SYM)/******************************************************************************\* _____________________* |                   |* |  I C 4            |* |___________________|** VCP input configuration register  4** FIELDS (msb -> lsb)* (rw) IMINS* (rw) IMAXS*\******************************************************************************/  #define _VCP_IC4_OFFSET            4  #define _VCP_IC4_ADDR              0x01BA0010u  #define _VCP_IC4_IMINS_MASK         0x0FFF0000u	/*Correction*/  #define _VCP_IC4_IMINS_SHIFT        0x00000010u  #define  VCP_IC4_IMINS_DEFAULT      0x00000000u  #define  VCP_IC4_IMINS_OF(x)        _VALUEOF(x)  #define _VCP_IC4_IMAXS_MASK          0x00000FFFu	/*Correction*/  #define _VCP_IC4_IMAXS_SHIFT         0x00000000u  #define  VCP_IC4_IMAXS_DEFAULT       0x00000000u  #define  VCP_IC4_IMAXS_OF(x)         _VALUEOF(x)  #define  VCP_IC4_OF(x)             _VALUEOF(x)  #define VCP_IC4_DEFAULT (Uint32)(\    _PER_FDEFAULT(VCP,IC4,IMINS)\   |_PER_FDEFAULT(VCP,IC4,IMAXS)\  )  #define VCP_IC4_RMK(imins,imaxs) (Uint32)(\     _PER_FMK(VCP,IC4,IMINS,imins)\    |_PER_FMK(VCP,IC4,IMAXS,imaxs)\  )  #define _VCP_IC4_FGET(FIELD)\    _PER_FGET(_VCP_IC4_ADDR,VCP,IC4,##FIELD)  #define _VCP_IC4_FSET(FIELD,field)\    _PER_FSET(_VCP_IC4_ADDR,VCP,IC4,##FIELD,field)  #define _VCP_IC4_FSETS(FIELD,SYM)\    _PER_FSETS(_VCP_IC4_ADDR,VCP,IC4,FIELD,##SYM)/******************************************************************************\* _____________________* |                   |* |  I C 5            |* |___________________|** VCP input configuration register  5** FIELDS (msb -> lsb)* (rw) SDHD* (rw) OUTF* (rw) TB* (rw) SYMR* (rw) SYMX* (rw) IMAXI*\******************************************************************************/  #define _VCP_IC5_OFFSET            5  #define _VCP_IC5_ADDR              0x01BA0014u  #define _VCP_IC5_SDHD_MASK        0x80000000u

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产乱色国产精品免费视频| 欧美日韩精品免费观看视频| 欧美性受xxxx| 精品久久一区二区三区| 中文字幕一区二区三| 七七婷婷婷婷精品国产| 成人avav在线| 久久久久久久久久久久久久久99 | 精品国产一区二区三区久久影院| 欧美国产日韩a欧美在线观看| 日韩在线一二三区| 99精品欧美一区二区三区小说| 91精品在线麻豆| 亚洲色图欧美偷拍| 成人一区二区在线观看| 欧美成人猛片aaaaaaa| 亚洲一区国产视频| 色偷偷久久一区二区三区| 国产欧美一区二区精品婷婷| 男男gaygay亚洲| 欧美三级乱人伦电影| 日韩伦理av电影| 成a人片国产精品| 中国av一区二区三区| 狠狠狠色丁香婷婷综合久久五月| 欧美一区二区三区成人| 亚洲成av人影院在线观看网| 欧美日韩在线三区| 亚洲成人免费av| 欧美日韩一卡二卡三卡 | 成人性生交大片免费看中文| 日韩美女视频在线| 美脚の诱脚舐め脚责91| 91麻豆精品国产91久久久使用方法| 一区二区三区 在线观看视频| 97久久人人超碰| 亚洲素人一区二区| 91精品办公室少妇高潮对白| 亚洲视频1区2区| 一本久道久久综合中文字幕| 亚洲欧洲日韩在线| 91久久奴性调教| 亚洲国产综合视频在线观看| 欧美在线免费观看亚洲| 午夜不卡av免费| 91精品国产91久久久久久最新毛片| 五月天网站亚洲| 日韩视频在线永久播放| 精一区二区三区| 国产欧美一区视频| 99精品一区二区| 亚洲香肠在线观看| 日韩视频免费观看高清在线视频| 蜜臀av性久久久久蜜臀aⅴ | 国模娜娜一区二区三区| 精品久久一区二区三区| 成人av先锋影音| 亚洲最大成人综合| 日韩欧美激情在线| 国产成人在线视频播放| 亚洲最色的网站| 久久亚洲综合色一区二区三区| 国产精品久久久久久久久免费桃花| 欧美在线观看一区| 91色porny蝌蚪| a在线欧美一区| 高清av一区二区| 韩国精品久久久| 久久精品国产亚洲一区二区三区| 亚洲在线观看免费视频| 亚洲综合色丁香婷婷六月图片| 国产精品久久免费看| 色欧美88888久久久久久影院| 国产精品毛片久久久久久| 欧美日韩国产大片| 成人免费毛片aaaaa**| 天天操天天色综合| 亚洲国产精品精华液2区45| 欧美日韩一区二区三区不卡| 国产精品伊人色| 一区二区三区欧美日| 日韩欧美在线影院| 色狠狠一区二区| 国产一区二区中文字幕| 亚洲电影一级片| 亚洲国产成人av网| 亚洲欧美一区二区不卡| 亚洲欧美日韩久久精品| 一区二区三区在线观看网站| 337p亚洲精品色噜噜狠狠| 久久精品国产在热久久| 亚洲福利视频一区二区| 亚洲欧美中日韩| 久久精品在线观看| 欧美一区二区三区不卡| 欧美中文字幕久久| 一本一道波多野结衣一区二区| 国产在线精品一区二区三区不卡 | 日精品一区二区三区| 国产精品区一区二区三区| 精品国产91亚洲一区二区三区婷婷| 欧美日韩精品一区视频| 欧洲一区二区三区免费视频| 97成人超碰视| 成人理论电影网| 成人毛片在线观看| 懂色av一区二区三区蜜臀| 国产在线精品国自产拍免费| 裸体歌舞表演一区二区| 日韩avvvv在线播放| 日韩电影网1区2区| 丝袜美腿一区二区三区| 亚洲成年人影院| 亚洲韩国一区二区三区| 亚洲自拍偷拍图区| 亚洲伊人伊色伊影伊综合网| 日韩理论在线观看| 一区二区免费在线播放| 亚洲精品中文在线影院| 亚洲啪啪综合av一区二区三区| 综合亚洲深深色噜噜狠狠网站| 中文字幕在线一区| ●精品国产综合乱码久久久久| 中文字幕综合网| 亚洲黄网站在线观看| 亚洲国产日韩精品| 偷拍亚洲欧洲综合| 久久不见久久见免费视频1| 激情亚洲综合在线| 粉嫩av一区二区三区粉嫩| 94色蜜桃网一区二区三区| 91麻豆国产香蕉久久精品| 在线一区二区观看| 欧美一区二区三区在线观看| 欧美一级在线视频| 久久久久久97三级| 亚洲美腿欧美偷拍| 午夜精品久久一牛影视| 麻豆精品国产91久久久久久| 国产成人免费av在线| 色综合久久99| 欧美高清激情brazzers| 精品福利二区三区| 最新日韩在线视频| 日韩中文字幕91| 成人免费观看av| 欧美日韩一区二区三区视频| 精品国产一区二区三区久久久蜜月| 国产精品私人自拍| 三级欧美韩日大片在线看| 国模娜娜一区二区三区| 色呦呦网站一区| 精品国产一区二区三区忘忧草| 亚洲人成在线观看一区二区| 天天综合天天综合色| 成人性生交大片免费看中文| 欧美精品久久一区二区三区| 国产亚洲成年网址在线观看| 一区二区三区欧美在线观看| 国产真实乱对白精彩久久| 97久久精品人人做人人爽50路| 7777精品伊人久久久大香线蕉 | 久久免费美女视频| 亚洲午夜在线电影| 国产不卡视频在线观看| 欧美日韩午夜精品| 国产精品免费av| 久久精品国产999大香线蕉| 91片黄在线观看| 国产亚洲精品超碰| 免费成人结看片| 欧美主播一区二区三区美女| 国产午夜精品一区二区| 亚洲二区在线观看| 色综合一个色综合亚洲| 国产午夜亚洲精品不卡| 蜜乳av一区二区三区| 午夜婷婷国产麻豆精品| 在线视频欧美区| 五月天激情小说综合| 日韩欧美国产成人一区二区| 久久99国产精品免费网站| 亚洲最大的成人av| 91亚洲国产成人精品一区二区三 | 亚洲综合久久久久| www.亚洲人| 亚洲国产精品高清| 国产一本一道久久香蕉| 欧美一区二区三区在线观看视频| 亚洲国产精品久久人人爱蜜臀| 91麻豆产精品久久久久久| 国产精品美女www爽爽爽| 国产精品一二一区| 日韩精品一区二区三区在线| 日韩精品成人一区二区三区| 欧美日韩国产天堂| 午夜激情综合网| 日韩一区二区三区三四区视频在线观看| 亚洲国产成人av网| 欧美精品 国产精品|