亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? F2812實現M/T法碼盤檢測
?? H
?? 第 1 頁 / 共 3 頁
字號:

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEB11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEB12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEB13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEB14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEB15:1;      // 15  Receive Channel enable bit   
}; 

union RCERB_REG {
   Uint16                all;
   struct  RCERB_BITS  bit;
};

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产很黄免费观看久久| 91久久精品网| 欧洲一区二区三区免费视频| 精品国产伦一区二区三区观看体验| 欧美高清在线精品一区| 日韩av高清在线观看| 成人黄色小视频| 精品日本一线二线三线不卡| 亚洲成人久久影院| 97精品超碰一区二区三区| 精品欧美黑人一区二区三区| 一区二区三区在线观看国产| 成人国产在线观看| 精品成a人在线观看| 日本成人在线电影网| 在线免费观看不卡av| 亚洲日本护士毛茸茸| 国产69精品久久久久777| 精品国产区一区| 麻豆久久一区二区| 欧美一区二区三区四区视频| 亚洲国产成人av网| 在线观看不卡视频| 日韩毛片一二三区| 99精品欧美一区二区蜜桃免费| 国产女同互慰高潮91漫画| 国产一区二区三区日韩| 精品国产乱码久久久久久影片| 青青青爽久久午夜综合久久午夜| 欧美日本乱大交xxxxx| 亚洲国产精品一区二区www| 日本道色综合久久| 一区二区三区国产精品| 91精品1区2区| 亚洲亚洲人成综合网络| 欧美日韩国产片| 午夜电影一区二区| 欧美一区二区精品| 精品写真视频在线观看| 国产午夜精品福利| 成人av小说网| 亚洲激情综合网| 欧美日本国产视频| 美女性感视频久久| 精品国产免费久久| 成人av资源在线| 一区二区三区四区激情| 欧美日韩精品欧美日韩精品一 | 激情小说亚洲一区| 日韩精品一区二区三区四区| 国精品**一区二区三区在线蜜桃| 久久精品在线免费观看| 99vv1com这只有精品| 午夜精品久久久| 26uuu另类欧美亚洲曰本| 国产福利一区二区| 亚洲美女电影在线| 欧美肥妇bbw| 国产一区二区调教| 亚洲视频一二三| 91麻豆精品国产综合久久久久久| 精油按摩中文字幕久久| 国产精品灌醉下药二区| 欧美性高清videossexo| 极品少妇xxxx精品少妇| 日韩一区欧美小说| 91精品综合久久久久久| 东方欧美亚洲色图在线| 亚洲成人免费看| 久久精品夜色噜噜亚洲a∨| 91丝袜呻吟高潮美腿白嫩在线观看| 亚洲国产综合色| 国产日韩欧美不卡| 在线观看日韩国产| 国产大陆亚洲精品国产| 日韩主播视频在线| 国产欧美日本一区视频| 4438亚洲最大| 99久久婷婷国产综合精品电影 | 亚洲国产精品视频| 国产亚洲一本大道中文在线| 成人综合婷婷国产精品久久| 亚洲大片精品永久免费| 国产日韩精品一区二区三区 | 欧美一区二区三区在线观看视频| 99久久精品国产观看| 免费在线观看视频一区| 亚洲黄色录像片| 国产日本欧美一区二区| 日韩免费高清av| 欧美日韩国产高清一区二区三区| 成人午夜av电影| 久久99热99| 秋霞成人午夜伦在线观看| 一区二区在线免费| 久久久精品日韩欧美| 欧美电视剧免费观看| 欧美精品一卡两卡| 在线影视一区二区三区| 91小宝寻花一区二区三区| 国产白丝网站精品污在线入口| 亚洲成人你懂的| 亚洲乱码中文字幕| 国产精品久久久久久户外露出| 久久久久久久久久久电影| 日韩欧美国产三级| 欧美电影免费提供在线观看| 欧美美女一区二区三区| 欧美亚洲综合网| 欧美视频完全免费看| 欧美最猛黑人xxxxx猛交| 在线精品国精品国产尤物884a| 91影视在线播放| 972aa.com艺术欧美| 99久久精品国产导航| 91同城在线观看| 欧美亚洲综合一区| 欧美日韩国产一区| 56国语精品自产拍在线观看| 欧美绝品在线观看成人午夜影视| 欧美日韩免费高清一区色橹橹 | 亚洲欧洲成人自拍| 国产精品久久免费看| 国产精品久久久久永久免费观看| 国产片一区二区| 国产精品成人网| 亚洲美女视频在线| 午夜天堂影视香蕉久久| 免费观看日韩av| 国产高清成人在线| 97se亚洲国产综合自在线| 色av综合在线| 欧美人与性动xxxx| 精品国产123| 亚洲天堂精品视频| 婷婷综合另类小说色区| 国产一区二区三区av电影 | 成人va在线观看| 日韩电影免费在线观看网站| 美女性感视频久久| 成人av影视在线观看| 在线视频欧美精品| 777a∨成人精品桃花网| 国产欧美日韩久久| 欧美中文字幕一区| 国产91丝袜在线观看| 91国产免费看| 日韩精品一区二区三区视频播放 | 狠狠久久亚洲欧美| 97成人超碰视| 精品国产区一区| 亚洲色图色小说| 奇米777欧美一区二区| 成人午夜激情在线| 6080国产精品一区二区| 国产精品免费aⅴ片在线观看| 一区二区三区精密机械公司| 国产一区二区三区最好精华液| 色婷婷国产精品综合在线观看| 欧美一区二区福利在线| 国产精品超碰97尤物18| 美女爽到高潮91| 色狠狠色噜噜噜综合网| 久久精品欧美日韩精品 | 国产精品不卡视频| 久久狠狠亚洲综合| 91成人看片片| 国产精品色在线观看| 日本视频在线一区| 一本一本久久a久久精品综合麻豆| 在线观看91av| 一区二区三区美女视频| 高清av一区二区| 日韩美女视频在线| 亚洲成人av免费| 色偷偷久久人人79超碰人人澡 | 成人av在线资源| 欧美精品一区二区三| 天天综合网 天天综合色| 99re热这里只有精品免费视频| 精品精品国产高清a毛片牛牛| 亚洲国产日韩一区二区| 91理论电影在线观看| 欧美激情一区二区三区全黄| 久久成人羞羞网站| 91精品在线观看入口| 亚洲国产视频网站| 色婷婷av一区二区三区之一色屋| 国产精品区一区二区三区| 国产一区不卡视频| 精品久久一区二区| 免费精品视频在线| 日韩欧美视频在线 | 婷婷久久综合九色国产成人| 91麻豆国产自产在线观看| 亚洲视频一区二区免费在线观看| 成人av电影在线观看| 国产精品色在线| 99精品在线免费| 日韩美女啊v在线免费观看|