亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? os_cpu_a.s

?? ARM7的一些試驗程序
?? S
字號:

BIT_TIMER0	EQU		(0x1<<13)
I_ISPC		EQU		0x1e00024
INTMSK		EQU		0x1e0000c

	AREA	|subr|, CODE, READONLY
	
	IMPORT	OSTCBCur
addr_OSTCBCur		DCD	OSTCBCur
	IMPORT	OSTCBHighRdy
addr_OSTCBHighRdy	DCD	OSTCBHighRdy
	IMPORT	OSPrioCur
addr_OSPrioCur		DCD	OSPrioCur
	IMPORT	OSPrioHighRdy
addr_OSPrioHighRdy	DCD	OSPrioHighRdy	
	
	IMPORT  OSRunning

	IMPORT	OSIntEnter
	IMPORT	OSIntExit
	IMPORT	OSTimeTick
	IMPORT	EInt4567Isr
;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;
; Function: 	OSStartHighRdy																			;
; Purpose:		To start the task with the highest priority during OS startup							;
; Processing:	See uC/OS-II Task Level Context Switch flow chart										;
; Parameters: 	void																					;
; Outputs:  	None																					;
; Returns:  	void																					;
; Notes:		Called once during OSStart()															;
;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;
	EXPORT	OSStartHighRdy
OSStartHighRdy
	LDR		r0, =OSRunning			; OSRunning = 1
	MOV		r1, #1
	STRB	r1, [r0]
	
;	LDR		r4, addr_OSTCBCur		; Get current task TCB address
	LDR		r5, addr_OSTCBHighRdy	; Get highest priority task TCB address

	LDR		r5, [r5]				; get stack pointer
	LDR		sp, [r5]				; switch to the new stack

;	STR		r5, [r4]				; set new current task TCB address

	LDMFD	sp!, {r4}				; get new state from top of the stack
	MSR		CPSR_cxsf, r4			; CPSR should be SVC32Mode
	LDMFD	sp!, {r0-r12, lr, pc }	; start the new task

	
;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;
; Function: 	OS_TASK_SW 																				;
; Purpose: 		To perform a context switch from the Task Level.										;
; Processing:	See uC/OS-II Task Level Context Switch flow chart										;
; Parameters:	void																					;
; Outputs:  	None																					;
; Returns:		void																					;
; Notes:		The whole function is executed in CRITICAL state. See OSSched().						;
;																										;
; On entry, OSTCBCur and OSPrioCur hold the current TCB and priority									;
; and OSTCBHighRdy and OSPrioHighRdy contain the same for the task										;
; to be switched to.																					;
; The following code assumes that the virtual memory is directly										;
; mapped into  physical memory. If this is not true, the cache must 									;
; be flushed at context switch to avoid address aliasing.												;
;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;
	EXPORT	OSCtxSw
OSCtxSw
	STMFD	sp!, {lr}				; save pc
	STMFD	sp!, {lr}				; save lr
	STMFD	sp!, {r0-r12}			; save register file and ret address
	MRS		r4, CPSR
	STMFD	sp!, {r4}				; save current PSR
	
	LDR		r4, addr_OSTCBCur
	LDR		r5, [r4]
	STR		sp, [r5]				; store sp in preempted tasks TCB

	; OSPrioCur = OSPrioHighRdy
	LDR		r4, addr_OSPrioCur
	LDR		r5, addr_OSPrioHighRdy
	LDRB	r6, [r5]
	STRB	r6, [r4]
	
	; OSTCBCur = OSTCBHighRdy
	LDR		r4, addr_OSTCBHighRdy
	LDR		r5, addr_OSTCBCur	
	LDR		r4, [r4]
	STR		r4, [r5] 

	LDR		sp, [r4]
	LDMFD	sp!, {r4}				; YYY+
	MSR		CPSR_cxsf, r4			; YYY+
	LDMFD	sp!, {r0-r12, lr, pc}	; YYY+


;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;
; Function: 	OSIntCtxSW 																				;
; Purpose: 		To perform a context switch from the Interrupt Level.									;
; Processing:	See uC/OS-II Interrupt Level Context Switch flow chart									;
; Parameters:	void																					;
; Outputs:  	None																					;
; Returns:		void																					;
; Notes:		The whole function is executed in CRITICAL state. See OSIntExit().						;
;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;
	EXPORT 	OSIntCtxSw
OSIntCtxSw
	;OSPrioCur = OSPrioHighRdy
	LDR		r6, addr_OSPrioHighRdy
	LDR		r5, addr_OSPrioCur	
	LDRB	r6, [r6]
	STRB	r6, [r5]			

	;OSTCBCur = OSTCBHighRdy
	LDR		r4, addr_OSTCBHighRdy
	LDR		r5, addr_OSTCBCur	
	LDR		r4, [r4]
	STR		r4, [r5] 

	LDR		sp, [r4]
	LDMFD 	sp!, {r4}				 ; pop new task cpsr
	MSR 	cpsr_cxsf, r4
	LDMFD 	sp!, {r0-r12,lr,pc}		 ; pop new task r0-r12,lr & pc


;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;
; Function:		OSTickISR																				;
; Purpose:		Timer0 Interrupt Sever																	;
; Processing:	Call OSTimeTick																			;
; Parameters: 	void																					;
; Outputs:		None																					;
; Returns:		void																					;
; Notes:																								;					
;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;
LINK_SAVE	DCD		0
PSR_SAVE	DCD		0
	EXPORT 	OSTickISR
OSTickISR
	STMFD	sp!, {r4}
	LDR		r4, =LINK_SAVE
	STR		lr, [r4]				 ; LINK_SAVE = lr_irq
	MRS		lr,	spsr
	STR		lr, [r4, #4]			 ; PSR_SAVE = spsr_irq
	LDMFD	sp!, {r4}
	ORR		lr, lr,	#0x80			 ; Mask irq for context switching before 
	MSR		cpsr_cxsf, lr 			 ; returning back from irq mode.

	SUB		sp, sp, #4				 ; Space for PC
	STMFD	sp!, {r0-r12, lr}
	LDR		r4, =LINK_SAVE
	LDR		lr, [r4, #0]
	SUB		lr, lr, #4				 ; lr = LINK_SAVE - 4,
	STR		lr, [sp, #(14*4)]		 ; the return address for pc.
	LDR		r4, [r4, #4]			 ; r4 = PSR_SAVE,
	STMFD	sp!, {r4}		         ; CPSR of the task

	LDR		r4, addr_OSTCBCur
	LDR		r4, [r4]
	STR		sp, [r4]				 ; OSTCBCur -> stkptr = sp

	LDR		r0, =I_ISPC
	LDR		r1, =BIT_TIMER0
	STR		r1, [r0]

	BL	OSIntEnter
	BL 	OSTimeTick
	BL	OSIntExit

	LDMFD 	sp!, {r4}                ; pop new task cpsr
	MSR 	cpsr_cxsf, r4
	LDMFD 	sp!, {r0-r12,lr,pc}      ; pop new task r0-r12,lr & pc
	
	
;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;
; Functions: 	ARMDisableInt	ARMEnableInt															;
; Purpose:		Disable and enable IRQ and FIQ preserving current CPU mode.								;
; Processing:	Push the cpsr onto the stack, Disable IRQ and FIQ interrupts, Return					;
; Parameters: 	void																					;
; Outputs:  	None																					;
; Returns:  	void																					;
; Notes:																								;
;   (1) Can be called from SVC mode to protect Critical Sections. 										;
;   (2) Do not use these calls at interrupt level.														;
;   (3) Used in pairs within the same function level;													;
;   (4) Will restore interrupt state when called; i.e., if interrupts									;
;       are disabled when DisableInt is called, interrupts will still									;
;       still be disabled when the matching EnableInt is called.										;
;   (5) Uses the method described by Labrosse as "Method 2".											;
;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;
	EXPORT 	ARMDisableInt
ARMDisableInt
	MRS		r0, cpsr
	STMFD	sp!, {r0}	         	; push current PSR
	ORR		r0, r0, #0xC0
	MSR		cpsr_c, r0		 		; disable IRQ Int s
	MOV	pc, lr

	EXPORT 	ARMEnableInt
ARMEnableInt
	LDMFD	sp!, {r0}				; pop current PSR
	MSR		cpsr_c, r0				; restore original cpsr	
	MOV		pc, lr

;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;
;                                   CRITICAL SECTION METHOD 3 FUNCTIONS
;
; Description: Disable/Enable interrupts by preserving the state of interrupts.  Generally speaking you
;              would store the state of the interrupt disable flag in the local variable 'cpu_sr' and then
;              disable interrupts.  'cpu_sr' is allocated in all of uC/OS-II's functions that need to 
;              disable interrupts.  You would restore the interrupt disable state by copying back 'cpu_sr'
;              into the CPU's status register.
;              OS_CPU_SR OSCPUSaveSR()
; Arguments  : none
; Returns    : OS_CPU_SR
;              OSCPURestoreSR(OS_CPU_SR cpu_sr)
; Arguments  : OS_CPU_SR
; Returns    : none
; Note(s)    : These functions are used in general like this,
;
;            void Task (void *data)
;            {
;                    #if OS_CRITICAL_METHOD == 3 /* Allocate storage for CPU status register */
;                          OS_CPU_SR  cpu_sr;
;                    #endif
;                         :
;                         :
;                    OS_ENTER_CRITICAL(); /* cpu_sr = OSCPUSaveSR(); */
;                         :
;                         :
;                    OS_EXIT_CRITICAL();  /* OSCPURestoreSR(cpu_sr); */
;                         :
;                         :
;            }
;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;
	EXPORT  OSCPUSaveSR
OSCPUSaveSR
	MRS 	r0,CPSR
	ORR 	r1,r0,#0xC0
	MSR		CPSR_c,r1
	MOV		pc,lr

	EXPORT  OSCPURestoreSR
OSCPURestoreSR
	MSR		cpsr_c,r0
	MOV		pc,lr

;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;
;																										;
;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;
K_LINK_SAVE	DCD		0
K_PSR_SAVE	DCD		0
	EXPORT 	OSEINT4567ISR
OSEINT4567ISR
	STMFD	sp!, {r4}
	LDR		r4, =K_LINK_SAVE
	STR		lr, [r4]				 ; LINK_SAVE = lr_irq
	MRS		lr,	spsr
	STR		lr, [r4, #4]			 ; PSR_SAVE = spsr_irq
	LDMFD	sp!, {r4}
	ORR		lr, lr,	#0x80			 ; Mask irq for context switching before 
	MSR		cpsr_cxsf, lr 			 ; returning back from irq mode.

	SUB		sp, sp, #4				 ; Space for PC
	STMFD	sp!, {r0-r12, lr}
	LDR		r4, =K_LINK_SAVE
	LDR		lr, [r4, #0]
	SUB		lr, lr, #4				 ; lr = LINK_SAVE - 4,
	STR		lr, [sp, #(14*4)]		 ; the return address for pc.
	LDR		r4, [r4, #4]			 ; r4 = PSR_SAVE,
	STMFD	sp!, {r4}		         ; CPSR of the task

	LDR		r4, addr_OSTCBCur
	LDR		r4, [r4]
	STR		sp, [r4]				 ; OSTCBCur -> stkptr = sp

	BL	OSIntEnter
	BL 	EInt4567Isr
	BL	OSIntExit

	LDMFD 	sp!, {r4}                ; pop new task cpsr
	MSR 	cpsr_cxsf, r4
	LDMFD 	sp!, {r0-r12,lr,pc}      ; pop new task r0-r12,lr & pc
	
	END
	

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲一区二区三区免费视频| 蜜臂av日日欢夜夜爽一区| 国产最新精品精品你懂的| 一区二区在线观看av| 国产午夜精品久久| 日韩欧美精品三级| 91国偷自产一区二区开放时间 | 99国产一区二区三精品乱码| 免费观看在线综合色| 午夜精品久久久久久久| 亚洲一二三区不卡| 亚洲美女屁股眼交3| 欧美韩日一区二区三区四区| 亚洲精品在线电影| 欧美一区国产二区| 欧美一级搡bbbb搡bbbb| 在线影院国内精品| 欧美一a一片一级一片| 色噜噜狠狠色综合欧洲selulu| 成人免费高清视频| 国产一区二区三区在线看麻豆| 精品亚洲成a人| 精品夜夜嗨av一区二区三区| 七七婷婷婷婷精品国产| 亚洲色图制服诱惑| 亚洲与欧洲av电影| 亚洲一区二区三区免费视频| 丝袜a∨在线一区二区三区不卡| 久久综合久久99| 国产欧美日韩在线观看| 欧美韩国日本不卡| 中文字幕日韩精品一区| 中文字幕+乱码+中文字幕一区| 欧美国产激情二区三区 | 久久不见久久见免费视频1| 日韩专区中文字幕一区二区| 久久精品国产99久久6| 亚洲国产另类av| 国产精品久久久久久久久久久免费看| 亚洲欧洲一区二区在线播放| 一区二区三区不卡视频在线观看| 亚洲自拍偷拍av| 舔着乳尖日韩一区| 久久丁香综合五月国产三级网站| 国产乱码精品一区二区三区五月婷| 另类小说一区二区三区| 成人午夜av电影| 欧美亚洲免费在线一区| 欧美日韩国产成人在线91| 欧美精品在欧美一区二区少妇| 欧美综合一区二区| 精品国产乱码久久久久久久久| 精品噜噜噜噜久久久久久久久试看| 久久精品免费在线观看| 亚洲精品日日夜夜| 久久99精品一区二区三区| 99久久婷婷国产精品综合| 在线观看av一区| 久久蜜桃av一区二区天堂| 亚洲最大成人网4388xx| 国内成人精品2018免费看| 成人动漫精品一区二区| 欧美一二三四区在线| 中文字幕一区二区不卡| 三级欧美在线一区| 9人人澡人人爽人人精品| 91精品国产色综合久久不卡电影| 亚洲婷婷在线视频| 国产精品性做久久久久久| 制服丝袜亚洲色图| 亚洲人成电影网站色mp4| 国产一区二区成人久久免费影院| 色综合久久中文综合久久97| 日本一区二区三区高清不卡 | 在线免费观看成人短视频| 久久蜜桃一区二区| 美女网站色91| 在线播放日韩导航| 亚洲国产精品久久不卡毛片| 99re在线视频这里只有精品| 久久久久久综合| 极品瑜伽女神91| 日韩一级欧美一级| 夜夜揉揉日日人人青青一国产精品| 成人国产一区二区三区精品| 久久众筹精品私拍模特| 蜜桃视频第一区免费观看| 3atv一区二区三区| 美女一区二区三区| 日韩欧美国产综合| 蜜桃久久精品一区二区| 日韩欧美激情一区| 卡一卡二国产精品 | www.亚洲激情.com| 国产欧美一区二区精品秋霞影院| 久久精工是国产品牌吗| 欧美成人性战久久| 国产在线视频精品一区| 亚洲精品在线免费观看视频| 国产一区二区影院| 欧美极品美女视频| 99re这里都是精品| 亚洲精品ww久久久久久p站| 91伊人久久大香线蕉| 国产亚洲欧美中文| 成人精品视频一区二区三区尤物| 国产精品色噜噜| 色婷婷久久一区二区三区麻豆| 亚洲摸摸操操av| 欧洲一区二区三区在线| 日日嗨av一区二区三区四区| 精品99一区二区三区| 丁香婷婷深情五月亚洲| 亚洲天堂精品在线观看| 在线观看网站黄不卡| 日韩精品视频网| 欧美理论在线播放| 免费成人小视频| 日本一区二区动态图| 91麻豆福利精品推荐| 日产欧产美韩系列久久99| 精品国产a毛片| 色中色一区二区| 日本中文在线一区| 2020国产精品| 日本韩国视频一区二区| 久久97超碰国产精品超碰| 国产精品国产三级国产aⅴ中文| 欧美日韩视频在线观看一区二区三区 | zzijzzij亚洲日本少妇熟睡| 亚洲午夜精品一区二区三区他趣| 精品福利在线导航| 91网站在线观看视频| 日本中文字幕一区二区视频 | 日韩毛片精品高清免费| 91精品在线免费| 成人av在线播放网站| 亚洲与欧洲av电影| 中文字幕不卡在线| 日韩女优电影在线观看| 一本大道久久a久久精二百| 国产伦精品一区二区三区在线观看 | 欧美激情一区不卡| 色偷偷一区二区三区| 成人在线视频一区二区| 日韩av成人高清| 中文字幕在线免费不卡| 欧美成人女星排行榜| 欧美乱妇20p| 成人一级黄色片| 国内一区二区视频| 日韩精品三区四区| 一区二区三区日韩欧美| 日韩一区二区精品葵司在线| eeuss国产一区二区三区| 日韩av中文在线观看| 国产精品久久久一本精品| 欧美大片在线观看一区二区| 99久久伊人精品| 久久爱www久久做| 日韩专区中文字幕一区二区| 中文字幕一区日韩精品欧美| 国产日韩欧美高清在线| 日韩三级中文字幕| 欧美日韩高清在线| 欧美手机在线视频| 欧洲一区在线观看| 亚洲自拍与偷拍| 亚洲成va人在线观看| 免费人成在线不卡| 国产乱人伦偷精品视频免下载| 国产91精品精华液一区二区三区| eeuss国产一区二区三区| 欧洲精品一区二区三区在线观看| 欧美精品乱码久久久久久按摩 | 成人精品一区二区三区中文字幕| 成人免费看黄yyy456| 欧美性三三影院| 欧美videofree性高清杂交| 国产精品污污网站在线观看| 亚洲一区影音先锋| 国产自产视频一区二区三区| 成人高清免费观看| 欧美久久一区二区| 日本一区二区三区在线不卡 | 久久电影网站中文字幕| 9久草视频在线视频精品| 5566中文字幕一区二区电影| 国产香蕉久久精品综合网| 亚洲色图第一区| 精品在线播放免费| 色婷婷狠狠综合| 久久精品亚洲麻豆av一区二区| 一区二区三国产精华液| 精品一区二区免费| 精品视频1区2区| 亚洲欧洲国产日本综合| 精彩视频一区二区| 欧美丝袜丝交足nylons图片| 国产欧美一区二区三区在线看蜜臀|