亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? tqm855m.h

?? uboot for at91rm9200dk
?? H
?? 第 1 頁 / 共 2 頁
字號:
 */#define CFG_RTCSC	(RTCSC_SEC | RTCSC_ALR | RTCSC_RTF| RTCSC_RTE)/*----------------------------------------------------------------------- * PISCR - Periodic Interrupt Status and Control		11-31 *----------------------------------------------------------------------- * Clear Periodic Interrupt Status, Interrupt Timer freezing enabled */#define CFG_PISCR	(PISCR_PS | PISCR_PITF)/*----------------------------------------------------------------------- * PLPRCR - PLL, Low-Power, and Reset Control Register		15-30 *----------------------------------------------------------------------- * Reset PLL lock status sticky bit, timer expired status bit and timer * interrupt status bit * * If this is a 80 MHz CPU, set PLL multiplication factor to 5 (5*16=80)! */#ifdef	CONFIG_80MHz	/* for 80 MHz, we use a 16 MHz clock * 5 */#define CFG_PLPRCR							\		( (5-1)<<PLPRCR_MF_SHIFT | PLPRCR_TEXPS | PLPRCR_TMIST )#else			/* up to 66 MHz we use a 1:1 clock */#define CFG_PLPRCR	(PLPRCR_SPLSS | PLPRCR_TEXPS | PLPRCR_TMIST)#endif	/* CONFIG_80MHz *//*----------------------------------------------------------------------- * SCCR - System Clock and reset Control Register		15-27 *----------------------------------------------------------------------- * Set clock output, timebase and RTC source and divider, * power management and some other internal clocks */#define SCCR_MASK	SCCR_EBDF11#ifdef	CONFIG_80MHz	/* for 80 MHz, we use a 16 MHz clock * 5 */#define CFG_SCCR	(/* SCCR_TBS  | */ \			 SCCR_COM00   | SCCR_DFSYNC00 | SCCR_DFBRG00  | \			 SCCR_DFNL000 | SCCR_DFNH000  | SCCR_DFLCD000 | \			 SCCR_DFALCD00)#else			/* up to 66 MHz we use a 1:1 clock */#define CFG_SCCR	(SCCR_TBS     | \			 SCCR_COM00   | SCCR_DFSYNC00 | SCCR_DFBRG00  | \			 SCCR_DFNL000 | SCCR_DFNH000  | SCCR_DFLCD000 | \			 SCCR_DFALCD00)#endif	/* CONFIG_80MHz *//*----------------------------------------------------------------------- * PCMCIA stuff *----------------------------------------------------------------------- * */#define CFG_PCMCIA_MEM_ADDR	(0xE0000000)#define CFG_PCMCIA_MEM_SIZE	( 64 << 20 )#define CFG_PCMCIA_DMA_ADDR	(0xE4000000)#define CFG_PCMCIA_DMA_SIZE	( 64 << 20 )#define CFG_PCMCIA_ATTRB_ADDR	(0xE8000000)#define CFG_PCMCIA_ATTRB_SIZE	( 64 << 20 )#define CFG_PCMCIA_IO_ADDR	(0xEC000000)#define CFG_PCMCIA_IO_SIZE	( 64 << 20 )/*----------------------------------------------------------------------- * IDE/ATA stuff (Supports IDE harddisk on PCMCIA Adapter) *----------------------------------------------------------------------- */#define	CONFIG_IDE_8xx_PCCARD	1	/* Use IDE with PC Card	Adapter	*/#undef	CONFIG_IDE_8xx_DIRECT		/* Direct IDE    not supported	*/#undef	CONFIG_IDE_LED			/* LED   for ide not supported	*/#undef	CONFIG_IDE_RESET		/* reset for ide not supported	*/#define CFG_IDE_MAXBUS		1	/* max. 1 IDE bus		*/#define CFG_IDE_MAXDEVICE	1	/* max. 1 drive per IDE bus	*/#define CFG_ATA_IDE0_OFFSET	0x0000#define CFG_ATA_BASE_ADDR	CFG_PCMCIA_MEM_ADDR/* Offset for data I/O			*/#define CFG_ATA_DATA_OFFSET	(CFG_PCMCIA_MEM_SIZE + 0x320)/* Offset for normal register accesses	*/#define CFG_ATA_REG_OFFSET	(2 * CFG_PCMCIA_MEM_SIZE + 0x320)/* Offset for alternate registers	*/#define CFG_ATA_ALT_OFFSET	0x0100/*----------------------------------------------------------------------- * *----------------------------------------------------------------------- * */#define CFG_DER	0/* * Init Memory Controller: * * BR0/1 and OR0/1 (FLASH) */#define FLASH_BASE0_PRELIM	0x40000000	/* FLASH bank #0	*/#define FLASH_BASE1_PRELIM	0x60000000	/* FLASH bank #0	*//* used to re-map FLASH both when starting from SRAM or FLASH: * restrict access enough to keep SRAM working (if any) * but not too much to meddle with FLASH accesses */#define CFG_REMAP_OR_AM		0x80000000	/* OR addr mask */#define CFG_PRELIM_OR_AM	0xE0000000	/* OR addr mask *//* * FLASH timing: */#if   defined(CONFIG_80MHz)/* 80 MHz CPU - 40 MHz bus: ACS = 00, TRLX = 0, CSNT = 1, SCY = 3, EHTR = 1 */#define CFG_OR_TIMING_FLASH	(OR_ACS_DIV1  | 0       | OR_CSNT_SAM | \				 OR_SCY_3_CLK | OR_EHTR | OR_BI)#elif defined(CONFIG_66MHz)/* 66 MHz CPU - 66 MHz bus: ACS = 00, TRLX = 1, CSNT = 1, SCY = 3, EHTR = 1 */#define CFG_OR_TIMING_FLASH	(OR_ACS_DIV1  | OR_TRLX | OR_CSNT_SAM | \				 OR_SCY_3_CLK | OR_EHTR | OR_BI)#else		/*   50 MHz *//* 50 MHz CPU - 50 MHz bus: ACS = 00, TRLX = 1, CSNT = 1, SCY = 2, EHTR = 1 */#define CFG_OR_TIMING_FLASH	(OR_ACS_DIV1  | OR_TRLX | OR_CSNT_SAM | \				 OR_SCY_2_CLK | OR_EHTR | OR_BI)#endif	/*CONFIG_??MHz */#define CFG_OR0_REMAP	(CFG_REMAP_OR_AM  | CFG_OR_TIMING_FLASH)#define CFG_OR0_PRELIM	(CFG_PRELIM_OR_AM | CFG_OR_TIMING_FLASH)#define CFG_BR0_PRELIM	((FLASH_BASE0_PRELIM & BR_BA_MSK) | BR_V )#define CFG_OR1_REMAP	CFG_OR0_REMAP#define CFG_OR1_PRELIM	CFG_OR0_PRELIM#define CFG_BR1_PRELIM	((FLASH_BASE1_PRELIM & BR_BA_MSK) | BR_V )/* * BR2/3 and OR2/3 (SDRAM) * */#define SDRAM_BASE2_PRELIM	0x00000000	/* SDRAM bank #0	*/#define SDRAM_BASE3_PRELIM	0x20000000	/* SDRAM bank #1	*/#define	SDRAM_MAX_SIZE		0x04000000	/* max 64 MB per bank	*//* SDRAM timing: Multiplexed addresses, GPL5 output to GPL5_A (don't care)	*/#define CFG_OR_TIMING_SDRAM	0x00000A00#define CFG_OR2_PRELIM	(CFG_PRELIM_OR_AM | CFG_OR_TIMING_SDRAM )#define CFG_BR2_PRELIM	((SDRAM_BASE2_PRELIM & BR_BA_MSK) | BR_MS_UPMA | BR_V )#ifndef	CONFIG_CAN_DRIVER#define	CFG_OR3_PRELIM	CFG_OR2_PRELIM#define CFG_BR3_PRELIM	((SDRAM_BASE3_PRELIM & BR_BA_MSK) | BR_MS_UPMA | BR_V )#else	/* CAN uses CS3#, so we can have only one SDRAM bank anyway */#define	CFG_CAN_BASE		0xC0000000	/* CAN mapped at 0xC0000000	*/#define CFG_CAN_OR_AM		0xFFFF8000	/* 32 kB address mask		*/#define CFG_OR3_CAN		(CFG_CAN_OR_AM | OR_G5LA | OR_BI)#define CFG_BR3_CAN		((CFG_CAN_BASE & BR_BA_MSK) | \					BR_PS_8 | BR_MS_UPMB | BR_V )#endif	/* CONFIG_CAN_DRIVER *//* * Memory Periodic Timer Prescaler * * The Divider for PTA (refresh timer) configuration is based on an * example SDRAM configuration (64 MBit, one bank). The adjustment to * the number of chip selects (NCS) and the actually needed refresh * rate is done by setting MPTPR. * * PTA is calculated from *	PTA = (gclk * Trefresh) / ((2 ^ (2 * DFBRG)) * PTP * NCS) * *	gclk	  CPU clock (not bus clock!) *	Trefresh  Refresh cycle * 4 (four word bursts used) * * 4096  Rows from SDRAM example configuration * 1000  factor s -> ms *   32  PTP (pre-divider from MPTPR) from SDRAM example configuration *    4  Number of refresh cycles per period *   64  Refresh cycle in ms per number of rows * -------------------------------------------- * Divider = 4096 * 32 * 1000 / (4 * 64) = 512000 * * 50 MHz => 50.000.000 / Divider =  98 * 66 Mhz => 66.000.000 / Divider = 129 * 80 Mhz => 80.000.000 / Divider = 156 */#if   defined(CONFIG_80MHz)#define CFG_MAMR_PTA		156#elif defined(CONFIG_66MHz)#define CFG_MAMR_PTA		129#else		/*   50 MHz */#define CFG_MAMR_PTA		 98#endif	/*CONFIG_??MHz *//* * For 16 MBit, refresh rates could be 31.3 us * (= 64 ms / 2K = 125 / quad bursts). * For a simpler initialization, 15.6 us is used instead. * * #define CFG_MPTPR_2BK_2K	MPTPR_PTP_DIV32		for 2 banks * #define CFG_MPTPR_1BK_2K	MPTPR_PTP_DIV64		for 1 bank */#define CFG_MPTPR_2BK_4K	MPTPR_PTP_DIV16		/* setting for 2 banks	*/#define CFG_MPTPR_1BK_4K	MPTPR_PTP_DIV32		/* setting for 1 bank	*//* refresh rate 7.8 us (= 64 ms / 8K = 31.2 / quad bursts) for 256 MBit		*/#define CFG_MPTPR_2BK_8K	MPTPR_PTP_DIV8		/* setting for 2 banks	*/#define CFG_MPTPR_1BK_8K	MPTPR_PTP_DIV16		/* setting for 1 bank	*//* * MAMR settings for SDRAM *//* 8 column SDRAM */#define CFG_MAMR_8COL	((CFG_MAMR_PTA << MAMR_PTA_SHIFT)  | MAMR_PTAE	    |	\			 MAMR_AMA_TYPE_0 | MAMR_DSA_1_CYCL | MAMR_G0CLA_A11 |	\			 MAMR_RLFA_1X	 | MAMR_WLFA_1X	   | MAMR_TLFA_4X)/* 9 column SDRAM */#define CFG_MAMR_9COL	((CFG_MAMR_PTA << MAMR_PTA_SHIFT)  | MAMR_PTAE	    |	\			 MAMR_AMA_TYPE_1 | MAMR_DSA_1_CYCL | MAMR_G0CLA_A10 |	\			 MAMR_RLFA_1X	 | MAMR_WLFA_1X	   | MAMR_TLFA_4X)/* * Internal Definitions * * Boot Flags */#define	BOOTFLAG_COLD	0x01		/* Normal Power-On: Boot from FLASH	*/#define BOOTFLAG_WARM	0x02		/* Software reboot			*/#define CONFIG_SCC1_ENET#define CONFIG_FEC_ENET#define CONFIG_ETHPRIME		"SCC ETHERNET"#endif	/* __CONFIG_H */

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲最大成人网4388xx| 久久天堂av综合合色蜜桃网| 亚洲女与黑人做爰| 91久久精品一区二区| 亚洲精品视频在线| 欧美日韩激情一区二区三区| 日韩和欧美一区二区三区| 91精品国产福利| 国产精品一区二区视频| 日本一区二区免费在线| 91亚洲精品乱码久久久久久蜜桃 | 日韩一区日韩二区| 色综合久久久久综合体| 亚洲成人黄色影院| 日韩欧美一级精品久久| 国产91对白在线观看九色| 亚洲欧洲在线观看av| 欧美亚洲一区二区在线观看| 视频一区二区三区在线| 精品福利在线导航| 97精品久久久午夜一区二区三区| 亚洲一区在线看| 日韩欧美黄色影院| 99久免费精品视频在线观看| 亚洲最大成人网4388xx| 精品国产乱码久久久久久图片 | 中文字幕一区二区三区蜜月| 在线免费不卡电影| 国模套图日韩精品一区二区 | 性欧美疯狂xxxxbbbb| 亚洲精品在线电影| 色哟哟国产精品免费观看| 日韩**一区毛片| 中文字幕在线一区| 日韩欧美国产精品一区| jvid福利写真一区二区三区| 蜜臀av性久久久久蜜臀av麻豆 | 日韩欧美电影在线| 波多野结衣在线aⅴ中文字幕不卡| 亚洲超碰97人人做人人爱| 国产午夜精品美女毛片视频| 欧美人妖巨大在线| 成人av在线资源| 美女精品一区二区| 亚洲精品中文在线影院| 国产精品国产自产拍高清av王其 | 欧美一区二区三区四区久久| 高清免费成人av| 蜜乳av一区二区| 亚洲午夜一二三区视频| 亚洲欧洲日韩一区二区三区| 26uuu久久综合| 欧美猛男男办公室激情| 一本久久综合亚洲鲁鲁五月天| 国产一区亚洲一区| 无码av免费一区二区三区试看| 中文一区二区在线观看| 亚洲精品一区二区三区99| 欧美久久久一区| 欧美伊人久久大香线蕉综合69| 国产.欧美.日韩| 国产高清久久久久| 韩国三级中文字幕hd久久精品| 日韩中文字幕亚洲一区二区va在线| 亚洲图片另类小说| 国产精品免费人成网站| 久久久久久麻豆| 久久在线免费观看| 久久天堂av综合合色蜜桃网| 精品欧美一区二区三区精品久久| 欧美精品一二三四| 欧美日韩成人综合在线一区二区| 日本高清不卡视频| 色综合久久久网| 欧美最新大片在线看| 日本高清免费不卡视频| 欧美性色欧美a在线播放| 91免费在线视频观看| 一本色道亚洲精品aⅴ| 日本精品视频一区二区| 色狠狠一区二区| 色av综合在线| 欧美亚洲精品一区| 欧美人伦禁忌dvd放荡欲情| 欧美色综合天天久久综合精品| 91黄视频在线观看| 欧美区在线观看| 日韩欧美国产午夜精品| 精品国产麻豆免费人成网站| 久久久欧美精品sm网站| 日本一区二区免费在线| 亚洲色图一区二区| 亚洲国产精品一区二区久久| 亚洲chinese男男1069| 麻豆免费看一区二区三区| 激情五月婷婷综合网| 国产成人在线影院| 99国产欧美另类久久久精品| 在线观看日韩电影| 91精品国产综合久久精品麻豆 | 国产盗摄精品一区二区三区在线 | 亚洲免费看黄网站| 亚洲一区二区中文在线| 日本不卡视频在线| 国产成人欧美日韩在线电影| 99精品黄色片免费大全| 欧美精品一卡二卡| 国产欧美精品在线观看| 亚洲午夜一二三区视频| 国产综合色精品一区二区三区| 波多野结衣中文字幕一区二区三区| 91免费看`日韩一区二区| 日韩一级欧美一级| 久久精品视频网| 一级中文字幕一区二区| 久久国产剧场电影| 99re这里都是精品| 日韩欧美国产精品| 亚洲伦理在线精品| 美美哒免费高清在线观看视频一区二区 | 久久精品一二三| 亚洲成av人片一区二区梦乃| 国产一区二区三区| 91精彩视频在线| 久久久国产精品午夜一区ai换脸| 亚洲一二三四区| 国产伦精品一区二区三区免费迷 | 一区二区三区欧美日韩| 久久疯狂做爰流白浆xx| 91久久线看在观草草青青| 精品国产乱码久久久久久闺蜜| 亚洲精品亚洲人成人网在线播放| 激情伊人五月天久久综合| 欧美日韩一区二区在线观看| 久久老女人爱爱| 日本一不卡视频| 色综合色综合色综合色综合色综合| 日韩精品一区二区在线| 亚洲精品va在线观看| 国产传媒久久文化传媒| 欧美一区二区三区四区在线观看 | 日本欧美久久久久免费播放网| 91丨九色丨蝌蚪丨老版| 久久蜜臀中文字幕| 日韩精品成人一区二区三区| 色94色欧美sute亚洲线路一ni| 2024国产精品| 奇米影视一区二区三区小说| 91成人网在线| 亚洲欧美中日韩| 成人精品小蝌蚪| 久久蜜桃av一区二区天堂| 美国十次综合导航| 在线播放欧美女士性生活| 亚洲一区二区精品视频| 99国产精品久久久久久久久久| 久久精品人人做人人综合 | 日本一区二区电影| 国产在线播放一区三区四| 日韩情涩欧美日韩视频| 天天色综合成人网| 欧美老肥妇做.爰bbww视频| 五月婷婷欧美视频| 欧美欧美欧美欧美首页| 亚洲r级在线视频| 欧美精选午夜久久久乱码6080| 亚洲激情男女视频| 色综合中文字幕国产| 精品欧美一区二区久久| 精品一区二区三区免费| 日韩视频一区二区在线观看| 奇米一区二区三区| 日韩一区二区三区精品视频| 日本成人在线视频网站| 日韩视频在线你懂得| 国产最新精品免费| 中文字幕乱码一区二区免费| 在线免费观看一区| 午夜精品一区二区三区电影天堂| 精品视频一区二区三区免费| 午夜精品123| 精品欧美一区二区在线观看| 国产乱人伦偷精品视频免下载| 久久久久久97三级| 9色porny自拍视频一区二区| 亚洲乱码国产乱码精品精小说| 欧美午夜影院一区| 日韩电影在线免费| 久久久久久久网| 91丨九色丨蝌蚪富婆spa| 亚洲18色成人| 久久在线免费观看| 99r国产精品| 免费在线成人网| 日本一区二区三区高清不卡| 91色视频在线| 蜜桃在线一区二区三区| 中文av一区二区| 欧美无乱码久久久免费午夜一区| 日本免费新一区视频|