亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? 個人在DSP2812中實現UDP通信,在CCS2000中測試通過.
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEB11:1;      // 11  Receive Channel enable bit 

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产精品欧美综合在线| 在线观看av一区| 宅男噜噜噜66一区二区66| 欧美专区亚洲专区| 色综合色综合色综合| 精品剧情在线观看| 国产suv精品一区二区883| 日韩午夜av一区| 国产一区二区按摩在线观看| 精品国产在天天线2019| 久久精品国产免费| 中文子幕无线码一区tr| www.综合网.com| 亚洲丝袜美腿综合| 制服丝袜亚洲精品中文字幕| 日韩成人一区二区| 日韩美女主播在线视频一区二区三区| 蜜臀精品久久久久久蜜臀 | 欧美一级黄色片| 天天爽夜夜爽夜夜爽精品视频| 欧美精品123区| 久久精品免费看| 久久精品亚洲一区二区三区浴池| 国产精品影视在线| 亚洲欧美自拍偷拍| 欧美三区在线观看| 麻豆精品在线观看| 久久精品在线免费观看| 成人激情午夜影院| 亚洲最色的网站| 欧洲亚洲国产日韩| 免费国产亚洲视频| 中文字幕av一区二区三区高| 色婷婷香蕉在线一区二区| 亚洲国产婷婷综合在线精品| 日韩欧美国产成人一区二区| 国产精品69毛片高清亚洲| √…a在线天堂一区| 欧美日韩国产综合一区二区三区 | 精品91自产拍在线观看一区| 美女视频黄a大片欧美| 久久综合狠狠综合| 91久久精品网| 精品在线视频一区| 亚洲精品写真福利| 精品国产一区二区三区久久影院 | 一区二区高清在线| 欧美一区二区三区在线观看| 国产91对白在线观看九色| 亚洲一区二区精品视频| 亚洲一区在线视频| 国产亚洲精久久久久久| 国产成人精品一区二| 亚洲一区二区视频| 国产欧美一区二区三区沐欲| 成人av免费在线| 蜜臀av一区二区在线观看| 国产精品你懂的在线| 欧美一卡二卡三卡四卡| av中文字幕亚洲| 国产一区二区不卡老阿姨| 亚洲精品成人天堂一二三| 久久先锋资源网| 欧美精品日韩一区| 色婷婷av一区二区三区大白胸 | 在线播放中文字幕一区| 高清免费成人av| 日日欢夜夜爽一区| 尤物av一区二区| 综合电影一区二区三区 | 亚洲午夜精品网| 国产欧美一区二区三区在线老狼| 欧美理论电影在线| 国产精品影视在线观看| 亚洲成a人片在线不卡一二三区| 国产精品免费丝袜| 91麻豆精品国产91久久久使用方法| 成人av片在线观看| 国产成人精品亚洲777人妖| 日韩电影在线观看网站| 一区二区三区av电影| 久久精品一区二区三区av| 欧美一区二区免费| 欧美精品在线一区二区三区| av亚洲精华国产精华精华| 国产精品1区2区| 日本不卡一二三| 日韩国产精品久久| 亚洲成av人片在线观看无码| 亚洲精品免费在线观看| 亚洲欧美一区二区在线观看| 国产偷国产偷精品高清尤物| 久久人人爽人人爽| 中文字幕一区二区三区乱码在线| 国产亚洲综合在线| 久久久www成人免费无遮挡大片| 91精品国产综合久久久蜜臀粉嫩| 欧美日韩精品欧美日韩精品一| 色域天天综合网| 91免费版在线看| 91福利国产精品| 色狠狠av一区二区三区| 色妹子一区二区| 一本久道久久综合中文字幕| 99久久伊人久久99| 91一区二区三区在线观看| 94色蜜桃网一区二区三区| 91色婷婷久久久久合中文| 99精品欧美一区二区蜜桃免费| 激情深爱一区二区| 国产高清一区日本| 91亚洲男人天堂| 欧美视频完全免费看| 欧美日韩一区三区| 日韩视频免费观看高清完整版 | 综合久久久久久| 在线日韩av片| 91精品国产综合久久蜜臀| 欧美高清在线视频| 日韩国产成人精品| av一区二区久久| 欧美本精品男人aⅴ天堂| 亚洲女人****多毛耸耸8| 日韩电影在线免费观看| 成人性生交大片免费看中文网站| 91啪九色porn原创视频在线观看| 欧美一卡在线观看| 亚洲精品中文字幕在线观看| 美女被吸乳得到大胸91| 91免费观看视频在线| 亚洲精品在线观| 天天影视涩香欲综合网| 成人av免费在线| 精品国产一区二区三区久久久蜜月 | 337p亚洲精品色噜噜| 中文无字幕一区二区三区| 午夜欧美大尺度福利影院在线看| 国产成人精品影视| 欧美一区二区三区在| 亚洲精品国产精华液| 国产精品香蕉一区二区三区| 欧美日韩国产高清一区二区 | 国内精品国产三级国产a久久| 91久久精品一区二区| 中文文精品字幕一区二区| 美腿丝袜亚洲三区| 欧美三级视频在线观看| 亚洲视频 欧洲视频| 国产成人亚洲综合色影视| 欧美电影精品一区二区| 丝瓜av网站精品一区二区| 91久久精品一区二区| 国产精品大尺度| 成人性生交大片免费| 久久午夜色播影院免费高清 | 国产一区二三区好的| 6080yy午夜一二三区久久| 亚洲黄一区二区三区| av综合在线播放| 国产精品污www在线观看| 国内精品不卡在线| 日韩欧美国产综合在线一区二区三区| 婷婷六月综合网| 欧美吞精做爰啪啪高潮| 一区二区三区免费看视频| 91在线视频观看| 中文字幕亚洲在| 91在线观看成人| 亚洲天堂成人在线观看| 99国产精品视频免费观看| 国产精品电影一区二区| 日韩精品一区二区三区在线播放| 日本中文一区二区三区| 日韩一级二级三级| 极品少妇xxxx精品少妇偷拍| 精品处破学生在线二十三| 韩国av一区二区三区四区| 久久网这里都是精品| 国产91丝袜在线观看| 亚洲人成7777| 欧美日产国产精品| 日韩国产精品91| 精品国产一区二区三区久久影院| 国产在线视频一区二区| 国产欧美一区二区精品秋霞影院| 国产激情视频一区二区在线观看 | 波多野结衣在线一区| 17c精品麻豆一区二区免费| 日本精品一区二区三区四区的功能| 亚洲色图视频免费播放| 欧美性猛片aaaaaaa做受| 日韩国产成人精品| 精品卡一卡二卡三卡四在线| 国产成人免费视频精品含羞草妖精| 国产精品国产三级国产aⅴ入口| 99久久免费国产| 日韩激情一区二区| 欧美极品xxx| 欧美日韩国产首页在线观看| 日韩高清不卡一区|