亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來(lái)到蟲(chóng)蟲(chóng)下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲(chóng)蟲(chóng)下載站

?? dsp28_mcbsp.h

?? 個(gè)人在DSP2812中實(shí)現(xiàn)UDP通信,在CCS2000中測(cè)試通過(guò).
?? H
?? 第 1 頁(yè) / 共 3 頁(yè)
字號(hào):
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEB11:1;      // 11  Receive Channel enable bit 

?? 快捷鍵說(shuō)明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
日韩三级在线免费观看| 日韩欧美国产综合| 91丨九色丨蝌蚪丨老版| 亚洲午夜在线视频| 欧美国产一区视频在线观看| 欧美午夜精品一区二区蜜桃| 国产v日产∨综合v精品视频| 日本最新不卡在线| 亚洲欧美国产77777| 久久九九久久九九| 欧美色欧美亚洲另类二区| 国产91在线看| 久久 天天综合| 天天射综合影视| 亚洲欧美日韩成人高清在线一区| 精品国产乱子伦一区| 欧美日韩国产经典色站一区二区三区| 99r国产精品| 成人永久aaa| 国产一区二区在线看| 美女一区二区三区在线观看| 午夜精品一区二区三区免费视频| 亚洲免费在线视频| 日韩理论电影院| 国产精品成人网| 国产精品视频免费| 中文字幕欧美国产| 国产欧美日韩卡一| 久久精品日产第一区二区三区高清版| 精品久久久久香蕉网| 日韩三级在线观看| 日韩一二三区不卡| 日韩视频免费观看高清完整版在线观看 | www.日韩在线| 国产精品66部| 丁香婷婷深情五月亚洲| 高清不卡一区二区在线| 福利一区福利二区| www.亚洲色图.com| 99re视频这里只有精品| 91麻豆.com| 欧美亚洲日本一区| 欧美喷水一区二区| 日韩午夜小视频| 亚洲精品一区在线观看| 久久一区二区三区国产精品| 久久精品视频免费| 一区在线观看免费| 一区二区久久久| 亚洲电影欧美电影有声小说| 亚洲国产aⅴ天堂久久| 成人午夜av影视| 顶级嫩模精品视频在线看| av影院午夜一区| 91传媒视频在线播放| 欧美日韩国产一区| 日韩一二在线观看| 久久久久久亚洲综合影院红桃| 国产性做久久久久久| 中文字幕一区二区三区在线播放| 亚洲欧美偷拍卡通变态| 天堂午夜影视日韩欧美一区二区| 青青草91视频| 国产成人一区二区精品非洲| 91视频国产观看| 91精品国产福利| 国产农村妇女毛片精品久久麻豆 | 国产精品蜜臀av| 一级日本不卡的影视| 日韩不卡在线观看日韩不卡视频| 久久 天天综合| 91丨九色porny丨蝌蚪| 正在播放一区二区| 国产欧美精品一区二区色综合| 亚洲乱码国产乱码精品精的特点 | 狠狠色丁香久久婷婷综| 成人黄色av电影| 欧美日韩国产乱码电影| 久久久久久久国产精品影院| 亚洲精品免费播放| 久久国内精品视频| 色呦呦国产精品| 精品福利一区二区三区| 亚洲色图一区二区三区| 美女在线一区二区| 91浏览器入口在线观看| 欧美成人高清电影在线| 亚洲欧洲日本在线| 久久国产精品免费| 日本二三区不卡| 亚洲精品日韩专区silk | 欧美综合亚洲图片综合区| 精品毛片乱码1区2区3区| 亚洲人快播电影网| 国产一区久久久| 欧美精品123区| 亚洲欧美色图小说| 国产乱妇无码大片在线观看| 欧美日本国产视频| 亚洲欧美日韩国产中文在线| 国产成人在线视频免费播放| 欧美一区二区精品在线| 亚洲免费成人av| 国产盗摄一区二区| 日韩一级片在线观看| 亚洲成人动漫在线观看| 91香蕉视频mp4| 国产日韩欧美不卡在线| 久久精品72免费观看| 欧美日韩一区成人| 亚洲精品免费在线播放| 成人免费不卡视频| 久久久欧美精品sm网站| 久色婷婷小香蕉久久| 91精品国产麻豆| 亚洲成a人片在线不卡一二三区| 在线观看日韩电影| 精品久久国产字幕高潮| 日韩精品一卡二卡三卡四卡无卡| 在线一区二区三区四区五区| 中文字幕免费不卡| 欧美高清精品3d| 精品剧情v国产在线观看在线| 国产婷婷精品av在线| 极品美女销魂一区二区三区 | 国产精品香蕉一区二区三区| 日韩一区二区精品在线观看| 日韩影院精彩在线| 欧美一级日韩不卡播放免费| 亚洲成人免费在线观看| 欧美日韩一二区| 国产一区二区主播在线| 日韩欧美一区在线| 久久精品噜噜噜成人88aⅴ| 日韩无一区二区| 久久电影网站中文字幕| 2024国产精品| 国产一区二区看久久| 国产香蕉久久精品综合网| 国产盗摄视频一区二区三区| 久久九九影视网| av中文字幕在线不卡| 亚洲欧美一区二区三区极速播放| 色综合夜色一区| 亚洲一二三专区| 91精品一区二区三区久久久久久 | 国产一区二区三区免费观看| 精品国产一区二区三区不卡| 国产综合成人久久大片91| 久久久久久综合| 成人ar影院免费观看视频| 亚洲人成网站影音先锋播放| 欧美影院精品一区| 日本三级亚洲精品| 久久久蜜桃精品| 99久久精品国产一区二区三区| 亚洲精品综合在线| 5566中文字幕一区二区电影 | 色婷婷激情久久| 亚洲午夜一区二区| 日韩一级在线观看| www.性欧美| 午夜伦欧美伦电影理论片| 欧美精品一区二区三区在线播放| 成人午夜又粗又硬又大| 亚洲九九爱视频| 91精品国产综合久久久久久久久久| 激情另类小说区图片区视频区| 国产精品国产自产拍高清av| 欧美日韩中文精品| 国产专区综合网| 一区二区三区四区五区视频在线观看| 欧美日韩aaa| 国产激情一区二区三区桃花岛亚洲| 中文字幕一区二区三区色视频| 欧美日韩国产免费一区二区| 欧美三日本三级三级在线播放| 人人狠狠综合久久亚洲| 亚洲国产精品传媒在线观看| 精品视频一区二区不卡| 国产精品影视网| 亚洲电影一级片| 国产精品色哟哟| 欧美一区二区私人影院日本| www.欧美日韩| 久久av中文字幕片| 洋洋av久久久久久久一区| 精品福利视频一区二区三区| 色婷婷精品久久二区二区蜜臀av| 国内成人免费视频| 一区二区三区在线看| 国产亚洲精品免费| 欧美一区二区三区在线观看 | 色综合久久久久综合体桃花网| 美洲天堂一区二卡三卡四卡视频| 亚洲日韩欧美一区二区在线| 久久综合久久综合亚洲| 欧美美女网站色| 一本一本久久a久久精品综合麻豆| 精品一区二区免费在线观看|