亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? TI F2812 dsp sci source code
?? H
字號:

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

extern unsigned int Sci_VarRx[100];
extern unsigned int i,j;
extern unsigned int Send_Flag;

#endif  // end of DSP28_SCI_H definition

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美大片日本大片免费观看| 欧美日韩aaaaa| 青草av.久久免费一区| 亚洲影院在线观看| 亚洲综合色丁香婷婷六月图片| 中文字幕亚洲欧美在线不卡| 成人免费视频在线观看| 亚洲日本护士毛茸茸| 亚洲一区视频在线观看视频| 午夜视频一区二区| 精品一区二区三区免费| 国产精品99精品久久免费| 国产高清久久久| 日本乱人伦一区| 91精品国产欧美一区二区18| 日韩欧美一级片| 中文字幕欧美区| 国产大陆精品国产| 成人av第一页| 在线免费亚洲电影| 日韩视频一区二区三区在线播放| 精品不卡在线视频| 一区二区三区日本| 久久精品国产99| 色综合久久久久综合体桃花网| 欧美理论电影在线| 欧美极品aⅴ影院| 亚洲va欧美va天堂v国产综合| 蜜桃av一区二区三区电影| 成人app下载| 日韩一区二区影院| 亚洲欧美怡红院| 美国欧美日韩国产在线播放| 成人免费观看av| 日韩精品一区二区三区视频在线观看 | 久久先锋影音av鲁色资源| 中文字幕第一区第二区| 日日嗨av一区二区三区四区| 福利一区福利二区| 91精品国产欧美一区二区18| 国产精品国产成人国产三级 | 久久亚洲综合色| 亚洲影院免费观看| 国产91精品入口| 欧美一区2区视频在线观看| 亚洲欧美综合另类在线卡通| 裸体健美xxxx欧美裸体表演| 99re这里都是精品| 精品国产乱码久久久久久老虎| 亚洲一二三专区| 91麻豆免费视频| 国产免费成人在线视频| 美国三级日本三级久久99| 欧美三电影在线| 亚洲欧美激情一区二区| 国产.欧美.日韩| 精品国产一区久久| 午夜成人免费电影| 欧美亚洲丝袜传媒另类| 中文字幕日本不卡| 波多野结衣亚洲| 中日韩av电影| 韩国av一区二区| 精品国产一区二区三区久久久蜜月| 亚洲国产视频直播| 日本高清不卡aⅴ免费网站| 中文字幕在线一区免费| 风间由美一区二区av101| 亚洲国产美国国产综合一区二区| 99久久综合99久久综合网站| 欧美国产欧美综合| 国产成人激情av| 亚洲国产精品精华液ab| 成人免费va视频| 中文字幕视频一区| 91视频免费播放| 一区二区三区精品| 91成人国产精品| 亚洲国产精品久久一线不卡| 在线免费观看一区| 午夜精品福利一区二区三区av| 欧美吻胸吃奶大尺度电影| 亚洲一区二区欧美日韩| 欧美高清激情brazzers| 日本亚洲欧美天堂免费| 日韩免费看网站| 从欧美一区二区三区| 国产精品久久久久aaaa| 色婷婷久久久综合中文字幕| 亚洲一区二区三区四区五区黄 | 国产福利一区在线观看| 中文字幕精品一区| 色综合久久久久久久久久久| 亚洲一区二区综合| 日韩欧美高清一区| 成人小视频免费观看| 亚洲欧美激情小说另类| 91精品国产免费| 国产成人免费视频| 亚洲在线视频免费观看| 欧美xxxx老人做受| 91猫先生在线| 久久成人羞羞网站| 亚洲啪啪综合av一区二区三区| 91精品国产色综合久久不卡蜜臀 | 亚洲久草在线视频| 日韩欧美一二区| 99热在这里有精品免费| 奇米888四色在线精品| 国产精品毛片久久久久久久| 精品视频123区在线观看| 国产精品18久久久| 午夜久久久久久| 中文字幕在线不卡一区| 8v天堂国产在线一区二区| jvid福利写真一区二区三区| 五月婷婷色综合| 国产精品久久久久久亚洲伦| 欧美一区二区性放荡片| 在线视频欧美区| 国产精一品亚洲二区在线视频| 亚洲高清三级视频| 综合中文字幕亚洲| 国产偷国产偷精品高清尤物 | 亚洲成人综合网站| 日本一区二区免费在线| 欧美一个色资源| 欧美亚洲尤物久久| 91在线高清观看| 国产丶欧美丶日本不卡视频| 麻豆精品一区二区av白丝在线| 一卡二卡三卡日韩欧美| 国产精品久久777777| 国产网站一区二区| 精品国产一区二区亚洲人成毛片| 欧美精品免费视频| 在线免费亚洲电影| 欧洲国产伦久久久久久久| 9i在线看片成人免费| 从欧美一区二区三区| 久久97超碰色| 精品一区二区三区免费毛片爱| 日韩精品视频网| 日韩va亚洲va欧美va久久| 亚洲一区二区三区不卡国产欧美| 一区二区三区在线观看国产 | 精品国产欧美一区二区| 欧美一区二区黄色| 欧美日韩国产精品成人| 欧洲精品视频在线观看| 欧美日韩一区在线观看| 欧美日韩一区二区三区四区五区| 欧美日韩一级视频| 91精品国产综合久久精品图片 | 久久先锋影音av鲁色资源网| 精品国产电影一区二区| 精品少妇一区二区三区日产乱码| 精品精品国产高清a毛片牛牛| 欧美xfplay| 国产偷国产偷亚洲高清人白洁 | 国模大尺度一区二区三区| 国产一区二区三区国产| 国产传媒一区在线| 一本大道av一区二区在线播放| 欧美三级蜜桃2在线观看| 91精品国产品国语在线不卡| 欧美r级在线观看| 国产精品女上位| 亚洲综合色视频| 卡一卡二国产精品 | 欧美日韩一区在线| 日韩欧美电影在线| 国产女人18水真多18精品一级做| 中文字幕在线视频一区| 天堂精品中文字幕在线| 国产一区啦啦啦在线观看| 99精品偷自拍| 欧美一区二区黄| 国产精品电影一区二区三区| 亚洲h在线观看| 国产一区不卡精品| 在线看日韩精品电影| 亚洲精品一区二区三区福利 | 另类小说图片综合网| 粉嫩一区二区三区在线看| 欧美性猛交一区二区三区精品| 日韩精品一区二区三区四区视频| 亚洲欧美怡红院| 极品少妇xxxx精品少妇偷拍| 91香蕉视频污在线| 久久久蜜臀国产一区二区| 亚洲自拍都市欧美小说| 丁香婷婷深情五月亚洲| 欧美精品视频www在线观看 | 国产精品乡下勾搭老头1| 在线视频国产一区| 国产精品国产三级国产aⅴ中文| 免费成人在线影院| 欧美专区在线观看一区| 国产精品第13页|