亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來(lái)到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? lpc2300.s

?? 基于LPC2368的LCD控制程序
?? S
?? 第 1 頁(yè) / 共 2 頁(yè)
字號(hào):
;/*****************************************************************************/
;/* LPC2300.S: Startup file for Philips LPC2300 device series                 */
;/*****************************************************************************/
;/* <<< Use Configuration Wizard in Context Menu >>>                          */
;/*****************************************************************************/
;/* This file is part of the uVision/ARM development tools.                   */
;/* Copyright (c) 2006 Keil - An ARM Company. All rights reserved.            */
;/* This software may only be used under the terms of a valid, current,       */
;/* end user licence from KEIL for a compatible version of KEIL software      */
;/* development tools. Nothing else gives you the right to use this software. */
;/*****************************************************************************/


;/*
; *  The LPC2300.S code is executed after CPU Reset. This file may be 
; *  translated with the following SET symbols. In uVision these SET 
; *  symbols are entered under Options - ASM - Define.
; *
; *  REMAP: when set the startup code initializes the register MEMMAP 
; *  which overwrites the settings of the CPU configuration pins. The 
; *  startup and interrupt vectors are remapped from:
; *     0x00000000  default setting (not remapped)
; *     0x40000000  when RAM_MODE is used
; *
; *  RAM_MODE: when set the device is configured for code execution
; *  from on-chip RAM starting at address 0x40000000. 
; */


; Standard definitions of Mode bits and Interrupt (I & F) flags in PSRs

Mode_USR        EQU     0x10
Mode_FIQ        EQU     0x11
Mode_IRQ        EQU     0x12
Mode_SVC        EQU     0x13
Mode_ABT        EQU     0x17
Mode_UND        EQU     0x1B
Mode_SYS        EQU     0x1F

I_Bit           EQU     0x80            ; when I bit is set, IRQ is disabled
F_Bit           EQU     0x40            ; when F bit is set, FIQ is disabled


;// <h> Stack Configuration (Stack Sizes in Bytes)
;//   <o0> Undefined Mode      <0x0-0xFFFFFFFF:8>
;//   <o1> Supervisor Mode     <0x0-0xFFFFFFFF:8>
;//   <o2> Abort Mode          <0x0-0xFFFFFFFF:8>
;//   <o3> Fast Interrupt Mode <0x0-0xFFFFFFFF:8>
;//   <o4> Interrupt Mode      <0x0-0xFFFFFFFF:8>
;//   <o5> User/System Mode    <0x0-0xFFFFFFFF:8>
;// </h>

UND_Stack_Size  EQU     0x00000000
SVC_Stack_Size  EQU     0x00000008
ABT_Stack_Size  EQU     0x00000000
FIQ_Stack_Size  EQU     0x00000000
IRQ_Stack_Size  EQU     0x00000100
USR_Stack_Size  EQU     0x00000400

Stack_Size      EQU     (UND_Stack_Size + SVC_Stack_Size + ABT_Stack_Size + \
                         FIQ_Stack_Size + IRQ_Stack_Size + USR_Stack_Size)

                AREA    STACK, NOINIT, READWRITE, ALIGN=3
Stack_Mem       SPACE   Stack_Size

Stack_Top       EQU     Stack_Mem + Stack_Size


;// <h> Heap Configuration
;//   <o>  Heap Size (in Bytes) <0x0-0xFFFFFFFF>
;// </h>

Heap_Size       EQU     0x00000000

                AREA    HEAP, NOINIT, READWRITE, ALIGN=3
Heap_Mem        SPACE   Heap_Size


; System Control Block (SCB) Module Definitions
SCB_BASE        EQU     0xE01FC000      ; SCB Base Address
PLLCON_OFS      EQU     0x80            ; PLL Control Offset
PLLCFG_OFS      EQU     0x84            ; PLL Configuration Offset
PLLSTAT_OFS     EQU     0x88            ; PLL Status Offset
PLLFEED_OFS     EQU     0x8C            ; PLL Feed Offset
CCLKCFG_OFS     EQU     0x104           ; CPU Clock Divider Reg Offset
USBCLKCFG_OFS   EQU     0x108           ; USB Clock Divider Reg Offset
CLKSRCSEL_OFS   EQU     0x10C           ; Clock Source Sel Reg Offset
SCS_OFS         EQU     0x1A0           ; Sys Control and Status Reg Offset
PCLKSEL0_OFS    EQU     0x1A8           ; Periph Clock Sel Reg 0 Offset
PCLKSEL1_OFS    EQU     0x1AC           ; Periph Clock Sel Reg 0 Offset

; Constants
OSCRANGE        EQU     (1<<4)          ; Oscillator Range Select
OSCEN           EQU     (1<<5)          ; Main oscillator Enable
OSCSTAT         EQU     (1<<6)          ; Main Oscillator Status
PLLCON_PLLE     EQU     (1<<0)          ; PLL Enable
PLLCON_PLLC     EQU     (1<<1)          ; PLL Connect
PLLSTAT_M       EQU     (0x7FFF<<0)     ; PLL M Value
PLLSTAT_N       EQU     (0xFF<<16)      ; PLL N Value
PLLSTAT_PLOCK   EQU     (1<<26)         ; PLL Lock Status

;// <e> Clock Setup
;//   <h> System Controls and Status Register (SYS)
;//     <o1.4>    OSCRANGE: Main Oscillator Range Select
;//                     <0=>  1 MHz to 20 MHz
;//                     <1=> 15 MHz to 24 MHz
;//     <e1.5>       OSCEN: Main Oscillator Enable
;//     </e>
;//   </h>
;//
;//   <h> PLL Clock Source Select Register (CLKSRCSEL)
;//     <o2.0..1>   CLKSRC: PLL Clock Source Selection
;//                     <0=> Internal RC oscillator
;//                     <1=> Main oscillator
;//                     <1=> RTC oscillator
;//   </h>
;//
;//   <h> PLL Configuration Register (PLLCFG)
;//                     <i> PLL_clk = (2* M * PLL_clk_src) / N
;//     <o3.0..14>    MSEL: PLL Multiplier Selection
;//                     <1-32768><#-1>
;//                     <i> M Value
;//     <o3.16..23>   NSEL: PLL Divider Selection
;//                     <1-256><#-1>
;//                     <i> N Value
;//   </h>
;//
;//   <h> CPU Clock Configuration Register (CCLKCFG)
;//     <o4.0..7>  CCLKSEL: Divide Value for CPU Clock from PLL
;//                     <1-256><#-1>
;//   </h>
;//
;//   <h> USB Clock Configuration Register (USBCLKCFG)
;//     <o5.0..3>   USBSEL: Divide Value for USB Clock from PLL
;//                     <1-16><#-1>
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 0 (PCLKSEL0)
;//     <o6.0..1>      PCLK_WDT: Peripheral Clock Selection for WDT
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.2..3>   PCLK_TIMER0: Peripheral Clock Selection for TIMER0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.4..5>   PCLK_TIMER1: Peripheral Clock Selection for TIMER1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.6..7>    PCLK_UART0: Peripheral Clock Selection for UART0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.8..9>    PCLK_UART1: Peripheral Clock Selection for UART1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.10..11>   PCLK_PWM0: Peripheral Clock Selection for PWM0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.12..13>   PCLK_PWM1: Peripheral Clock Selection for PWM1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.14..15>   PCLK_I2C0: Peripheral Clock Selection for I2C0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.16..17>    PCLK_SPI: Peripheral Clock Selection for SPI
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.18..19>    PCLK_RTC: Peripheral Clock Selection for RTC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.20..21>   PCLK_SSP1: Peripheral Clock Selection for SSP1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.22..23>    PCLK_DAC: Peripheral Clock Selection for DAC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.24..25>    PCLK_ADC: Peripheral Clock Selection for ADC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.26..27>   PCLK_CAN1: Peripheral Clock Selection for CAN1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.28..29>   PCLK_CAN2: Peripheral Clock Selection for CAN2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.30..31>    PCLK_ACF: Peripheral Clock Selection for ACF
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 1 (PCLKSEL1)
;//     <o7.0..1>  PCLK_BAT_RAM: Peripheral Clock Selection for the Battery Supported RAM
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.2..3>     PCLK_GPIO: Peripheral Clock Selection for GPIOs
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.4..5>      PCLK_PCB: Peripheral Clock Selection for Pin Connect Block
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.6..7>     PCLK_I2C1: Peripheral Clock Selection for I2C1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.10..11>   PCLK_SSP0: Peripheral Clock Selection for SSP0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.12..13> PCLK_TIMER2: Peripheral Clock Selection for TIMER2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.14..15> PCLK_TIMER3: Peripheral Clock Selection for TIMER3
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2

?? 快捷鍵說(shuō)明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
午夜久久久久久电影| 亚洲一区二区三区精品在线| 色婷婷av一区二区| 久久99深爱久久99精品| 亚洲精品久久久久久国产精华液| 欧美一区二区三区爱爱| 91热门视频在线观看| 国产美女av一区二区三区| 亚洲一区二区三区国产| 国产精品美女久久久久av爽李琼 | 一区二区三区四区国产精品| 国产成人h网站| 日本欧美一区二区三区乱码| 亚洲精品国产品国语在线app| 久久久激情视频| 欧美一级高清大全免费观看| 欧美在线观看你懂的| 粉嫩av一区二区三区粉嫩| 久久99国产精品久久99| 天堂精品中文字幕在线| 亚洲一级在线观看| 亚洲美女一区二区三区| 国产精品女主播av| 国产欧美一区二区三区在线老狼| 日韩欧美国产午夜精品| 91精品国产乱| 51精品久久久久久久蜜臀| 欧美性色欧美a在线播放| 色综合久久久久综合体| 成人激情视频网站| 国产ts人妖一区二区| 国产精品亚洲视频| 日韩视频一区二区| 欧美一二三四区在线| 欧美一区二区三区在| 91精品国产福利| 欧美一区二区免费视频| 欧美精品色一区二区三区| 在线免费av一区| 在线看一区二区| 欧美日韩久久不卡| 5月丁香婷婷综合| 日韩欧美亚洲另类制服综合在线| 欧美一区二区三区在线观看视频| 日韩视频免费观看高清完整版在线观看| 欧美日韩精品免费观看视频| 欧美群妇大交群的观看方式| 91麻豆精品国产综合久久久久久| 欧美精品一二三| 精品久久久影院| 国产午夜久久久久| 国产精品高潮久久久久无| 亚洲男人天堂av网| 调教+趴+乳夹+国产+精品| 美女在线观看视频一区二区| 精品一区二区三区蜜桃| 黄色小说综合网站| 99久久国产综合精品麻豆| 一本到高清视频免费精品| 欧洲精品一区二区三区在线观看| 欧美曰成人黄网| 日韩一区二区免费高清| 精品少妇一区二区三区在线播放| 久久九九影视网| 亚洲免费成人av| 欧美系列一区二区| 3751色影院一区二区三区| 精品国产一区二区国模嫣然| 国产精品色在线| 亚洲一区二区三区国产| 激情综合亚洲精品| 99热99精品| 日韩一区二区三区av| 欧美激情一区二区三区全黄| 亚洲激情自拍视频| 久久国产精品免费| 99久久精品免费看国产| 欧美巨大另类极品videosbest | 欧美一区二区免费| 国产偷v国产偷v亚洲高清| 亚洲精品一二三| 极品瑜伽女神91| 91丨porny丨户外露出| 欧美一级一级性生活免费录像| 国产精品色哟哟| 免费视频一区二区| 99国产精品久久| 欧美大胆一级视频| 亚洲精品视频在线看| 国产一区二区三区蝌蚪| 欧美在线免费视屏| 国产精品日日摸夜夜摸av| 奇米一区二区三区| 在线视频国产一区| 国产三级精品三级在线专区| 午夜精品久久久久久久久久| 成人精品在线视频观看| 欧美成人在线直播| 亚洲国产欧美在线| 99久久久久久| 国产亚洲精品福利| 麻豆视频一区二区| 欧美日本高清视频在线观看| 国产精品视频观看| 国产精品资源在线看| 717成人午夜免费福利电影| 亚洲精品一二三区| 99久久伊人久久99| 国产农村妇女毛片精品久久麻豆 | 欧美天堂一区二区三区| 国产欧美一区视频| 国产一区视频导航| 精品剧情v国产在线观看在线| 亚洲国产精品尤物yw在线观看| 成人免费黄色大片| 国产亚洲精品福利| 国产精品白丝av| wwwwxxxxx欧美| 免费三级欧美电影| 日韩一级大片在线| 亚洲va天堂va国产va久| 91福利在线观看| 亚洲主播在线播放| 91国偷自产一区二区三区观看| 中文字幕中文字幕一区二区 | 91精品国产综合久久久久| 亚洲一二三四久久| 91免费看片在线观看| 亚洲图片激情小说| 97久久超碰国产精品| 日韩理论片中文av| 国产精品免费观看视频| eeuss影院一区二区三区| 国产精品乱码一区二区三区软件| 国产精品一区二区男女羞羞无遮挡| 精品美女一区二区| 国产精品一二三四区| 国产偷国产偷亚洲高清人白洁| 国产一区二区三区精品视频| 国产亚洲欧美激情| 成人免费视频国产在线观看| 国产精品―色哟哟| 99免费精品在线观看| 一区二区三区在线不卡| 欧美日韩一区二区三区高清| 亚洲高清在线视频| 欧美一区二区三区在| 极品少妇xxxx偷拍精品少妇| 国产女主播一区| 91啪亚洲精品| 肉丝袜脚交视频一区二区| 日韩视频免费观看高清完整版 | 国产资源在线一区| 欧美国产精品v| 91在线观看免费视频| 亚洲国产日韩一级| 欧美一级搡bbbb搡bbbb| 韩国精品在线观看| 国产精品视频免费| 欧美视频日韩视频在线观看| 午夜精品免费在线| 欧美精品一区二区在线播放| 成人av在线资源网站| 亚洲国产精品久久人人爱| 欧美成人性战久久| 成人美女在线视频| 亚洲国产成人av| 久久久亚洲国产美女国产盗摄| 91香蕉国产在线观看软件| 日精品一区二区| 国产欧美日产一区| 欧美日韩一区二区三区不卡| 国内精品国产三级国产a久久| 中文字幕在线观看一区| 91精品在线观看入口| 成人伦理片在线| 日本美女一区二区三区| 亚洲欧美在线观看| 日韩欧美亚洲另类制服综合在线| 成人av免费在线观看| 视频一区在线播放| 中文字幕亚洲区| 日韩欧美一区二区在线视频| 99免费精品在线观看| 美美哒免费高清在线观看视频一区二区 | 色94色欧美sute亚洲线路二| 六月婷婷色综合| 一二三四区精品视频| 久久精品夜夜夜夜久久| 欧美日韩中文字幕一区二区| 国产成人综合亚洲91猫咪| 午夜精品一区在线观看| 国产精品久99| 精品日韩欧美在线| 精品视频999| 91在线播放网址| 国产精品一区三区| 久久综合综合久久综合| 亚洲制服欧美中文字幕中文字幕| 国产精品网曝门|