亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? lpc2300.s

?? 基于LPC2368的LCD控制程序
?? S
?? 第 1 頁 / 共 2 頁
字號:
;/*****************************************************************************/
;/* LPC2300.S: Startup file for Philips LPC2300 device series                 */
;/*****************************************************************************/
;/* <<< Use Configuration Wizard in Context Menu >>>                          */
;/*****************************************************************************/
;/* This file is part of the uVision/ARM development tools.                   */
;/* Copyright (c) 2006 Keil - An ARM Company. All rights reserved.            */
;/* This software may only be used under the terms of a valid, current,       */
;/* end user licence from KEIL for a compatible version of KEIL software      */
;/* development tools. Nothing else gives you the right to use this software. */
;/*****************************************************************************/


;/*
; *  The LPC2300.S code is executed after CPU Reset. This file may be 
; *  translated with the following SET symbols. In uVision these SET 
; *  symbols are entered under Options - ASM - Define.
; *
; *  REMAP: when set the startup code initializes the register MEMMAP 
; *  which overwrites the settings of the CPU configuration pins. The 
; *  startup and interrupt vectors are remapped from:
; *     0x00000000  default setting (not remapped)
; *     0x40000000  when RAM_MODE is used
; *
; *  RAM_MODE: when set the device is configured for code execution
; *  from on-chip RAM starting at address 0x40000000. 
; */


; Standard definitions of Mode bits and Interrupt (I & F) flags in PSRs

Mode_USR        EQU     0x10
Mode_FIQ        EQU     0x11
Mode_IRQ        EQU     0x12
Mode_SVC        EQU     0x13
Mode_ABT        EQU     0x17
Mode_UND        EQU     0x1B
Mode_SYS        EQU     0x1F

I_Bit           EQU     0x80            ; when I bit is set, IRQ is disabled
F_Bit           EQU     0x40            ; when F bit is set, FIQ is disabled


;// <h> Stack Configuration (Stack Sizes in Bytes)
;//   <o0> Undefined Mode      <0x0-0xFFFFFFFF:8>
;//   <o1> Supervisor Mode     <0x0-0xFFFFFFFF:8>
;//   <o2> Abort Mode          <0x0-0xFFFFFFFF:8>
;//   <o3> Fast Interrupt Mode <0x0-0xFFFFFFFF:8>
;//   <o4> Interrupt Mode      <0x0-0xFFFFFFFF:8>
;//   <o5> User/System Mode    <0x0-0xFFFFFFFF:8>
;// </h>

UND_Stack_Size  EQU     0x00000000
SVC_Stack_Size  EQU     0x00000008
ABT_Stack_Size  EQU     0x00000000
FIQ_Stack_Size  EQU     0x00000000
IRQ_Stack_Size  EQU     0x00000100
USR_Stack_Size  EQU     0x00000400

Stack_Size      EQU     (UND_Stack_Size + SVC_Stack_Size + ABT_Stack_Size + \
                         FIQ_Stack_Size + IRQ_Stack_Size + USR_Stack_Size)

                AREA    STACK, NOINIT, READWRITE, ALIGN=3
Stack_Mem       SPACE   Stack_Size

Stack_Top       EQU     Stack_Mem + Stack_Size


;// <h> Heap Configuration
;//   <o>  Heap Size (in Bytes) <0x0-0xFFFFFFFF>
;// </h>

Heap_Size       EQU     0x00000000

                AREA    HEAP, NOINIT, READWRITE, ALIGN=3
Heap_Mem        SPACE   Heap_Size


; System Control Block (SCB) Module Definitions
SCB_BASE        EQU     0xE01FC000      ; SCB Base Address
PLLCON_OFS      EQU     0x80            ; PLL Control Offset
PLLCFG_OFS      EQU     0x84            ; PLL Configuration Offset
PLLSTAT_OFS     EQU     0x88            ; PLL Status Offset
PLLFEED_OFS     EQU     0x8C            ; PLL Feed Offset
CCLKCFG_OFS     EQU     0x104           ; CPU Clock Divider Reg Offset
USBCLKCFG_OFS   EQU     0x108           ; USB Clock Divider Reg Offset
CLKSRCSEL_OFS   EQU     0x10C           ; Clock Source Sel Reg Offset
SCS_OFS         EQU     0x1A0           ; Sys Control and Status Reg Offset
PCLKSEL0_OFS    EQU     0x1A8           ; Periph Clock Sel Reg 0 Offset
PCLKSEL1_OFS    EQU     0x1AC           ; Periph Clock Sel Reg 0 Offset

; Constants
OSCRANGE        EQU     (1<<4)          ; Oscillator Range Select
OSCEN           EQU     (1<<5)          ; Main oscillator Enable
OSCSTAT         EQU     (1<<6)          ; Main Oscillator Status
PLLCON_PLLE     EQU     (1<<0)          ; PLL Enable
PLLCON_PLLC     EQU     (1<<1)          ; PLL Connect
PLLSTAT_M       EQU     (0x7FFF<<0)     ; PLL M Value
PLLSTAT_N       EQU     (0xFF<<16)      ; PLL N Value
PLLSTAT_PLOCK   EQU     (1<<26)         ; PLL Lock Status

;// <e> Clock Setup
;//   <h> System Controls and Status Register (SYS)
;//     <o1.4>    OSCRANGE: Main Oscillator Range Select
;//                     <0=>  1 MHz to 20 MHz
;//                     <1=> 15 MHz to 24 MHz
;//     <e1.5>       OSCEN: Main Oscillator Enable
;//     </e>
;//   </h>
;//
;//   <h> PLL Clock Source Select Register (CLKSRCSEL)
;//     <o2.0..1>   CLKSRC: PLL Clock Source Selection
;//                     <0=> Internal RC oscillator
;//                     <1=> Main oscillator
;//                     <1=> RTC oscillator
;//   </h>
;//
;//   <h> PLL Configuration Register (PLLCFG)
;//                     <i> PLL_clk = (2* M * PLL_clk_src) / N
;//     <o3.0..14>    MSEL: PLL Multiplier Selection
;//                     <1-32768><#-1>
;//                     <i> M Value
;//     <o3.16..23>   NSEL: PLL Divider Selection
;//                     <1-256><#-1>
;//                     <i> N Value
;//   </h>
;//
;//   <h> CPU Clock Configuration Register (CCLKCFG)
;//     <o4.0..7>  CCLKSEL: Divide Value for CPU Clock from PLL
;//                     <1-256><#-1>
;//   </h>
;//
;//   <h> USB Clock Configuration Register (USBCLKCFG)
;//     <o5.0..3>   USBSEL: Divide Value for USB Clock from PLL
;//                     <1-16><#-1>
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 0 (PCLKSEL0)
;//     <o6.0..1>      PCLK_WDT: Peripheral Clock Selection for WDT
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.2..3>   PCLK_TIMER0: Peripheral Clock Selection for TIMER0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.4..5>   PCLK_TIMER1: Peripheral Clock Selection for TIMER1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.6..7>    PCLK_UART0: Peripheral Clock Selection for UART0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.8..9>    PCLK_UART1: Peripheral Clock Selection for UART1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.10..11>   PCLK_PWM0: Peripheral Clock Selection for PWM0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.12..13>   PCLK_PWM1: Peripheral Clock Selection for PWM1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.14..15>   PCLK_I2C0: Peripheral Clock Selection for I2C0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.16..17>    PCLK_SPI: Peripheral Clock Selection for SPI
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.18..19>    PCLK_RTC: Peripheral Clock Selection for RTC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.20..21>   PCLK_SSP1: Peripheral Clock Selection for SSP1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.22..23>    PCLK_DAC: Peripheral Clock Selection for DAC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.24..25>    PCLK_ADC: Peripheral Clock Selection for ADC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.26..27>   PCLK_CAN1: Peripheral Clock Selection for CAN1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.28..29>   PCLK_CAN2: Peripheral Clock Selection for CAN2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.30..31>    PCLK_ACF: Peripheral Clock Selection for ACF
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 1 (PCLKSEL1)
;//     <o7.0..1>  PCLK_BAT_RAM: Peripheral Clock Selection for the Battery Supported RAM
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.2..3>     PCLK_GPIO: Peripheral Clock Selection for GPIOs
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.4..5>      PCLK_PCB: Peripheral Clock Selection for Pin Connect Block
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.6..7>     PCLK_I2C1: Peripheral Clock Selection for I2C1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.10..11>   PCLK_SSP0: Peripheral Clock Selection for SSP0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.12..13> PCLK_TIMER2: Peripheral Clock Selection for TIMER2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.14..15> PCLK_TIMER3: Peripheral Clock Selection for TIMER3
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲人成网站色在线观看| 5月丁香婷婷综合| 色天使久久综合网天天| 欧美综合色免费| 日韩一卡二卡三卡| 欧美一级艳片视频免费观看| 国产亚洲欧美在线| 一二三四区精品视频| 久久99国产乱子伦精品免费| 成人毛片视频在线观看| 91成人看片片| 久久久美女艺术照精彩视频福利播放| 国产精品久久久久久久久免费桃花 | 欧美国产日韩在线观看| 一区二区三区精品| 看片的网站亚洲| 91搞黄在线观看| 国产日韩亚洲欧美综合| 日本成人在线一区| 91丨九色丨国产丨porny| 精品国产免费人成电影在线观看四季| 中文字幕色av一区二区三区| 久久99精品一区二区三区三区| 99精品黄色片免费大全| 国产亚洲一区字幕| 日韩电影免费在线观看网站| 成人免费黄色在线| 久久综合九色综合97婷婷女人| 国产精品色哟哟| 久久66热re国产| 2023国产精品| 国产精品99久久久久久有的能看 | 在线精品视频免费观看| 亚洲美女在线国产| 91在线云播放| 亚洲精品欧美在线| 欧美视频一区二区三区| 亚洲国产欧美在线人成| 欧美日韩一区久久| 日韩精品成人一区二区在线| 欧美一级高清片在线观看| 图片区小说区国产精品视频| 欧美久久久久中文字幕| 麻豆精品久久久| 久久久蜜桃精品| av网站免费线看精品| 一区二区三区中文字幕在线观看| 91香蕉视频污在线| 亚洲福利视频三区| 欧美一级欧美三级在线观看| 免费精品视频最新在线| 国产清纯白嫩初高生在线观看91 | 亚洲第一在线综合网站| 亚洲观看高清完整版在线观看| 亚洲永久免费av| 欧美一区二区三区四区久久| 欧美精品aⅴ在线视频| 欧美一区二区三区影视| 国产亚洲欧美一区在线观看| 亚洲成人资源在线| 成人一级黄色片| 精品国产91乱码一区二区三区| 亚洲黄色小视频| 91在线观看一区二区| 国产人伦精品一区二区| 久久精品国产99| 欧美va在线播放| 日韩av中文在线观看| 91精品国产综合久久香蕉麻豆| 亚洲午夜日本在线观看| 欧美日韩中文字幕一区二区| 一区二区不卡在线播放 | 精品国产污污免费网站入口 | 精品视频一区三区九区| 亚洲综合色区另类av| 欧美午夜精品理论片a级按摩| 亚洲午夜免费视频| 日韩欧美一区中文| 色呦呦一区二区三区| 色婷婷综合久久| 成人高清视频免费观看| 国产欧美精品一区二区色综合 | 69堂成人精品免费视频| 狠狠色狠狠色综合系列| 国产精品二三区| av欧美精品.com| 69成人精品免费视频| 婷婷国产在线综合| 久久视频一区二区| 95精品视频在线| 亚洲成人动漫在线免费观看| 日韩女优电影在线观看| 不卡视频在线看| 久久精品国产色蜜蜜麻豆| 国产欧美日韩精品一区| 欧美一区二区免费| 欧美亚洲综合在线| 色综合天天综合狠狠| 韩国av一区二区三区在线观看| 亚洲男人的天堂在线观看| 国产99久久精品| 亚洲影院在线观看| 欧美激情一区二区三区不卡| 日韩欧美中文字幕一区| 欧美日韩高清一区二区| 色婷婷av一区二区| 国产69精品久久777的优势| 麻豆视频一区二区| 日韩av中文字幕一区二区三区| 一区二区三区四区中文字幕| 亚洲男同性恋视频| 亚洲日本青草视频在线怡红院| 久久精品国产精品亚洲精品| 亚洲欧美日韩国产另类专区 | 日韩欧美国产不卡| 日韩欧美国产一二三区| 欧美日韩国产综合久久 | 91精品福利在线一区二区三区| 91精品欧美福利在线观看| 欧洲中文字幕精品| 5566中文字幕一区二区电影| 91精品国产综合久久久久久久| 国产精品99久| 亚洲国产精品二十页| 在线区一区二视频| 欧美亚洲日本国产| 9久草视频在线视频精品| 成人性生交大片免费看在线播放| 精品一区二区三区在线观看 | 黑人精品欧美一区二区蜜桃| 人人狠狠综合久久亚洲| 国产精品一区二区x88av| 欧美日韩一级黄| 不卡av在线网| 久草中文综合在线| 国产成人在线观看免费网站| 成人精品在线视频观看| 在线亚洲一区观看| 久久精品一区二区三区不卡牛牛| 国产精品高清亚洲| 一区二区三区日本| 亚洲精品乱码久久久久| 极品少妇一区二区三区精品视频 | 国产精品视频在线看| 欧美日韩精品一区视频| 99视频在线观看一区三区| 99久久国产综合精品色伊| 精品视频一区二区不卡| 日韩一区在线免费观看| 国产91精品露脸国语对白| 欧美日韩中文精品| 国产精品国模大尺度视频| 天天影视网天天综合色在线播放| a美女胸又www黄视频久久| 精品久久久三级丝袜| 亚洲欧美日韩国产综合| 国产精品一二三区在线| 精品国产亚洲在线| 久久99久久99小草精品免视看| 欧美疯狂性受xxxxx喷水图片| 久久精品国产精品亚洲精品| 欧美一级爆毛片| 亚洲国产精品传媒在线观看| 国产精品1区二区.| 欧美蜜桃一区二区三区| 日韩av不卡在线观看| 日韩视频一区二区三区 | 91精品在线观看入口| 亚洲欧美aⅴ...| 日本道免费精品一区二区三区| 国产视频视频一区| 色综合久久久网| 男女视频一区二区| 欧美专区亚洲专区| 日韩av在线播放中文字幕| 欧美精品一二三四| 玖玖九九国产精品| 国产精品电影一区二区三区| 成人毛片视频在线观看| 国产香蕉久久精品综合网| av资源站一区| 石原莉奈在线亚洲三区| 精品国产a毛片| 一本大道久久精品懂色aⅴ| 九九视频精品免费| 国产一区二区三区观看| 欧美人伦禁忌dvd放荡欲情| 国产真实乱对白精彩久久| 午夜精品久久久久久久99樱桃| 日韩精品一区二区三区在线观看 | 久久久国产精华| 色香蕉久久蜜桃| 精品一区二区三区香蕉蜜桃| 亚洲成年人影院| 国产精品麻豆欧美日韩ww| 欧美另类z0zxhd电影| 久久伊人中文字幕| 成人免费观看av| 日韩中文字幕91| 亚洲成人激情社区|