亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dist_calc.syr

?? 卷積碼(2
?? SYR
字號:
Release 7.1i - xst H.38Copyright (c) 1995-2005 Xilinx, Inc.  All rights reserved.--> Parameter TMPDIR set to __projnavCPU : 0.00 / 0.38 s | Elapsed : 0.00 / 0.00 s --> Parameter xsthdpdir set to ./xstCPU : 0.00 / 0.38 s | Elapsed : 0.00 / 0.00 s --> Reading design: dist_calc.prjTABLE OF CONTENTS  1) Synthesis Options Summary  2) HDL Compilation  3) HDL Analysis  4) HDL Synthesis  5) Advanced HDL Synthesis     5.1) HDL Synthesis Report  6) Low Level Synthesis  7) Final Report     7.1) Device utilization summary     7.2) TIMING REPORT=========================================================================*                      Synthesis Options Summary                        *=========================================================================---- Source ParametersInput File Name                    : "dist_calc.prj"Input Format                       : mixedIgnore Synthesis Constraint File   : NO---- Target ParametersOutput File Name                   : "dist_calc"Output Format                      : NGCTarget Device                      : xc3s2000-5-fg676---- Source OptionsTop Module Name                    : dist_calcAutomatic FSM Extraction           : YESFSM Encoding Algorithm             : AutoFSM Style                          : lutRAM Extraction                     : YesRAM Style                          : AutoROM Extraction                     : YesROM Style                          : AutoMux Extraction                     : YESDecoder Extraction                 : YESPriority Encoder Extraction        : YESShift Register Extraction          : YESLogical Shifter Extraction         : YESXOR Collapsing                     : YESResource Sharing                   : YESMultiplier Style                   : autoAutomatic Register Balancing       : No---- Target OptionsAdd IO Buffers                     : YESGlobal Maximum Fanout              : 500Add Generic Clock Buffer(BUFG)     : 8Register Duplication               : YESEquivalent register Removal        : YESSlice Packing                      : YESPack IO Registers into IOBs        : auto---- General OptionsOptimization Goal                  : SpeedOptimization Effort                : 1Keep Hierarchy                     : NOGlobal Optimization                : AllClockNetsRTL Output                         : YesWrite Timing Constraints           : NOHierarchy Separator                : /Bus Delimiter                      : <>Case Specifier                     : maintainSlice Utilization Ratio            : 100Slice Utilization Ratio Delta      : 5---- Other Optionslso                                : dist_calc.lsoRead Cores                         : YEScross_clock_analysis               : NOverilog2001                        : YESsafe_implementation                : NoOptimize Instantiated Primitives   : NOuse_clock_enable                   : Yesuse_sync_set                       : Yesuse_sync_reset                     : Yesenable_auto_floorplanning          : No==================================================================================================================================================*                          HDL Compilation                              *=========================================================================Compiling verilog file "dist_calc.v"Module <dist_calc> compiledNo errors in compilationAnalysis of file <"dist_calc.prj"> succeeded. =========================================================================*                            HDL Analysis                               *=========================================================================Analyzing top module <dist_calc>.Module <dist_calc> is correct for synthesis. =========================================================================*                           HDL Synthesis                               *=========================================================================Synthesizing Unit <dist_calc>.    Related source file is "dist_calc.v".    Found 1-bit xor2 for signal <OutputDistance<0>>.    Found 1-bit xor2 for signal <LS>.    Found 1-bit xor2 for signal <MS>.Unit <dist_calc> synthesized.=========================================================================*                       Advanced HDL Synthesis                          *=========================================================================Advanced RAM inference ...Advanced multiplier inference ...Advanced Registered AddSub inference ...Dynamic shift register inference ...=========================================================================HDL Synthesis ReportMacro Statistics# Xors                             : 3 1-bit xor2                        : 3==================================================================================================================================================*                         Low Level Synthesis                           *=========================================================================Optimizing unit <dist_calc> ...Loading device for application Rf_Device from file '3s2000.nph' in environment C:/Xilinx.Mapping all equations...Building and optimizing final netlist ...Found area constraint ratio of 100 (+ 5) on block dist_calc, actual ratio is 0.=========================================================================*                            Final Report                               *=========================================================================Final ResultsRTL Top Level Output File Name     : dist_calc.ngrTop Level Output File Name         : dist_calcOutput Format                      : NGCOptimization Goal                  : SpeedKeep Hierarchy                     : NODesign Statistics# IOs                              : 6Cell Usage :# BELS                             : 2#      LUT4                        : 2# IO Buffers                       : 6#      IBUF                        : 4#      OBUF                        : 2=========================================================================Device utilization summary:---------------------------Selected Device : 3s2000fg676-5  Number of Slices:                       1  out of  20480     0%   Number of 4 input LUTs:                 2  out of  40960     0%   Number of bonded IOBs:                  6  out of    489     1%  =========================================================================TIMING REPORTNOTE: THESE TIMING NUMBERS ARE ONLY A SYNTHESIS ESTIMATE.      FOR ACCURATE TIMING INFORMATION PLEASE REFER TO THE TRACE REPORT      GENERATED AFTER PLACE-and-ROUTE.Clock Information:------------------No clock signals found in this designTiming Summary:---------------Speed Grade: -5   Minimum period: No path found   Minimum input arrival time before clock: No path found   Maximum output required time after clock: No path found   Maximum combinational path delay: 7.824nsTiming Detail:--------------All values displayed in nanoseconds (ns)=========================================================================Timing constraint: Default path analysis  Total number of paths / destination ports: 8 / 2-------------------------------------------------------------------------Delay:               7.824ns (Levels of Logic = 3)  Source:            BranchOutput<0> (PAD)  Destination:       OutputDistance<1> (PAD)  Data Path: BranchOutput<0> to OutputDistance<1>                                Gate     Net    Cell:in->out      fanout   Delay   Delay  Logical Name (Net Name)    ----------------------------------------  ------------     IBUF:I->O             2   0.715   1.040  BranchOutput_0_IBUF (BranchOutput_0_IBUF)     LUT4:I0->O            1   0.479   0.681  Mxor_OutputDistance<0>_Result1 (OutputDistance_0_OBUF)     OBUF:I->O                 4.909          OutputDistance_0_OBUF (OutputDistance<0>)    ----------------------------------------    Total                      7.824ns (6.103ns logic, 1.721ns route)                                       (78.0% logic, 22.0% route)=========================================================================CPU : 4.00 / 4.42 s | Elapsed : 4.00 / 4.00 s --> Total memory usage is 128052 kilobytesNumber of errors   :    0 (   0 filtered)Number of warnings :    0 (   0 filtered)Number of infos    :    0 (   0 filtered)

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美艳星brazzers| 国内一区二区在线| 欧美日韩在线三级| 午夜精品影院在线观看| 欧美情侣在线播放| 久久精工是国产品牌吗| 久久综合丝袜日本网| 成人综合激情网| 亚洲综合视频在线观看| 911国产精品| 国产精品99久久久久久似苏梦涵| 国产欧美一区二区三区网站| 色香色香欲天天天影视综合网| 亚洲激情图片一区| 欧美一区日韩一区| 国产精品一卡二| 一级日本不卡的影视| 欧美一区二区福利在线| 国产91清纯白嫩初高中在线观看| 国产精品美日韩| 69精品人人人人| 国产精品羞羞答答xxdd| 亚洲综合在线电影| 精品成人免费观看| 91视视频在线直接观看在线看网页在线看| 亚洲精品欧美二区三区中文字幕| 欧美日韩亚洲不卡| 风间由美一区二区av101| 亚洲美女免费在线| 2023国产精华国产精品| 91欧美一区二区| 奇米一区二区三区av| **性色生活片久久毛片| 欧美不卡一区二区三区| 91老师片黄在线观看| 美女在线视频一区| 亚洲免费av在线| 久久久久久久久一| 制服丝袜日韩国产| 99在线视频精品| 激情文学综合插| 亚洲国产精品一区二区尤物区| 国产性天天综合网| 欧美一区二区三区免费| 色综合天天综合在线视频| 精品中文字幕一区二区| 性欧美大战久久久久久久久| 欧美国产日本视频| 精品1区2区在线观看| 9191成人精品久久| 99精品视频在线观看| 久久99国产乱子伦精品免费| 午夜精品久久久久久久| 中文字幕在线一区免费| 亚洲精品一区二区在线观看| 欧美欧美欧美欧美| 欧美亚洲日本一区| 中文字幕第一区| 精品人伦一区二区色婷婷| 欧美军同video69gay| 在线视频欧美精品| 91视频一区二区三区| 99久久伊人久久99| 成人精品国产一区二区4080| 国产一区二区视频在线| 久久国产精品99精品国产 | 久久先锋影音av鲁色资源| 91精品在线观看入口| 精品视频一区二区不卡| 日本韩国一区二区三区| 99久久精品国产观看| 成人av先锋影音| 成人激情文学综合网| 成人永久免费视频| 国产精品123| 成人在线一区二区三区| 成人精品一区二区三区中文字幕| 国产大陆亚洲精品国产| 国产成a人无v码亚洲福利| 国产精品2024| 国产成人综合在线观看| 国产成人啪免费观看软件| 国产毛片精品一区| 国产精品一二三| 成人精品视频一区| 91丨porny丨蝌蚪视频| 在线一区二区三区做爰视频网站| 91久久国产综合久久| 欧美三级韩国三级日本三斤| 在线观看91精品国产麻豆| 日韩一区二区在线观看视频播放| 日韩午夜三级在线| 26uuu国产日韩综合| 亚洲国产精品传媒在线观看| 亚洲色图清纯唯美| 亚洲超碰97人人做人人爱| 日本强好片久久久久久aaa| 激情文学综合丁香| www.色综合.com| 欧美日韩一区二区三区四区五区 | 欧美一区二区三区免费| 精品黑人一区二区三区久久| 国产欧美精品一区二区色综合| 国产精品久久久久婷婷二区次| 亚洲狠狠丁香婷婷综合久久久| 亚洲国产成人91porn| 蜜臀久久99精品久久久画质超高清| 精品一区中文字幕| 99re视频精品| 欧美军同video69gay| 久久美女艺术照精彩视频福利播放| 国产精品美女久久久久久| 亚洲国产色一区| 久88久久88久久久| 91网站在线观看视频| 日韩一区国产二区欧美三区| 国产精品久久夜| 日本不卡不码高清免费观看| 成人午夜视频网站| 91.成人天堂一区| ㊣最新国产の精品bt伙计久久| 日日噜噜夜夜狠狠视频欧美人| 欧美一级日韩免费不卡| 欧美极品少妇xxxxⅹ高跟鞋| 一区二区三区免费网站| 极品少妇xxxx精品少妇| 在线观看国产精品网站| 久久久久久亚洲综合| 亚洲成av人片一区二区梦乃| 国产91对白在线观看九色| 欧美麻豆精品久久久久久| 国产精品你懂的| 久久国产乱子精品免费女| 91成人免费电影| 国产精品你懂的在线欣赏| 蜜桃一区二区三区在线观看| 色婷婷av一区二区三区软件| 久久综合久久鬼色中文字| 亚洲图片欧美色图| 成人精品电影在线观看| 欧美电影免费观看高清完整版在线| 亚洲精品精品亚洲| 成人精品视频一区二区三区尤物| 6080yy午夜一二三区久久| 亚洲综合在线第一页| 成人h精品动漫一区二区三区| 精品福利视频一区二区三区| 日精品一区二区三区| 在线中文字幕一区二区| 国产精品久久久久久久蜜臀| 国产一区在线观看麻豆| 欧美精品在线一区二区三区| 一区二区在线观看视频| 成人精品小蝌蚪| 中文字幕乱码久久午夜不卡| 国产毛片精品视频| 欧美精品一区二区精品网| 日韩中文字幕不卡| 欧美疯狂做受xxxx富婆| 亚洲图片一区二区| 欧美优质美女网站| 亚洲一区在线观看免费观看电影高清| 99热99精品| 亚洲男人都懂的| 97久久超碰国产精品| 日韩美女久久久| 色婷婷激情综合| 亚洲一区二区在线观看视频| 色综合色综合色综合色综合色综合| 亚洲国产成人自拍| 99国产精品久久久久| 一区二区三区四区中文字幕| 在线视频亚洲一区| 婷婷综合另类小说色区| 日韩亚洲电影在线| 狠狠色狠狠色综合| 中文字幕av在线一区二区三区| 国产精品91一区二区| 中文字幕高清不卡| 一本大道av伊人久久综合| 亚洲一二三四在线| 日韩午夜在线影院| 国产99久久久国产精品潘金| 国产精品夫妻自拍| 一本一道综合狠狠老| 性欧美大战久久久久久久久| 欧美一区二区三区免费观看视频| 精品一区二区影视| 国产精品三级电影| 欧美午夜精品免费| 蜜臀va亚洲va欧美va天堂| 久久久国产综合精品女国产盗摄| 欧美精品一区二区三区在线播放| 国产成人小视频| 亚洲精品乱码久久久久| 日韩视频免费观看高清完整版在线观看| 韩国精品主播一区二区在线观看 | 国产亚洲一区二区三区| 91麻豆国产精品久久| 美女视频黄久久|