亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? sd_defs.h

?? nucleas source code
?? H
?? 第 1 頁 / 共 2 頁
字號:
/*************************************************************************
*                                                                       
*               Copyright Mentor Graphics Corporation 2002              
*                         All Rights Reserved.                          
*                                                                       
* THIS WORK CONTAINS TRADE SECRET AND PROPRIETARY INFORMATION WHICH IS  
* THE PROPERTY OF MENTOR GRAPHICS CORPORATION OR ITS LICENSORS AND IS   
* SUBJECT TO LICENSE TERMS.                                             
*                                                                       
*************************************************************************/

/*************************************************************************
*                                                                      
* FILE NAME                                VERSION                        
*                                                                      
*      sd_defs.h                 Nucleus PLUS\ARM925\Code Composer 1.14.1 
*                                                                      
* COMPONENT                                                            
*                                                                      
*      SD - Serial Driver                                              
*                                                                      
* DESCRIPTION                                                          
*                                                                      
*      This file contains constant definitions and function macros     
*      for the Serial Driver module.                                   
*                                                                      
* DATA STRUCTURES                                                      
*                                                                      
*      SD_PORT     :   Structure to keep all needed info. about a port.
*                                                                      
* DEPENDENCIES                                                         
*                                                                      
*      none    
*
*                                                                      
*************************************************************************/
#ifndef SD_DEFS_H
#define SD_DEFS_H

/**************** User configurable section *************************/

/* The default system clock 48MHz */
#define UART_CLOCK            48000000

/* The base addresses for the seperate UART registers. */
#define SD_UART1_BASE      0xFFFB0000
#define SD_UART2_BASE      0xFFFB0800
                            
#define SD_UART1_VECTOR    46    
#define SD_UART2_VECTOR    47

/* Macros for specifying which UART to use. */
#define SD_UART1           1
#define SD_UART2           2

#define SD_MAX_UARTS        2

#define ICBASE              (0xFFFECB00)    /* Interrupt Controller Base */
#define IRQENABLE           ((volatile int *)(ICBASE + 0x18))
#define INT_MASK_OFFSET     0x04
#define INT_ITR_OFFSET      0x00

/* Defines for use by applications */
#define UART_INT_B          0x8000
#define UART_INT_A          0x4000
#define LEVEL_2_INT         0x0001

/* These use specific type names, putting the register name
   in the macro, because these macros are used by port specific
   sections of code and will most likely have different names
   on other UARTS. */
/*************************************/
/* Receive Holding Register - RHR (R)*/
/*************************************/
#define RHR_OFFSET          0x00

/**************************************/
/* Transmit Holding Register - THR (W)*/
/**************************************/
#define THR_OFFSET          0x00

/****************************************/
/* Interrupt Enable Register - IER (R/W)*/
/****************************************/
#define IER_OFFSET          0x04
#define IER_RX_HOLDING_REG  0x01          /* bit 0 - Recieve Holding Register Interrupt
                                             - Enabled When Set   */
#define IER_TX_HOLDING_REG  0x02          /* bit 1 - Transmit Holding Register Interrupt
                                             - Enabled When Set   */
#define IER_RX_LINE_STATUS  0x04          /* bit 2 - recieve Line Status Interrupt
                                             - Enabled When Set   */
#define IER_MODEM_STATUS    0x08          /* bit 3 - Modem Status Interrupt
                                             - Enabled When Set   */


/************************************/
/*  FIFO Control Register - FCR (W) */
/************************************/
#define FCR_OFFSET          0x08
#define FCR_FIFO_ENABLED    0x01          /* bit 0 - Enabled When Set */
#define FCR_RCVR_TRIG_LEVEL 0x00          /* bit 6:bit 7 - 8 Bytes Trigger Level */
#define FCR_FIFO_RESET      0x06          /* bit 1-2 - TX/RX FIFO Reset When Set */

/************************************************/
/* Interrupt Identification Register - IIR (IIR)*/
/************************************************/
#define IIR_OFFSET          0x08
#define IIR_TYPE_MASK       0x0000003E    /* bit 5:bit 1 */
#define IIR_PENDING         0x00000001    /* ISR pending bit - 0=pending, 1=not pending       */
#define IIR_RX_TIMEOUT      0x0000000C    /* 1 1 0 - RX time out                   Priority 2 */
#define IIR_RX_RDY          0x00000004    /* 0 1 0 - Received Data Ready           Priority 2 */
#define IIR_TX_RDY          0x00000002    /* 0 0 1 - Transmitter Holding Reg Empty Priority 3 */
#define IIR_RX_LINE_STAT    0x00000006    /* 0 1 1 - Receive Line Status             Priority 1 */

/**************************************/
/*  Latch Control Register - LCR (R/W)*/
/**************************************/
#define LCR_OFFSET          0x0C
#define LCR_5_BIT_WORD      0x00          /* 0 0  - 5 Bit Word   */
#define LCR_6_BIT_WORD      0x01          /* 0 1  - 6 Bit Word   */
#define LCR_7_BIT_WORD      0x02          /* 1 0  - 7 Bit Word   */
#define LCR_8_BIT_WORD      0x03          /* 1 1  - 8 Bit Word   */

#define LCR_STOP_BIT_1      0x00          /* 1 stop bit */
#define LCR_STOP_BIT_2      0x04          /* 2 stop bit */

#define LCR_PARITY_ENABLE   0x08          /* bit 3 - Enable Parity Bit Generation and Check
                                             - Enabled When Set */
#define LCR_PARITY_DISABLE  0x00          /* bit 3 - Enable Parity Bit Generation and Check
                                             - Enabled When Set */
#define LCR_PARITY_EVEN     0x10          /* bit 4 - Odd/Even Parity Generation and Check
                                             - Even When Set    */
#define LCR_PARITY_ODD      0x00          /* bit 4 - Odd/Even Parity Generation and Check
                                             - Odd When Set    */
#define LCR_BREAK_SET       0x40          /* bit 6 - Force Break Control ( Tx o/p low)
                                             - Forced When Set  */
#define LCR_NO_BREAK        0x00          /* bit 6 - Normal operating conditions */
#define LCR_DIV_EN          0x80          /* Enable access to DLL and DLH */

/*************************************/
/* Modem Control Register - MCR (R/W)*/
/*************************************/
#define MCR_OFFSET          0x10

#define MCR_DTR_LOW         0x01          /* bit 0 - Set DCD Signal Low/High - DCD Low when Set */
#define MCR_RTS_LOW         0x02          /* bit 1 - Set RTS Signal Low/High - RTS Low when Set */
#define MCR_NORMAL_MODE     0x00          /* bit 4 - normal operating mode */
#define MCR_LOOP_BACK       0x10          /* bit 4 - enable loopback mode */
#define MCR_TCR_TLR         0x40          /* bit 6 - enable access to TCR and TLR */
#define MCR_CLKSEL          0x80          /* bit 7 - enable clk/4 */
#define MCR_Not_Used        0x0C          /* bit 2,bit 3 - not used */


/* The Following Registers are Status Registers which Report conditions within the    */
/* UART/PPP during operation. The defined values are masks to ensure that the register*/
/* flags are correctly accessed */

/*********************************/
/* Line Status Register - LSR (R)*/
/*********************************/
#define LSR_OFFSET          0x14
#define LSR_RX_DATA_READY   0x01          /* bit 0 - Data Received and Saved in Holding Reg
                                             - Set when Valid */
#define LSR_OVERRUN_ERROR   0x02          /* bit 1 - Overrun Error Occured
                                             - Set When Valid */
#define LSR_PARITY_ERROR    0x04          /* bit 2 - Parity Error Occured
                                             - Set When Valid */
#define LSR_FRAMING_ERROR   0x08          /* bit 3 - Framing Error Occured
                                             - Set When Valid */
#define LSR_BREAK_ERROR     0x10          /* bit 4 - Break Error Occured
                                             - Set When Valid */
#define LSR_TX_HOLD_EMPTY   0x20          /* bit 5 - Tx Holding Register is empty and ready
                                             - Set When Valid */
#define LSR_TX_HOLD_FULL    0x00          /* bit 5 - Tx Holding Register is Full */

#define LSR_TX_EMPTY        0x40          /* bit 6 - 1= Tx Holding and shift registers are empty */
#define LSR_TX_FULL         0x00          /* bit 6 - 0= Tx Holding and shift registers are full */

#define LSR_FIFO_ERROR      0x80          /* bit 7 - At Least one of b4 - b2 has occurred
                                               - Set When Valid */

/**********************************/
/* Modem Status Register - MSR (R)*/
/**********************************/
#define MSR_OFFSET          0x18

/******************************************/
/* Supplementary Status Register - SSR (R)*/
/******************************************/
#define SSR_OFFSET          0x44          /* Supplementary Status Reg Offset */
#define SSR_TX_FIFO_FULL    0x01          /* bit 0 - Tx FIFO full - Set when full */

/***************************************/
/* Mode Definition Register - MDR (R/W)*/
/***************************************/
#define MDR_OFFSET          0x20
#define MDR_UART_MODE       0x00          /* bit 2:bit 0 - 0 0 0 - Uart Mode        */
#define MDR_AUTO_MODE       0x02          /* bit 2:bit 0 - 0 1 0 - AutoBaud Mode    */
#define MDR_RESET_MODE      0x07          /* bit 2:bit 0 - 1 1 1 - Reset Mode       */

/***********************************************/
/* Divisor for baud-rate generation - DLH (R/W)*/
/***********************************************/
#define DLH_OFFSET          0x04

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美年轻男男videosbes| 成人深夜福利app| 国产精品免费av| 欧美国产激情二区三区| 国产欧美日产一区| 国产精品另类一区| 综合久久久久综合| 一区二区在线免费观看| 一区二区在线观看视频在线观看| 有码一区二区三区| 亚洲123区在线观看| 视频一区中文字幕| 国内精品国产成人国产三级粉色| 国产精品一品视频| 99久久婷婷国产精品综合| 91老师国产黑色丝袜在线| 在线观看亚洲一区| 欧美va天堂va视频va在线| 2021久久国产精品不只是精品| 久久久久久99精品| 一区二区三区四区在线免费观看| 丝袜亚洲另类丝袜在线| 国内国产精品久久| 一本大道久久a久久综合婷婷| 欧美日韩在线三区| 久久综合色播五月| 一区二区三区在线免费| 美女一区二区在线观看| 成人黄色综合网站| 欧美剧情片在线观看| 久久久噜噜噜久久中文字幕色伊伊| 国产精品伦理一区二区| 亚洲第一久久影院| 成人午夜av影视| 在线成人免费视频| 中文一区二区在线观看| 亚洲1区2区3区4区| 波多野结衣中文字幕一区| 3atv一区二区三区| 成人欧美一区二区三区1314| 日韩电影在线免费看| 色综合天天综合色综合av| 日韩欧美国产三级| 亚洲国产色一区| 本田岬高潮一区二区三区| 欧美精品第一页| 亚洲女与黑人做爰| 国产精品伊人色| 欧美日韩三级在线| 亚洲人成人一区二区在线观看| 麻豆91在线观看| 欧美日韩一级黄| 中文字幕制服丝袜成人av | 成人激情动漫在线观看| 欧美一区二区三区啪啪| 综合久久国产九一剧情麻豆| 日韩在线一二三区| 在线观看欧美日本| 国产精品久久久久天堂| 国产呦萝稀缺另类资源| 日韩欧美色电影| 日本成人在线看| 欧美日产在线观看| 亚洲成人动漫在线观看| 色综合久久久久久久久久久| 久久综合99re88久久爱| 蜜桃av一区二区| 国产精品不卡在线| 亚洲乱码国产乱码精品精可以看 | 777xxx欧美| 亚洲制服欧美中文字幕中文字幕| 99综合影院在线| 国产精品久久久久久久久免费丝袜 | 一级女性全黄久久生活片免费| 国产99一区视频免费| 久久久久久久久伊人| 国产高清不卡一区| 国产日本欧美一区二区| 成人激情动漫在线观看| 亚洲视频网在线直播| 99热在这里有精品免费| 亚洲欧美成人一区二区三区| 在线免费不卡电影| 亚洲成人高清在线| 欧美变态凌虐bdsm| 国产a久久麻豆| 中文字幕日韩av资源站| 日本乱人伦一区| 亚洲成人av一区二区三区| 日韩亚洲欧美综合| 国内不卡的二区三区中文字幕 | 不卡高清视频专区| 一区二区三区国产豹纹内裤在线| 欧美视频一区二| 美国十次综合导航| 国产欧美日韩不卡| 在线视频中文字幕一区二区| 天堂成人国产精品一区| 久久男人中文字幕资源站| 不卡影院免费观看| 婷婷开心激情综合| 久久日韩精品一区二区五区| 97久久久精品综合88久久| 五月婷婷综合在线| 国产日韩av一区| 欧美日韩另类一区| 国产999精品久久| 亚洲va在线va天堂| 国产欧美日韩在线观看| 欧美在线你懂的| 国产麻豆视频一区| 亚洲国产欧美在线人成| 久久久天堂av| 这里只有精品电影| www.日韩大片| 日韩精品91亚洲二区在线观看| 久久婷婷一区二区三区| 欧美丝袜丝交足nylons图片| 国产精品系列在线播放| 亚洲va国产天堂va久久en| 国产精品人妖ts系列视频| 日韩一级片网站| 欧美日韩在线精品一区二区三区激情 | 免费的国产精品| 亚洲一区二区三区四区五区中文| 精品国产免费视频| 欧美视频一区在线观看| 成人av在线网站| 久久99热这里只有精品| 亚洲午夜久久久久久久久电影网| 久久影视一区二区| 在线播放日韩导航| 色婷婷久久久综合中文字幕| 国产黄色精品视频| 国产专区欧美精品| 免费看日韩a级影片| 天天色综合成人网| 亚洲综合色视频| 国产精品国产自产拍高清av王其 | 欧美一区二区三区系列电影| 96av麻豆蜜桃一区二区| 国产一区二区看久久| 老司机精品视频导航| 免费在线观看精品| 日韩电影在线免费| 日本不卡123| 日本成人在线网站| 日本伊人午夜精品| 日韩福利电影在线观看| 日韩有码一区二区三区| 亚洲网友自拍偷拍| 性做久久久久久免费观看| 亚洲一区二区四区蜜桃| 亚洲第一会所有码转帖| 亚洲高清不卡在线| 奇米影视在线99精品| 另类小说视频一区二区| 精品一区二区三区视频| 久久97超碰色| 国产成人鲁色资源国产91色综| 国内精品嫩模私拍在线| 成人性生交大片免费看中文| 91在线云播放| 欧美日韩一区二区三区免费看| 欧美吞精做爰啪啪高潮| 欧美日本一区二区| 久久综合九色综合97婷婷| 国产日韩欧美精品一区| 亚洲人吸女人奶水| 亚洲电影激情视频网站| 日韩精品欧美精品| 国产综合色精品一区二区三区| 国产电影一区二区三区| 色婷婷av一区二区三区软件| 在线观看亚洲a| 欧美精品一区在线观看| 亚洲欧洲精品一区二区三区不卡| 亚洲摸摸操操av| 亚洲不卡一区二区三区| 国产揄拍国内精品对白| 97久久超碰国产精品电影| 91精品国产一区二区| 国产午夜精品在线观看| 亚洲精品免费视频| 精品一区二区影视| 一本高清dvd不卡在线观看| 91精品国产aⅴ一区二区| 亚洲国产精品二十页| 亚洲国产精品人人做人人爽| 久久99精品国产.久久久久久| 91天堂素人约啪| 日韩精品专区在线影院重磅| 国产精品久久久一区麻豆最新章节| 亚洲一区av在线| 夫妻av一区二区| 日韩视频123| 一区二区三区电影在线播| 国产综合一区二区| 欧美精品色综合| 亚洲免费观看在线视频|