亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dec6713.gel

?? ti c6713 芯片的flash的編程
?? GEL
字號:
/*--------------------------------------------------------------*/
/* DEC6713.gel                                                  */
/* version 2.02                                                 */
/*                                                              */
/* This GEL file is designed to be used in conjunction with     */
/* CCS 2.21 and the TMS320C6713 DSP based DEC.                  */
/*                                                              */
/*--------------------------------------------------------------*/

/*--------------------------------------------------------------*/
/* The StartUp() function is called each time CCS is started.   */
/* Customize this function to perform desired initialization.   */
/*--------------------------------------------------------------*/

StartUp()
{
    setup_memory_map(); 
    GEL_Reset();  
    init_emif();
} 

/*--------------------------------------------------------------*/
/* Setup memory map for C6713 DEC.                              */
/*                                                              */
/*--------------------------------------------------------------*/
setup_memory_map()
{
	
	GEL_MapOn();            
	GEL_MapReset();         
	
	/* On-chip memory map */
	GEL_MapAdd(0x00000000,0,0x00030000,1,1); /* Internal RAM (L2) mem    */
	GEL_MapAdd(0x01800000,0,0x00000024,1,1); /* EMIF control regs        */
	GEL_MapAdd(0x01840000,0,0x00000004,1,1); /* Cache configuration reg  */
	GEL_MapAdd(0x01844000,0,0x00000020,1,1); /* L2 base addr & count regs*/
	GEL_MapAdd(0x01844020,0,0x00000020,1,1); /* L1 base addr & count regs*/
	GEL_MapAdd(0x01845000,0,0x00000008,1,1); /* L2 flush & clean regs    */
	GEL_MapAdd(0x01848200,0,0x00000010,1,1); /* CE0 mem attribute regs   */
	GEL_MapAdd(0x01848240,0,0x00000010,1,1); /* CE1 mem attribute regs   */
	GEL_MapAdd(0x01848280,0,0x00000010,1,1); /* CE2 mem attribute regs   */
	GEL_MapAdd(0x018482c0,0,0x00000010,1,1); /* CE3 mem attribute regs   */
	GEL_MapAdd(0x01880000,0,0x00000004,1,1); /* HPI control reg          */
	GEL_MapAdd(0x018c0000,0,0x00000028,1,1); /* McBSP0 regs              */
	GEL_MapAdd(0x01900000,0,0x00000028,1,1); /* McBSP1 regs              */
	GEL_MapAdd(0x01940000,0,0x0000000c,1,1); /* Timer0 regs              */
	GEL_MapAdd(0x01980000,0,0x0000000c,1,1); /* Timer1 regs              */
	GEL_MapAdd(0x019c0000,0,0x0000000c,1,1); /* Interrupt selector regs  */
	GEL_MapAdd(0x019c0200,0,0x00000004,1,1); /* Device configuration     */

	GEL_MapAdd(0x01a00000,0,0x00000800,1,1); /* EDMA parameter RAM       */
	GEL_MapAdd(0x01a0ffe0,0,0x00000020,1,1); /* EDMA control regs        */ 

	GEL_MapAdd(0x01b00000,0,0x0000002b,1,1); /* GPIO                     */ 
	GEL_MapAdd(0x01b40000,0,0x0000003c,1,1); /* I2C0                     */ 
	GEL_MapAdd(0x01b44000,0,0x0000003c,1,1); /* I2C1                     */ 	
	GEL_MapAdd(0x01b4c000,0,0x00000300,1,1); /* McASP0                   */ 	
	GEL_MapAdd(0x01b50000,0,0x00000300,1,1); /* McASP1                   */ 	
	GEL_MapAdd(0x01b7c000,0,0x00000128,1,1); /* PLL                      */ 			
	
	GEL_MapAdd(0x01bc0000,0,0x00000050,1,1);   /********cTools*********/
	GEL_MapAdd(0x02000000,0,0x00000014,0,1); /* QDMA regs                */
	GEL_MapAdd(0x02000020,0,0x00000014,0,1); /* QDMA pseudo-regs         */
	GEL_MapAdd(0x30000000,0,0x04000000,1,1); /* McBSP0 data              */
	GEL_MapAdd(0x34000000,0,0x04000000,1,1); /* McBSP1 data              */
	
	GEL_MapAdd(0x3c000000,0,0x04000000,1,1); /* McASP0 data              */
	GEL_MapAdd(0x3c100000,0,0x04000000,1,1); /* McASP1 data              */ 
	
	/* Off-chip memory map */
	GEL_MapAdd(0x80000000,0,0x01000000,1,1); /* CE0, SDRAM, 16 MBytes    */
	GEL_MapAdd(0x90000000,0,0x10000000,1,1); /* CE1, 16-bit ROM, 256KBytes*/
	//GEL_MapAdd(0x90080000,0,0x00000008,1,1); /* CE1, 8-bit I/O port      */
	GEL_MapAdd(0xA0000000,0,0x10000000,1,1); /* CE2 - SBSRAM	         */
	GEL_MapAdd(0xB0000000,0,0x10000000,1,1); /* CE3 - Daughtercard       */
}

/*--------------------------------------------------------------*/
/* CPLD DEFINITIONS	                                        */
/*--------------------------------------------------------------*/
#define DEC6713_CTL_REG         0xA0080000
#define DEC6713_INTSTAT_REG     0xA0080001
#define DEC6713_STAT_REG        0xA0080002
#define DEC6713_WDT_REG         0xA0080006

/*#define Get_Board_Rev     ((*(char *)CPLD_REV) & 0x07)
#define Get_Cpld_Rev      ((*(char *)CPLD_REV>>4) & 0x0F)
#define Get_Switches      ((*(char *)CPLD_STAT>>4) & 0x0F)
#define LED0_on           *(char *)CPLD_STAT = 0x01
#define LED1_on           *(char *)CPLD_STAT = 0x02
#define LED2_on           *(char *)CPLD_STAT = 0x04
#define LED3_on           *(char *)CPLD_STAT = 0x08
#define LEDs_off          *(char *)CPLD_STAT = 0x00*/

/*--------------------------------------------------------------*/
/* init_emif() 		                                        */
/*--------------------------------------------------------------*/
init_emif()
{
	#define EMIF_GCTL       0x01800000
	#define EMIF_CE1        0x01800004
	#define EMIF_CE0        0x01800008
	#define EMIF_CE2        0x01800010
	#define EMIF_CE3        0x01800014
	#define EMIF_SDRAMCTL   0x01800018
	#define EMIF_SDRAMTIM   0x0180001C
	#define EMIF_SDRAMEXT   0x01800020
	#define EMIF_CCFG       0x01840000;  /* Cache configuration register */
	
	/* EMIF setup */
	*(int *)EMIF_GCTL     = 0x00000068;
	*(int *)EMIF_CE0      = 0xffffbf33;  /* CE0 SDRAM                     */
	*(int *)EMIF_CE1      = 0x02208812;  /* CE1 Flash 16-bit               */
	*(int *)EMIF_CE2      = 0x02208802;  /* CE2 cpld 2-bit */
	*(int *)EMIF_CE3      = 0x22a28a22;  /* CE3 Daughtercard 32-bit async */

    //if (Get_Board_Rev == 2)
   // {
	    *(int *)EMIF_SDRAMCTL = 0x57115000;  /* SDRAM control (16 Mb)     */
//	} else
//	{
//	    *(int *)EMIF_SDRAMCTL = 0x47115000;  /* SDRAM control (8 Mb)      */
//	}
	*(int *)EMIF_SDRAMTIM = 0x00000578;  /* SDRAM timing (refresh)        */
	*(int *)EMIF_SDRAMEXT = 0x000a8529;  /* SDRAM Extension register      */
}
 
/*--------------------------------------------------------------*/
/* clear_memory_map()                                           */
/*--------------------------------------------------------------*/
clear_memory_map()
{
    GEL_MapOff();
}

/*--------------------------------------------------------------*/
/* FlushCache()                                                 */
/*--------------------------------------------------------------*/
FlushCache()   
{ 
    /* Invalidate L1P and L1D */
    *(int *)0x01840000 = (*(int *)0x01840000 | 0x00000300);  

    /* Clean L2 */
    *(int *)0x01845004 = 0x1;
}   

/*--------------------------------------------------------------*/
/* OnReset()                                                    */
/*--------------------------------------------------------------*/

OnReset(int nErrorCode)
{
	/* A debugger reset or GEL_Reset() does NOT reset the C6713
	* pll. Uncomment the following line if you want your pll
	* reset.
	*/
	/*reset_pll(); */
	init_emif();
}

/*--------------------------------------------------------------*/
/* OnPreFileLoaded()                                            */
/* This function is called automatically when the 'Load Program'*/
/* Menu item is selected.                                       */
/*--------------------------------------------------------------*/
OnPreFileLoaded()
{
/*	GEL_Reset(); 	 -- Commented out for CCS 2.20 */
	FlushCache(); 
	IER = 0;
	IFR = 0;
	init_emif();
}


/*--------------------------------------------------------------*/
/* OnRestart()                                                  */
/* This function is called by CCS when you do Debug->Restart.   */
/* The goal is to put the C6x into a known good state with      */
/* respect to cache, edma and interrupts.                       */
/* Failure to do this can cause problems when you restart and   */
/* run your application code multiple times.  This is different */
/* then OnPreFileLoaded() which will do a GEL_Reset() to get the*/
/* C6x into a known good state.                                 */
/*--------------------------------------------------------------*/
OnRestart(int nErrorCode )
{

      /* Turn off L2 for all EMIFA CE spaces.  App should
      *  manage these for coherancy in the application.
      *  GEL_TextOut("Turn off cache segment\n");
      */
      *(int *)0x1848200 = 0;  /* MAR0 */
      *(int *)0x1848204 = 0;  /* MAR1 */
      *(int *)0x1848208 = 0;  /* MAR2 */
      *(int *)0x184820c = 0;  /* MAR3 */
      
      /* Disable EDMA events and interrupts and clear any
      *  pending events.
      *  GEL_TextOut("Disable EDMA event\n");  
      */               
      *(int *)0x01A0FFE8 = 0;          /* CIERL */           
      *(int *)0x01A0FFF4 = 0;          /* EERL */
      *(int *)0x01A0FFF8 = 0xFFFFFFFF; /* ECRL */
      
      /* Disable other interrupts */
      IER = 0;
      IFR = 0;
}	

/*--------------------------------------------------------------*/
/* RESET MENU                                                   */
/*--------------------------------------------------------------*/ 
menuitem "Resets";

hotmenu ClearBreakPts_Reset_EMIFset()
{
	GEL_BreakPtReset();
	GEL_Reset();
	init_emif();
} 

hotmenu Flush_Cache() 
{ 
	FlushCache();
} 

hotmenu ResetPll()
{
	reset_pll();
}

hotmenu InitPll()
{
	init_pll();
}

hotmenu InitCpld()
{
	init_cpld();
}

/*--------------------------------------------------------------*/
/* MEMORY MAP MENU                                              */
/*--------------------------------------------------------------*/ 
menuitem "Memory Map";

hotmenu SetMemoryMap()
{
	setup_memory_map();
}

hotmenu ClearMemoryMap()
{
	clear_memory_map();
}

/*--------------------------------------------------------------*/
/* C6713 PLL SUPPORT                                            */
/*--------------------------------------------------------------*/
#define PLL_BASE_ADDR   0x01b7c000
#define PLL_PID         ( PLL_BASE_ADDR + 0x000 )
#define PLL_CSR         ( PLL_BASE_ADDR + 0x100 )
#define PLL_MULT        ( PLL_BASE_ADDR + 0x110 )
#define PLL_DIV0        ( PLL_BASE_ADDR + 0x114 )
#define PLL_DIV1        ( PLL_BASE_ADDR + 0x118 )
#define PLL_DIV2        ( PLL_BASE_ADDR + 0x11C )
#define PLL_DIV3        ( PLL_BASE_ADDR + 0x120 )
#define PLL_OSCDIV1     ( PLL_BASE_ADDR + 0x124 )

#define CSR_PLLEN          0x00000001
#define CSR_PLLPWRDN       0x00000002
#define CSR_PLLRST         0x00000008 
#define CSR_PLLSTABLE      0x00000040
#define DIV_ENABLE         0x00008000

reset_pll()
{
	/* Set the PLL back to power on reset state*/
    *(int *)PLL_CSR     = 0x00000048;
    *(int *)PLL_DIV3    = 0x00008001;
    *(int *)PLL_DIV2    = 0x00008001;
    *(int *)PLL_DIV1    = 0x00008000;
    *(int *)PLL_DIV0    = 0x00008000;
    *(int *)PLL_MULT    = 0x00000007;
    *(int *)PLL_MULT    = 0x00000007;
    *(int *)PLL_OSCDIV1 = 0x00080007;           
}

init_pll()
{
    /* When PLLEN is off DSP is running with CLKIN clock source,
    * currently 50MHz or 20ns clk rate.
    */
    *(int *)PLL_CSR  &= ~CSR_PLLEN;

    /* Reset the pll.  PLL takes 125ns to reset.    */
    *(int *)PLL_CSR  |= CSR_PLLRST;

    /* PLLOUT = CLKIN/(DIV0+1) * PLLM
    * 450    = 50/1 * 9
    */ 
    *(int *)PLL_DIV0    = DIV_ENABLE + 0;  
    *(int *)PLL_MULT    = 18;               


    *(int *)PLL_OSCDIV1 = DIV_ENABLE + 4;

    /* Program in reverse order. 
    *  DSP requires that pheriheral clocks be less then
    *  1/2 the CPU clock at all times.
    */

    *(int *)PLL_DIV3    = DIV_ENABLE + 4; 

    *(int *)PLL_DIV2    = DIV_ENABLE + 3; 

    *(int *)PLL_DIV1    = DIV_ENABLE + 1; 
    
    *(int *)PLL_CSR  &= ~CSR_PLLRST;

	/* Now enable pll path and we are off and running at 225MHz
	* with 90 MHz SDRAM.
	*/
    *(int *)PLL_CSR |= CSR_PLLEN;

}

/*--------------------------------------------------------------*/
/* LED_cycle()                                                  */
/*--------------------------------------------------------------*/
/*LED_cycle()
{
	LED3_on;
	LED2_on;
	LED1_on;
	LED2_on;
	LED3_on;
	LEDs_off;
} */ 

/*--------------------------------------------------------------*/
/* init_cpld() - Set CPLD to default state                      */
/*--------------------------------------------------------------*/
init_cpld()
{

	*(char*)DEC6713_CTL_REG = 0;
	//*(char*)CPLD_DC   = 0;
	//*(char*)CPLD_MISC = 0;
}
		
/*--------------------------------------------------------------*/
/* MEMORY MAP MENU                                              */
/*--------------------------------------------------------------*/ 
/*menuitem "Check DSK";
hotmenu QuickTest()
{
	LED_cycle();
	LED_cycle();
	LED_cycle();
	GEL_TextOut(" Switches: %d  Board Revision: %d CPLD Revision: %d\n\n","DSKOutput",1,1,1,
	              Get_Switches, Get_Board_Rev, Get_Cpld_Rev);	
}*/

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美视频一区二区三区| 亚洲大片在线观看| 亚洲国产欧美另类丝袜| 国产综合色在线| 欧美日韩高清一区二区| 1000部国产精品成人观看| 久久97超碰色| 91麻豆精品国产91久久久久 | 国产风韵犹存在线视精品| 91国偷自产一区二区开放时间| 精品国产成人系列| 天天色图综合网| 欧美午夜不卡视频| 综合电影一区二区三区| 成人一道本在线| 久久女同性恋中文字幕| 精品午夜一区二区三区在线观看| 欧美日韩精品一区二区在线播放 | 99久久精品费精品国产一区二区| 精品国产一区二区三区久久久蜜月| 亚洲大尺度视频在线观看| 色综合色综合色综合色综合色综合| 国产蜜臀av在线一区二区三区| 加勒比av一区二区| 精品国产一区二区亚洲人成毛片 | 欧美成人三级电影在线| 日韩中文字幕91| 欧美肥妇free| 免费成人性网站| 精品剧情在线观看| 精品一区二区三区日韩| 精品日产卡一卡二卡麻豆| 久久99热这里只有精品| 久久综合999| 国产成人午夜高潮毛片| 中文字幕av一区 二区| 成人高清免费观看| 亚洲毛片av在线| 欧美日韩免费一区二区三区| 日韩精品一二区| 精品日本一线二线三线不卡 | 捆绑变态av一区二区三区| 日韩一级精品视频在线观看| 美女一区二区视频| 久久久久久久精| 成人自拍视频在线| 亚洲免费三区一区二区| 色www精品视频在线观看| 亚洲国产精品精华液网站| 欧美一区二区三区四区久久 | 亚洲福利电影网| 日韩一区二区电影在线| 国产精品一区二区无线| 亚洲欧美在线高清| 欧美电影在线免费观看| 国产伦精一区二区三区| 中文字幕制服丝袜一区二区三区 | 亚洲国产日日夜夜| 91麻豆精品国产自产在线| 捆绑调教一区二区三区| 中文av字幕一区| 欧美精品在线视频| 国产很黄免费观看久久| 亚洲色图视频免费播放| 91精品国产乱| 99精品视频一区二区三区| 亚洲五码中文字幕| 久久久国产午夜精品 | 日韩主播视频在线| 国产欧美视频一区二区| 欧美性色黄大片| 国产91色综合久久免费分享| 亚洲自拍另类综合| 国产婷婷精品av在线| 欧美日韩一区二区三区高清| 国产aⅴ综合色| 午夜精品一区二区三区免费视频 | 久久婷婷成人综合色| 欧美伊人久久久久久午夜久久久久| 激情五月婷婷综合网| 亚洲永久免费视频| 国产精品免费视频网站| 日韩免费福利电影在线观看| 在线视频一区二区免费| 成人免费av在线| 国产一区高清在线| 亚洲成av人片一区二区三区| 国产精品福利电影一区二区三区四区 | 91精品国产欧美一区二区18| 97久久超碰国产精品| 精品亚洲成a人| 蜜臀91精品一区二区三区| 亚洲国产日韩av| 亚洲三级在线播放| 欧美国产在线观看| 久久久99精品免费观看| 欧美不卡一区二区| 91精品一区二区三区在线观看| 色欧美日韩亚洲| 91网站在线观看视频| 成人av在线资源| 成人黄色a**站在线观看| 国产精品综合久久| 国内外成人在线| 加勒比av一区二区| 国内久久婷婷综合| 久久99国产精品久久99果冻传媒| 免费成人在线播放| 久久疯狂做爰流白浆xx| 美脚の诱脚舐め脚责91| 久久av资源网| 极品少妇xxxx精品少妇| 国产在线精品一区二区| 国产一区二区三区在线观看免费视频| 免费三级欧美电影| 毛片av中文字幕一区二区| 美日韩黄色大片| 狠狠色丁香婷婷综合久久片| 狠狠色狠狠色综合| 国产麻豆精品视频| 福利视频网站一区二区三区| 国产成人免费视频一区| 国产a视频精品免费观看| 成人v精品蜜桃久久一区| 成人av在线看| 在线欧美日韩国产| 欧美一区二区三区免费大片 | 欧美久久婷婷综合色| 91精品国产一区二区| 日韩精品一区二区三区在线| 日韩精品中文字幕在线不卡尤物| 国产亚洲女人久久久久毛片| 中文幕一区二区三区久久蜜桃| 亚洲欧洲制服丝袜| 日韩成人午夜电影| 国产成人免费在线视频| 91久久奴性调教| 欧美一区二区视频观看视频| 久久久亚洲综合| 亚洲最大成人综合| 激情综合色播五月| 99热99精品| 91精品欧美久久久久久动漫| 久久久国产一区二区三区四区小说 | 国产精品私人影院| 亚洲精品国产无天堂网2021| 日本亚洲天堂网| 成人在线综合网| 91精品婷婷国产综合久久 | 欧美高清视频一二三区| 精品国产电影一区二区| 亚洲丝袜精品丝袜在线| 天天综合色天天综合色h| 国产成人av电影在线观看| 色88888久久久久久影院野外| 日韩一级成人av| 亚洲欧美偷拍另类a∨色屁股| 免费人成网站在线观看欧美高清| 岛国一区二区三区| 欧美一区二区三区系列电影| 亚洲人成网站精品片在线观看| 免费高清不卡av| 色噜噜狠狠色综合欧洲selulu| 日韩精品资源二区在线| 亚洲成人久久影院| 成人18视频在线播放| 一区二区国产盗摄色噜噜| 久久电影网电视剧免费观看| 色狠狠一区二区三区香蕉| 国产欧美一区二区三区沐欲| 秋霞午夜av一区二区三区| 一本色道久久综合亚洲精品按摩| 久久久亚洲精华液精华液精华液| 亚洲国产毛片aaaaa无费看| 成人av小说网| 国产日韩亚洲欧美综合| 精品在线亚洲视频| 欧美精品一卡二卡| 亚洲午夜免费视频| 99久久国产综合色|国产精品| 久久嫩草精品久久久精品一| 午夜精彩视频在线观看不卡| 色婷婷综合久久久中文字幕| 国产日韩精品一区二区浪潮av| 蜜臀av在线播放一区二区三区 | 久久色中文字幕| 日韩高清不卡一区| 欧美区视频在线观看| 亚洲一区二区五区| 在线观看网站黄不卡| 亚洲三级小视频| 色天天综合色天天久久| 成人免费一区二区三区视频| 成人成人成人在线视频| 国产精品福利一区二区| 99精品黄色片免费大全| 一区二区三区四区国产精品| kk眼镜猥琐国模调教系列一区二区| 国产午夜精品在线观看| 成人免费高清在线观看|