亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? ixp425.h

?? 基于華恒2410板子的uboot代碼
?? H
?? 第 1 頁 / 共 2 頁
字號:
/* * include/asm-arm/arch-ixp425/ixp425.h * * Register definitions for IXP425 * * Copyright (C) 2002 Intel Corporation. * * This program is free software; you can redistribute it and/or modify * it under the terms of the GNU General Public License version 2 as * published by the Free Software Foundation. * */#ifndef _ASM_ARM_IXP425_H_#define _ASM_ARM_IXP425_H_#define BIT(x)	(1<<(x))/* FIXME: Only this does work for u-boot... find out why... [RS] */#define UBOOT_REG_FIX 1#ifdef UBOOT_REG_FIX# undef	io_p2v# undef __REG# ifndef __ASSEMBLY__#  define io_p2v(PhAdd)    (PhAdd)#  define __REG(x)	(*((volatile u32 *)io_p2v(x)))#  define __REG2(x,y)	(*(volatile u32 *)((u32)&__REG(x) + (y)))# else#  define __REG(x) (x)# endif#endif /* UBOOT_REG_FIX *//* * * IXP425 Memory map: * * Phy		Phy Size	Map Size	Virt		Description * ========================================================================= * * 0x00000000	0x10000000					SDRAM 1 * * 0x10000000	0x10000000					SDRAM 2 * * 0x20000000	0x10000000					SDRAM 3 * * 0x30000000	0x10000000					SDRAM 4 * * The above four are aliases to the same memory location  (0x00000000) * * 0x48000000	 0x4000000					PCI Memory * * 0x50000000	0x10000000			Not Mapped	EXP BUS * * 0x6000000	0x00004000	    0x4000	0xFFFEB000	QMgr * * 0xC0000000	     0x100   	    0x1000	0xFFFDD000	PCI CFG * * 0xC4000000	     0x100          0x1000	0xFFFDE000	EXP CFG * * 0xC8000000	    0xC000          0xC000	0xFFFDF000	PERIPHERAL * * 0xCC000000	     0x100   	    0x1000	Not Mapped	SDRAM CFG *//* * SDRAM */#define IXP425_SDRAM_BASE		(0x00000000)#define IXP425_SDRAM_BASE_ALT		(0x10000000)/* * PCI Configuration space */#define IXP425_PCI_CFG_BASE_PHYS	(0xC0000000)#define IXP425_PCI_CFG_REGION_SIZE	(0x00001000)/* * Expansion BUS Configuration registers */#define IXP425_EXP_CFG_BASE_PHYS	(0xC4000000)#define IXP425_EXP_CFG_REGION_SIZE	(0x00001000)/* * Peripheral space */#define IXP425_PERIPHERAL_BASE_PHYS	(0xC8000000)#define IXP425_PERIPHERAL_REGION_SIZE	(0x0000C000)/* * SDRAM configuration registers */#define IXP425_SDRAM_CFG_BASE_PHYS	(0xCC000000)/* * Q Manager space .. not static mapped */#define IXP425_QMGR_BASE_PHYS		(0x60000000)#define IXP425_QMGR_REGION_SIZE		(0x00004000)/* * Expansion BUS * * Expansion Bus 'lives' at either base1 or base 2 depending on the value of * Exp Bus config registers: * * Setting bit 31 of IXP425_EXP_CFG0 puts SDRAM at zero, * and The expansion bus to IXP425_EXP_BUS_BASE2 */#define IXP425_EXP_BUS_BASE1_PHYS	(0x00000000)#define IXP425_EXP_BUS_BASE2_PHYS	(0x50000000)#define IXP425_EXP_BUS_BASE_PHYS	IXP425_EXP_BUS_BASE2_PHYS#define IXP425_EXP_BUS_REGION_SIZE	(0x08000000)#define IXP425_EXP_BUS_CSX_REGION_SIZE	(0x01000000)#define IXP425_EXP_BUS_CS0_BASE_PHYS	(IXP425_EXP_BUS_BASE2_PHYS + 0x00000000)#define IXP425_EXP_BUS_CS1_BASE_PHYS	(IXP425_EXP_BUS_BASE2_PHYS + 0x01000000)#define IXP425_EXP_BUS_CS2_BASE_PHYS	(IXP425_EXP_BUS_BASE2_PHYS + 0x02000000)#define IXP425_EXP_BUS_CS3_BASE_PHYS	(IXP425_EXP_BUS_BASE2_PHYS + 0x03000000)#define IXP425_EXP_BUS_CS4_BASE_PHYS	(IXP425_EXP_BUS_BASE2_PHYS + 0x04000000)#define IXP425_EXP_BUS_CS5_BASE_PHYS	(IXP425_EXP_BUS_BASE2_PHYS + 0x05000000)#define IXP425_EXP_BUS_CS6_BASE_PHYS	(IXP425_EXP_BUS_BASE2_PHYS + 0x06000000)#define IXP425_EXP_BUS_CS7_BASE_PHYS	(IXP425_EXP_BUS_BASE2_PHYS + 0x07000000)#define IXP425_FLASH_WRITABLE	(0x2)#define IXP425_FLASH_DEFAULT	(0xbcd23c40)#define IXP425_FLASH_WRITE	(0xbcd23c42)#define IXP425_EXP_CS0_OFFSET	0x00#define IXP425_EXP_CS1_OFFSET   0x04#define IXP425_EXP_CS2_OFFSET   0x08#define IXP425_EXP_CS3_OFFSET   0x0C#define IXP425_EXP_CS4_OFFSET   0x10#define IXP425_EXP_CS5_OFFSET   0x14#define IXP425_EXP_CS6_OFFSET   0x18#define IXP425_EXP_CS7_OFFSET   0x1C#define IXP425_EXP_CFG0_OFFSET	0x20#define IXP425_EXP_CFG1_OFFSET	0x24#define IXP425_EXP_CFG2_OFFSET	0x28#define IXP425_EXP_CFG3_OFFSET	0x2C/* * Expansion Bus Controller registers. */#ifndef __ASSEMBLY__#define IXP425_EXP_REG(x) ((volatile u32 *)(IXP425_EXP_CFG_BASE_PHYS+(x)))#else#define IXP425_EXP_REG(x) (IXP425_EXP_CFG_BASE_PHYS+(x))#endif#define IXP425_EXP_CS0      IXP425_EXP_REG(IXP425_EXP_CS0_OFFSET)#define IXP425_EXP_CS1      IXP425_EXP_REG(IXP425_EXP_CS1_OFFSET)#define IXP425_EXP_CS2      IXP425_EXP_REG(IXP425_EXP_CS2_OFFSET)#define IXP425_EXP_CS3      IXP425_EXP_REG(IXP425_EXP_CS3_OFFSET)#define IXP425_EXP_CS4      IXP425_EXP_REG(IXP425_EXP_CS4_OFFSET)#define IXP425_EXP_CS5      IXP425_EXP_REG(IXP425_EXP_CS5_OFFSET)#define IXP425_EXP_CS6      IXP425_EXP_REG(IXP425_EXP_CS6_OFFSET)#define IXP425_EXP_CS7      IXP425_EXP_REG(IXP425_EXP_CS7_OFFSET)#define IXP425_EXP_CFG0     IXP425_EXP_REG(IXP425_EXP_CFG0_OFFSET)#define IXP425_EXP_CFG1     IXP425_EXP_REG(IXP425_EXP_CFG1_OFFSET)#define IXP425_EXP_CFG2     IXP425_EXP_REG(IXP425_EXP_CFG2_OFFSET)#define IXP425_EXP_CFG3     IXP425_EXP_REG(IXP425_EXP_CFG3_OFFSET)/* * SDRAM Controller registers. */#define IXP425_SDR_CONFIG_OFFSET	0x00#define IXP425_SDR_REFRESH_OFFSET	0x04#define IXP425_SDR_IR_OFFSET		0x08#define IXP425_SDRAM_REG(x) 	(IXP425_SDRAM_CFG_BASE_PHYS+(x))#define IXP425_SDR_CONFIG	IXP425_SDRAM_REG(IXP425_SDR_CONFIG_OFFSET)#define IXP425_SDR_REFRESH     	IXP425_SDRAM_REG(IXP425_SDR_REFRESH_OFFSET)#define IXP425_SDR_IR     	IXP425_SDRAM_REG(IXP425_SDR_IR_OFFSET)/* * UART registers */#define IXP425_UART1	0#define IXP425_UART2	0x1000#define IXP425_UART_RBR_OFFSET	0x00#define IXP425_UART_THR_OFFSET	0x00#define IXP425_UART_DLL_OFFSET	0x00#define IXP425_UART_IER_OFFSET	0x04#define IXP425_UART_DLH_OFFSET	0x04#define IXP425_UART_IIR_OFFSET	0x08#define IXP425_UART_FCR_OFFSET	0x00#define IXP425_UART_LCR_OFFSET	0x0c#define IXP425_UART_MCR_OFFSET	0x10#define IXP425_UART_LSR_OFFSET	0x14#define IXP425_UART_MSR_OFFSET	0x18#define IXP425_UART_SPR_OFFSET	0x1c#define IXP425_UART_ISR_OFFSET	0x20#define IXP425_UART_CFG_BASE_PHYS	(0xc8000000)#define RBR(x)		__REG(IXP425_UART_CFG_BASE_PHYS+(x)+IXP425_UART_RBR_OFFSET)#define THR(x)		__REG(IXP425_UART_CFG_BASE_PHYS+(x)+IXP425_UART_THR_OFFSET)#define DLL(x)		__REG(IXP425_UART_CFG_BASE_PHYS+(x)+IXP425_UART_DLL_OFFSET)#define IER(x)		__REG(IXP425_UART_CFG_BASE_PHYS+(x)+IXP425_UART_IER_OFFSET)#define DLH(x)		__REG(IXP425_UART_CFG_BASE_PHYS+(x)+IXP425_UART_DLH_OFFSET)#define IIR(x)		__REG(IXP425_UART_CFG_BASE_PHYS+(x)+IXP425_UART_IIR_OFFSET)#define FCR(x)		__REG(IXP425_UART_CFG_BASE_PHYS+(x)+IXP425_UART_FCR_OFFSET)#define LCR(x)		__REG(IXP425_UART_CFG_BASE_PHYS+(x)+IXP425_UART_LCR_OFFSET)#define MCR(x)		__REG(IXP425_UART_CFG_BASE_PHYS+(x)+IXP425_UART_MCR_OFFSET)#define LSR(x)		__REG(IXP425_UART_CFG_BASE_PHYS+(x)+IXP425_UART_LSR_OFFSET)#define MSR(x)		__REG(IXP425_UART_CFG_BASE_PHYS+(x)+IXP425_UART_MSR_OFFSET)#define SPR(x)		__REG(IXP425_UART_CFG_BASE_PHYS+(x)+IXP425_UART_SPR_OFFSET)#define ISR(x)		__REG(IXP425_UART_CFG_BASE_PHYS+(x)+IXP425_UART_ISR_OFFSET)#define IER_DMAE	(1 << 7)	/* DMA Requests Enable */#define IER_UUE		(1 << 6)	/* UART Unit Enable */#define IER_NRZE	(1 << 5)	/* NRZ coding Enable */#define IER_RTIOE	(1 << 4)	/* Receiver Time Out Interrupt Enable */#define IER_MIE		(1 << 3)	/* Modem Interrupt Enable */#define IER_RLSE	(1 << 2)	/* Receiver Line Status Interrupt Enable */#define IER_TIE		(1 << 1)	/* Transmit Data request Interrupt Enable */#define IER_RAVIE	(1 << 0)	/* Receiver Data Available Interrupt Enable */#define IIR_FIFOES1	(1 << 7)	/* FIFO Mode Enable Status */#define IIR_FIFOES0	(1 << 6)	/* FIFO Mode Enable Status */#define IIR_TOD		(1 << 3)	/* Time Out Detected */#define IIR_IID2	(1 << 2)	/* Interrupt Source Encoded */#define IIR_IID1	(1 << 1)	/* Interrupt Source Encoded */#define IIR_IP		(1 << 0)	/* Interrupt Pending (active low) */#define FCR_ITL2	(1 << 7)	/* Interrupt Trigger Level */#define FCR_ITL1	(1 << 6)	/* Interrupt Trigger Level */#define FCR_RESETTF	(1 << 2)	/* Reset Transmitter FIFO */#define FCR_RESETRF	(1 << 1)	/* Reset Receiver FIFO */#define FCR_TRFIFOE	(1 << 0)	/* Transmit and Receive FIFO Enable */#define FCR_ITL_1	(0)#define FCR_ITL_8	(FCR_ITL1)#define FCR_ITL_16	(FCR_ITL2)#define FCR_ITL_32	(FCR_ITL2|FCR_ITL1)#define LCR_DLAB	(1 << 7)	/* Divisor Latch Access Bit */#define LCR_SB		(1 << 6)	/* Set Break */#define LCR_STKYP	(1 << 5)	/* Sticky Parity */#define LCR_EPS		(1 << 4)	/* Even Parity Select */#define LCR_PEN		(1 << 3)	/* Parity Enable */#define LCR_STB		(1 << 2)	/* Stop Bit */#define LCR_WLS1	(1 << 1)	/* Word Length Select */#define LCR_WLS0	(1 << 0)	/* Word Length Select */#define LSR_FIFOE	(1 << 7)	/* FIFO Error Status */#define LSR_TEMT	(1 << 6)	/* Transmitter Empty */#define LSR_TDRQ	(1 << 5)	/* Transmit Data Request */#define LSR_BI		(1 << 4)	/* Break Interrupt */#define LSR_FE		(1 << 3)	/* Framing Error */#define LSR_PE		(1 << 2)	/* Parity Error */#define LSR_OE		(1 << 1)	/* Overrun Error */#define LSR_DR		(1 << 0)	/* Data Ready */#define MCR_LOOP	(1 << 4)	*/#define MCR_OUT2	(1 << 3)	/* force MSR_DCD in loopback mode */#define MCR_OUT1	(1 << 2)	/* force MSR_RI in loopback mode */#define MCR_RTS		(1 << 1)	/* Request to Send */#define MCR_DTR		(1 << 0)	/* Data Terminal Ready */#define MSR_DCD		(1 << 7)	/* Data Carrier Detect */#define MSR_RI		(1 << 6)	/* Ring Indicator */#define MSR_DSR		(1 << 5)	/* Data Set Ready */#define MSR_CTS		(1 << 4)	/* Clear To Send */#define MSR_DDCD	(1 << 3)	/* Delta Data Carrier Detect */#define MSR_TERI	(1 << 2)	/* Trailing Edge Ring Indicator */#define MSR_DDSR	(1 << 1)	/* Delta Data Set Ready */

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
日本韩国精品一区二区在线观看| 在线观看成人小视频| av午夜精品一区二区三区| 在线免费观看不卡av| 亚洲精品一线二线三线| 一区二区三区欧美| 国产成人免费网站| 日韩欧美一二三| 亚洲成人激情综合网| 成人午夜短视频| 欧美成人官网二区| 亚洲v中文字幕| 色婷婷一区二区| 中文字幕av在线一区二区三区| 六月婷婷色综合| 欧美一卡在线观看| 日韩专区欧美专区| 欧美午夜一区二区三区| 亚洲欧洲www| 国产精品一二三四五| 欧美变态tickling挠脚心| 亚洲综合区在线| 色网站国产精品| 亚洲欧美日韩国产中文在线| 成人深夜视频在线观看| 久久亚洲精华国产精华液 | 日韩欧美一级特黄在线播放| 一区二区三区欧美日| 色诱亚洲精品久久久久久| 亚洲天堂免费看| 91美女片黄在线| 亚洲精品国产无天堂网2021| 97精品电影院| 亚洲你懂的在线视频| 91麻豆免费视频| 亚洲女与黑人做爰| 欧美性生活大片视频| 亚洲一区二区三区四区中文字幕 | 国产真实精品久久二三区| 日韩三级中文字幕| 激情五月婷婷综合网| 国产欧美1区2区3区| 成人免费精品视频| **欧美大码日韩| 日本韩国精品在线| 日韩国产高清影视| 精品国产乱码久久久久久免费 | 婷婷六月综合网| 欧美一区二区日韩| 精品午夜一区二区三区在线观看| 久久久久九九视频| av一区二区三区黑人| 一区二区三区国产| 7777精品久久久大香线蕉| 久久精品国产亚洲高清剧情介绍| 久久视频一区二区| 99精品视频在线播放观看| 亚洲一区二区av在线| 日韩三级免费观看| 成人精品电影在线观看| 亚洲柠檬福利资源导航| 91麻豆精品国产91久久久久| 国内精品写真在线观看| 中文字幕一区二区三区精华液 | 日韩欧美成人午夜| 高清日韩电视剧大全免费| 亚洲制服欧美中文字幕中文字幕| 日韩欧美www| 99久久久久免费精品国产| 免费在线看一区| 日韩码欧中文字| 日韩欧美国产精品一区| 色综合天天天天做夜夜夜夜做| 亚洲一区二区欧美激情| 久久精品亚洲国产奇米99| 欧美日韩日日夜夜| 国产成人av网站| 日韩中文字幕区一区有砖一区| 国产色爱av资源综合区| 欧美日韩一区二区三区视频| 国产伦精品一区二区三区免费 | 91豆麻精品91久久久久久| 老司机午夜精品| 亚洲乱码日产精品bd| 国产午夜三级一区二区三| 欧美区在线观看| 99久久99久久综合| 激情欧美一区二区| 日韩激情av在线| 一区二区在线观看视频在线观看| 欧美www视频| 538prom精品视频线放| 一本色道久久综合亚洲91| 国产91丝袜在线观看| 日本不卡不码高清免费观看| 一区二区三区中文字幕| 国产欧美日韩中文久久| 欧美成人一区二区三区片免费| 欧美日韩国产一区| 在线视频一区二区三| 波多野结衣亚洲| 国产91精品免费| 国产福利一区二区三区视频在线 | 日本vs亚洲vs韩国一区三区二区 | 一区二区视频在线| 国产精品久久久久一区| 国产欧美精品一区| 久久综合五月天婷婷伊人| 日韩一区二区三区电影在线观看 | 欧美三级视频在线播放| 91丨九色丨蝌蚪富婆spa| 国产91精品在线观看| 国内精品国产成人国产三级粉色| 免费在线观看一区二区三区| 日本欧美一区二区三区| 免费观看91视频大全| 日本欧美一区二区在线观看| 蜜桃在线一区二区三区| 欧美aaa在线| 韩国一区二区三区| 国产在线精品免费| 成人性生交大合| 91免费看`日韩一区二区| 一本大道久久a久久精品综合| 91蜜桃网址入口| 色妹子一区二区| 色综合天天视频在线观看 | 91视频在线看| 色欧美88888久久久久久影院| 欧美性色黄大片手机版| 欧美一区二区三区在线视频| 亚洲精品一区二区在线观看| 欧美精彩视频一区二区三区| 亚洲欧美日韩人成在线播放| 亚洲电影第三页| 精品一区二区三区不卡| 国产精品亚洲人在线观看| av不卡在线观看| 91成人网在线| 日韩免费观看2025年上映的电影| 精品久久国产字幕高潮| 国产精品免费视频一区| 亚洲国产视频直播| 久久精品国产亚洲aⅴ| 成人妖精视频yjsp地址| 欧美中文字幕一区| 久久免费视频一区| 亚洲一区二区视频| 国产精品一二三四| 欧美亚洲丝袜传媒另类| 亚洲精品在线观看视频| 一区二区三区四区在线| 韩国v欧美v日本v亚洲v| 色综合久久66| 国产欧美一区二区精品婷婷 | 亚洲欧美一区二区三区久本道91| 亚洲成人在线观看视频| 懂色一区二区三区免费观看| 欧美亚洲精品一区| 中文字幕免费不卡| 日本不卡在线视频| 91亚洲精品一区二区乱码| 666欧美在线视频| 亚洲日本va午夜在线影院| 蓝色福利精品导航| 在线观看免费视频综合| 久久久一区二区三区| 午夜私人影院久久久久| av电影在线观看一区| 欧美大片一区二区三区| 有码一区二区三区| 丁香婷婷深情五月亚洲| 日韩精品一区在线| 亚洲国产视频直播| 91老师片黄在线观看| 精品久久99ma| 青青草成人在线观看| 欧美日韩久久久| 亚洲精品免费播放| 丁香另类激情小说| 久久综合中文字幕| 理论片日本一区| 欧美一级二级在线观看| 亚洲动漫第一页| 日本道精品一区二区三区 | 337p粉嫩大胆噜噜噜噜噜91av| 亚洲一区二区综合| 97久久精品人人澡人人爽| 国产精品一线二线三线| 精品入口麻豆88视频| 美女视频一区二区| 欧美一区二区三区在线电影 | 国产成+人+日韩+欧美+亚洲| 精品国产成人在线影院 | 日本成人中文字幕在线视频| 欧美日韩专区在线| 亚洲高清视频中文字幕| 精品视频在线看| 天堂久久一区二区三区| 欧美人体做爰大胆视频|