亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? ixp425.h

?? 基于華恒2410板子的uboot代碼
?? H
?? 第 1 頁 / 共 2 頁
字號:
/* * include/asm-arm/arch-ixp425/ixp425.h * * Register definitions for IXP425 * * Copyright (C) 2002 Intel Corporation. * * This program is free software; you can redistribute it and/or modify * it under the terms of the GNU General Public License version 2 as * published by the Free Software Foundation. * */#ifndef _ASM_ARM_IXP425_H_#define _ASM_ARM_IXP425_H_#define BIT(x)	(1<<(x))/* FIXME: Only this does work for u-boot... find out why... [RS] */#define UBOOT_REG_FIX 1#ifdef UBOOT_REG_FIX# undef	io_p2v# undef __REG# ifndef __ASSEMBLY__#  define io_p2v(PhAdd)    (PhAdd)#  define __REG(x)	(*((volatile u32 *)io_p2v(x)))#  define __REG2(x,y)	(*(volatile u32 *)((u32)&__REG(x) + (y)))# else#  define __REG(x) (x)# endif#endif /* UBOOT_REG_FIX *//* * * IXP425 Memory map: * * Phy		Phy Size	Map Size	Virt		Description * ========================================================================= * * 0x00000000	0x10000000					SDRAM 1 * * 0x10000000	0x10000000					SDRAM 2 * * 0x20000000	0x10000000					SDRAM 3 * * 0x30000000	0x10000000					SDRAM 4 * * The above four are aliases to the same memory location  (0x00000000) * * 0x48000000	 0x4000000					PCI Memory * * 0x50000000	0x10000000			Not Mapped	EXP BUS * * 0x6000000	0x00004000	    0x4000	0xFFFEB000	QMgr * * 0xC0000000	     0x100   	    0x1000	0xFFFDD000	PCI CFG * * 0xC4000000	     0x100          0x1000	0xFFFDE000	EXP CFG * * 0xC8000000	    0xC000          0xC000	0xFFFDF000	PERIPHERAL * * 0xCC000000	     0x100   	    0x1000	Not Mapped	SDRAM CFG *//* * SDRAM */#define IXP425_SDRAM_BASE		(0x00000000)#define IXP425_SDRAM_BASE_ALT		(0x10000000)/* * PCI Configuration space */#define IXP425_PCI_CFG_BASE_PHYS	(0xC0000000)#define IXP425_PCI_CFG_REGION_SIZE	(0x00001000)/* * Expansion BUS Configuration registers */#define IXP425_EXP_CFG_BASE_PHYS	(0xC4000000)#define IXP425_EXP_CFG_REGION_SIZE	(0x00001000)/* * Peripheral space */#define IXP425_PERIPHERAL_BASE_PHYS	(0xC8000000)#define IXP425_PERIPHERAL_REGION_SIZE	(0x0000C000)/* * SDRAM configuration registers */#define IXP425_SDRAM_CFG_BASE_PHYS	(0xCC000000)/* * Q Manager space .. not static mapped */#define IXP425_QMGR_BASE_PHYS		(0x60000000)#define IXP425_QMGR_REGION_SIZE		(0x00004000)/* * Expansion BUS * * Expansion Bus 'lives' at either base1 or base 2 depending on the value of * Exp Bus config registers: * * Setting bit 31 of IXP425_EXP_CFG0 puts SDRAM at zero, * and The expansion bus to IXP425_EXP_BUS_BASE2 */#define IXP425_EXP_BUS_BASE1_PHYS	(0x00000000)#define IXP425_EXP_BUS_BASE2_PHYS	(0x50000000)#define IXP425_EXP_BUS_BASE_PHYS	IXP425_EXP_BUS_BASE2_PHYS#define IXP425_EXP_BUS_REGION_SIZE	(0x08000000)#define IXP425_EXP_BUS_CSX_REGION_SIZE	(0x01000000)#define IXP425_EXP_BUS_CS0_BASE_PHYS	(IXP425_EXP_BUS_BASE2_PHYS + 0x00000000)#define IXP425_EXP_BUS_CS1_BASE_PHYS	(IXP425_EXP_BUS_BASE2_PHYS + 0x01000000)#define IXP425_EXP_BUS_CS2_BASE_PHYS	(IXP425_EXP_BUS_BASE2_PHYS + 0x02000000)#define IXP425_EXP_BUS_CS3_BASE_PHYS	(IXP425_EXP_BUS_BASE2_PHYS + 0x03000000)#define IXP425_EXP_BUS_CS4_BASE_PHYS	(IXP425_EXP_BUS_BASE2_PHYS + 0x04000000)#define IXP425_EXP_BUS_CS5_BASE_PHYS	(IXP425_EXP_BUS_BASE2_PHYS + 0x05000000)#define IXP425_EXP_BUS_CS6_BASE_PHYS	(IXP425_EXP_BUS_BASE2_PHYS + 0x06000000)#define IXP425_EXP_BUS_CS7_BASE_PHYS	(IXP425_EXP_BUS_BASE2_PHYS + 0x07000000)#define IXP425_FLASH_WRITABLE	(0x2)#define IXP425_FLASH_DEFAULT	(0xbcd23c40)#define IXP425_FLASH_WRITE	(0xbcd23c42)#define IXP425_EXP_CS0_OFFSET	0x00#define IXP425_EXP_CS1_OFFSET   0x04#define IXP425_EXP_CS2_OFFSET   0x08#define IXP425_EXP_CS3_OFFSET   0x0C#define IXP425_EXP_CS4_OFFSET   0x10#define IXP425_EXP_CS5_OFFSET   0x14#define IXP425_EXP_CS6_OFFSET   0x18#define IXP425_EXP_CS7_OFFSET   0x1C#define IXP425_EXP_CFG0_OFFSET	0x20#define IXP425_EXP_CFG1_OFFSET	0x24#define IXP425_EXP_CFG2_OFFSET	0x28#define IXP425_EXP_CFG3_OFFSET	0x2C/* * Expansion Bus Controller registers. */#ifndef __ASSEMBLY__#define IXP425_EXP_REG(x) ((volatile u32 *)(IXP425_EXP_CFG_BASE_PHYS+(x)))#else#define IXP425_EXP_REG(x) (IXP425_EXP_CFG_BASE_PHYS+(x))#endif#define IXP425_EXP_CS0      IXP425_EXP_REG(IXP425_EXP_CS0_OFFSET)#define IXP425_EXP_CS1      IXP425_EXP_REG(IXP425_EXP_CS1_OFFSET)#define IXP425_EXP_CS2      IXP425_EXP_REG(IXP425_EXP_CS2_OFFSET)#define IXP425_EXP_CS3      IXP425_EXP_REG(IXP425_EXP_CS3_OFFSET)#define IXP425_EXP_CS4      IXP425_EXP_REG(IXP425_EXP_CS4_OFFSET)#define IXP425_EXP_CS5      IXP425_EXP_REG(IXP425_EXP_CS5_OFFSET)#define IXP425_EXP_CS6      IXP425_EXP_REG(IXP425_EXP_CS6_OFFSET)#define IXP425_EXP_CS7      IXP425_EXP_REG(IXP425_EXP_CS7_OFFSET)#define IXP425_EXP_CFG0     IXP425_EXP_REG(IXP425_EXP_CFG0_OFFSET)#define IXP425_EXP_CFG1     IXP425_EXP_REG(IXP425_EXP_CFG1_OFFSET)#define IXP425_EXP_CFG2     IXP425_EXP_REG(IXP425_EXP_CFG2_OFFSET)#define IXP425_EXP_CFG3     IXP425_EXP_REG(IXP425_EXP_CFG3_OFFSET)/* * SDRAM Controller registers. */#define IXP425_SDR_CONFIG_OFFSET	0x00#define IXP425_SDR_REFRESH_OFFSET	0x04#define IXP425_SDR_IR_OFFSET		0x08#define IXP425_SDRAM_REG(x) 	(IXP425_SDRAM_CFG_BASE_PHYS+(x))#define IXP425_SDR_CONFIG	IXP425_SDRAM_REG(IXP425_SDR_CONFIG_OFFSET)#define IXP425_SDR_REFRESH     	IXP425_SDRAM_REG(IXP425_SDR_REFRESH_OFFSET)#define IXP425_SDR_IR     	IXP425_SDRAM_REG(IXP425_SDR_IR_OFFSET)/* * UART registers */#define IXP425_UART1	0#define IXP425_UART2	0x1000#define IXP425_UART_RBR_OFFSET	0x00#define IXP425_UART_THR_OFFSET	0x00#define IXP425_UART_DLL_OFFSET	0x00#define IXP425_UART_IER_OFFSET	0x04#define IXP425_UART_DLH_OFFSET	0x04#define IXP425_UART_IIR_OFFSET	0x08#define IXP425_UART_FCR_OFFSET	0x00#define IXP425_UART_LCR_OFFSET	0x0c#define IXP425_UART_MCR_OFFSET	0x10#define IXP425_UART_LSR_OFFSET	0x14#define IXP425_UART_MSR_OFFSET	0x18#define IXP425_UART_SPR_OFFSET	0x1c#define IXP425_UART_ISR_OFFSET	0x20#define IXP425_UART_CFG_BASE_PHYS	(0xc8000000)#define RBR(x)		__REG(IXP425_UART_CFG_BASE_PHYS+(x)+IXP425_UART_RBR_OFFSET)#define THR(x)		__REG(IXP425_UART_CFG_BASE_PHYS+(x)+IXP425_UART_THR_OFFSET)#define DLL(x)		__REG(IXP425_UART_CFG_BASE_PHYS+(x)+IXP425_UART_DLL_OFFSET)#define IER(x)		__REG(IXP425_UART_CFG_BASE_PHYS+(x)+IXP425_UART_IER_OFFSET)#define DLH(x)		__REG(IXP425_UART_CFG_BASE_PHYS+(x)+IXP425_UART_DLH_OFFSET)#define IIR(x)		__REG(IXP425_UART_CFG_BASE_PHYS+(x)+IXP425_UART_IIR_OFFSET)#define FCR(x)		__REG(IXP425_UART_CFG_BASE_PHYS+(x)+IXP425_UART_FCR_OFFSET)#define LCR(x)		__REG(IXP425_UART_CFG_BASE_PHYS+(x)+IXP425_UART_LCR_OFFSET)#define MCR(x)		__REG(IXP425_UART_CFG_BASE_PHYS+(x)+IXP425_UART_MCR_OFFSET)#define LSR(x)		__REG(IXP425_UART_CFG_BASE_PHYS+(x)+IXP425_UART_LSR_OFFSET)#define MSR(x)		__REG(IXP425_UART_CFG_BASE_PHYS+(x)+IXP425_UART_MSR_OFFSET)#define SPR(x)		__REG(IXP425_UART_CFG_BASE_PHYS+(x)+IXP425_UART_SPR_OFFSET)#define ISR(x)		__REG(IXP425_UART_CFG_BASE_PHYS+(x)+IXP425_UART_ISR_OFFSET)#define IER_DMAE	(1 << 7)	/* DMA Requests Enable */#define IER_UUE		(1 << 6)	/* UART Unit Enable */#define IER_NRZE	(1 << 5)	/* NRZ coding Enable */#define IER_RTIOE	(1 << 4)	/* Receiver Time Out Interrupt Enable */#define IER_MIE		(1 << 3)	/* Modem Interrupt Enable */#define IER_RLSE	(1 << 2)	/* Receiver Line Status Interrupt Enable */#define IER_TIE		(1 << 1)	/* Transmit Data request Interrupt Enable */#define IER_RAVIE	(1 << 0)	/* Receiver Data Available Interrupt Enable */#define IIR_FIFOES1	(1 << 7)	/* FIFO Mode Enable Status */#define IIR_FIFOES0	(1 << 6)	/* FIFO Mode Enable Status */#define IIR_TOD		(1 << 3)	/* Time Out Detected */#define IIR_IID2	(1 << 2)	/* Interrupt Source Encoded */#define IIR_IID1	(1 << 1)	/* Interrupt Source Encoded */#define IIR_IP		(1 << 0)	/* Interrupt Pending (active low) */#define FCR_ITL2	(1 << 7)	/* Interrupt Trigger Level */#define FCR_ITL1	(1 << 6)	/* Interrupt Trigger Level */#define FCR_RESETTF	(1 << 2)	/* Reset Transmitter FIFO */#define FCR_RESETRF	(1 << 1)	/* Reset Receiver FIFO */#define FCR_TRFIFOE	(1 << 0)	/* Transmit and Receive FIFO Enable */#define FCR_ITL_1	(0)#define FCR_ITL_8	(FCR_ITL1)#define FCR_ITL_16	(FCR_ITL2)#define FCR_ITL_32	(FCR_ITL2|FCR_ITL1)#define LCR_DLAB	(1 << 7)	/* Divisor Latch Access Bit */#define LCR_SB		(1 << 6)	/* Set Break */#define LCR_STKYP	(1 << 5)	/* Sticky Parity */#define LCR_EPS		(1 << 4)	/* Even Parity Select */#define LCR_PEN		(1 << 3)	/* Parity Enable */#define LCR_STB		(1 << 2)	/* Stop Bit */#define LCR_WLS1	(1 << 1)	/* Word Length Select */#define LCR_WLS0	(1 << 0)	/* Word Length Select */#define LSR_FIFOE	(1 << 7)	/* FIFO Error Status */#define LSR_TEMT	(1 << 6)	/* Transmitter Empty */#define LSR_TDRQ	(1 << 5)	/* Transmit Data Request */#define LSR_BI		(1 << 4)	/* Break Interrupt */#define LSR_FE		(1 << 3)	/* Framing Error */#define LSR_PE		(1 << 2)	/* Parity Error */#define LSR_OE		(1 << 1)	/* Overrun Error */#define LSR_DR		(1 << 0)	/* Data Ready */#define MCR_LOOP	(1 << 4)	*/#define MCR_OUT2	(1 << 3)	/* force MSR_DCD in loopback mode */#define MCR_OUT1	(1 << 2)	/* force MSR_RI in loopback mode */#define MCR_RTS		(1 << 1)	/* Request to Send */#define MCR_DTR		(1 << 0)	/* Data Terminal Ready */#define MSR_DCD		(1 << 7)	/* Data Carrier Detect */#define MSR_RI		(1 << 6)	/* Ring Indicator */#define MSR_DSR		(1 << 5)	/* Data Set Ready */#define MSR_CTS		(1 << 4)	/* Clear To Send */#define MSR_DDCD	(1 << 3)	/* Delta Data Carrier Detect */#define MSR_TERI	(1 << 2)	/* Trailing Edge Ring Indicator */#define MSR_DDSR	(1 << 1)	/* Delta Data Set Ready */

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲欧洲av在线| 精品视频1区2区3区| 国产午夜精品一区二区三区四区| 麻豆成人91精品二区三区| 欧美一区二区在线播放| 免费成人小视频| 久久久另类综合| 成人午夜av在线| 亚洲欧美区自拍先锋| 欧美在线看片a免费观看| 午夜视频一区二区三区| 日韩欧美国产午夜精品| 国产成人av一区二区三区在线| 一区二区三区国产精华| 91精品国产综合久久国产大片| 久久99精品国产麻豆婷婷| 国产精品女主播av| 欧美日韩一区二区在线观看| 免费欧美高清视频| 国产精品久久久久久久久图文区 | 亚洲国产精品欧美一二99| 欧美日韩国产一级二级| 免费人成网站在线观看欧美高清| 久久九九久精品国产免费直播| 91免费视频网址| 日韩国产成人精品| 国产精品你懂的| 欧美网站一区二区| 国产精品一二三四区| 亚洲欧美电影院| 日韩精品专区在线影院重磅| 99久久精品国产导航| 日韩中文字幕一区二区三区| 久久精品视频一区二区三区| 欧美在线free| 国产福利一区二区三区视频在线 | 亚洲精品在线一区二区| 成人av小说网| 美女诱惑一区二区| 一区二区三区中文字幕精品精品| 欧美videos中文字幕| 色综合激情五月| 国产精品综合二区| 青青草97国产精品免费观看 | 欧美日韩成人激情| 91污在线观看| 国产精品一区二区无线| 日本三级亚洲精品| 一区二区三区产品免费精品久久75| 精品不卡在线视频| 日韩一级大片在线| 欧美日韩国产免费一区二区| 91丨九色丨黑人外教| 国产精品一区免费视频| 麻豆精品在线看| 国产美女精品人人做人人爽| 亚洲一区二区av在线| 国产精品乱人伦| 精品国产一区a| 91精品国产福利| 欧美视频中文一区二区三区在线观看| 成人精品国产免费网站| 国产一区二区伦理| 精品一区二区国语对白| 日本亚洲视频在线| 天天综合网 天天综合色| 亚洲欧美一区二区三区极速播放 | 亚洲成人激情社区| 亚洲精品你懂的| 最新国产精品久久精品| 欧美激情在线看| 国产女主播在线一区二区| 国产午夜精品一区二区三区四区| 精品国产三级a在线观看| 蜜臂av日日欢夜夜爽一区| 久久精品欧美一区二区三区不卡| 成人h精品动漫一区二区三区| 国产老妇另类xxxxx| 韩国毛片一区二区三区| 免费亚洲电影在线| 男女视频一区二区| 日韩在线卡一卡二| 免费在线一区观看| 伦理电影国产精品| 黑人巨大精品欧美一区| 麻豆久久久久久久| 国产一区二区网址| 国产精品一级在线| 国产大陆亚洲精品国产| 成人性生交大合| 91麻豆视频网站| 欧美影院一区二区三区| 精品视频一区二区三区免费| 69堂亚洲精品首页| 欧美第一区第二区| 久久久美女毛片| 国产精品国产成人国产三级| 免费久久精品视频| 国产一区二区视频在线| 成人永久免费视频| 在线亚洲欧美专区二区| 制服丝袜在线91| 91精品久久久久久久91蜜桃| 久久综合久久久久88| 中文字幕精品在线不卡| 一区二区日韩电影| 青青草伊人久久| 成人综合婷婷国产精品久久蜜臀| 色婷婷激情久久| 日韩一区二区高清| 欧美激情一区二区在线| 亚洲日本韩国一区| 日本美女视频一区二区| 国产a级毛片一区| 欧美午夜精品久久久久久孕妇| 欧美tk—视频vk| 亚洲欧美在线另类| 免费看精品久久片| 色综合久久精品| 26uuu国产电影一区二区| 亚洲精选一二三| 另类调教123区| 色综合久久久久网| 久久久国际精品| 天堂久久久久va久久久久| 国产在线国偷精品免费看| 在线观看网站黄不卡| 久久精品水蜜桃av综合天堂| 一区二区三区四区不卡在线| 久久99精品久久久久久国产越南 | 亚洲国产美女搞黄色| 国产精品一品视频| 欧美日韩不卡在线| 亚洲天堂av老司机| 国产一区二区三区免费看 | 国产清纯白嫩初高生在线观看91 | 精品日韩在线一区| 亚洲日本va午夜在线电影| 国产真实乱对白精彩久久| 欧美色图片你懂的| 最新久久zyz资源站| 国模无码大尺度一区二区三区| 欧美在线小视频| 亚洲欧美在线观看| 成人午夜免费视频| 久久一二三国产| 日本欧美一区二区三区乱码| 色8久久精品久久久久久蜜| 日本一区二区三区视频视频| 久久99热这里只有精品| 69久久99精品久久久久婷婷 | 日韩主播视频在线| 在线免费观看日本一区| 1区2区3区国产精品| 国产凹凸在线观看一区二区| 欧美刺激午夜性久久久久久久| 亚洲午夜羞羞片| 在线亚洲免费视频| 亚洲视频在线一区| eeuss鲁片一区二区三区在线看| 精品福利二区三区| 免费欧美高清视频| 欧美人牲a欧美精品| 亚洲午夜久久久久久久久久久| 91亚洲精品久久久蜜桃网站| 综合久久久久综合| 99免费精品视频| 亚洲色大成网站www久久九九| 成人av在线看| 亚洲三级在线观看| 99re这里只有精品视频首页| 中文一区一区三区高中清不卡| 成人一区二区三区在线观看 | 国产精品乱码一区二区三区软件| 国产精品一二三区在线| 久久精品日产第一区二区三区高清版| 精品午夜久久福利影院| 久久久综合视频| 国产精品一区在线| 国产精品国产三级国产a| 色综合欧美在线| 亚洲成精国产精品女| 欧美精品免费视频| 久久电影网电视剧免费观看| 久久久综合九色合综国产精品| 成人免费三级在线| 亚洲精品免费看| 欧美日韩一区不卡| 麻豆成人在线观看| 国产精品女同互慰在线看| 色系网站成人免费| 日韩二区三区四区| 国产亚洲精品aa| 91欧美激情一区二区三区成人| 亚洲午夜国产一区99re久久| 欧美一区二区三区的| 国产福利一区在线| 依依成人精品视频| 日韩欧美色综合网站| 成人免费毛片高清视频|