亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? 2812 TCP/IP協議的實現
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
五月综合激情婷婷六月色窝| 精品处破学生在线二十三| 久久综合九色综合欧美98| 日韩天堂在线观看| 亚洲精品第1页| 国产成人综合在线| 日韩欧美一级二级三级| 亚洲国产精品久久久男人的天堂 | 亚洲一区二区五区| 成人黄色软件下载| 久久久久国产精品麻豆ai换脸| 亚洲国产综合视频在线观看| av高清不卡在线| 丁香激情综合五月| 亚洲美女视频在线| 九九精品视频在线看| 91麻豆精品久久久久蜜臀| 中文字幕制服丝袜一区二区三区| 国产在线视视频有精品| 91.麻豆视频| 亚洲一卡二卡三卡四卡五卡| 一本色道**综合亚洲精品蜜桃冫| 中文av一区特黄| 国产乱码精品一区二区三区忘忧草| 91精品国产综合久久精品性色| 亚洲一区二区五区| 在线精品视频小说1| 亚洲色图在线播放| 99久久国产综合精品色伊| 国产婷婷色一区二区三区| 国产在线精品一区二区| www国产精品av| 精品亚洲成av人在线观看| 九一九一国产精品| 91黄色免费版| 久久久久久一二三区| 亚洲另类春色校园小说| 国内精品伊人久久久久av一坑| 高清国产午夜精品久久久久久| 欧美日韩一二三区| 日韩欧美国产系列| 亚洲午夜影视影院在线观看| 国产毛片精品视频| 91精品国产麻豆国产自产在线| 欧美国产国产综合| 日韩精品视频网| 色婷婷综合久久久久中文一区二区 | 亚洲高清一区二区三区| 国产99久久久久| 日韩欧美的一区| 亚洲国产日产av| 色综合中文字幕国产 | 99久久精品情趣| 久久久久久久综合日本| 亚洲va国产va欧美va观看| 成人免费视频国产在线观看| 制服.丝袜.亚洲.中文.综合| 亚洲精品自拍动漫在线| 国产精品一区专区| 欧美mv日韩mv国产| 日本欧美一区二区| 欧美日韩的一区二区| 亚洲欧美电影院| 成人福利视频网站| 中文字幕欧美日本乱码一线二线| 国内久久精品视频| 欧美成人午夜电影| 麻豆91免费观看| 欧美一区二区视频网站| 日韩精品成人一区二区在线| 欧美日韩美少妇| 亚洲高清中文字幕| 欧美军同video69gay| 亚洲v日本v欧美v久久精品| 欧美午夜片在线观看| 香蕉成人啪国产精品视频综合网| 在线视频欧美区| 一区二区不卡在线视频 午夜欧美不卡在| www.性欧美| 一区二区久久久久| 欧美日韩在线直播| 日韩av一区二区三区| 欧美成va人片在线观看| 久久99久久99小草精品免视看| 欧美va天堂va视频va在线| 老司机精品视频一区二区三区| 欧美一级日韩免费不卡| 日韩二区三区在线观看| 欧美一区二区精美| 国产一区久久久| 国产精品久久久久久久久果冻传媒| 国产成人在线视频播放| 欧美韩国日本不卡| 91福利国产成人精品照片| 亚洲gay无套男同| 精品国产露脸精彩对白| 成人动漫精品一区二区| 亚洲一区二区三区在线播放| 日韩网站在线看片你懂的| 国产成人自拍在线| 亚洲在线成人精品| 精品少妇一区二区三区日产乱码| 成人免费毛片片v| 亚洲香肠在线观看| 久久伊99综合婷婷久久伊| 99久久99久久精品免费观看| 天堂一区二区在线| 国产天堂亚洲国产碰碰| 欧美日韩国产影片| 国产精品一区二区不卡| 亚洲一区二区在线视频| 精品对白一区国产伦| 91视视频在线观看入口直接观看www| 五月天久久比比资源色| 久久精品夜色噜噜亚洲a∨| 欧美少妇xxx| 成人av综合一区| 亚洲午夜私人影院| 国产精品少妇自拍| 日韩亚洲欧美在线| 91麻豆精东视频| 国产精品白丝jk黑袜喷水| 亚洲电影第三页| 亚洲欧洲美洲综合色网| 精品国产在天天线2019| 欧美日韩不卡在线| 91丨国产丨九色丨pron| 捆绑调教一区二区三区| 亚洲一区二区欧美日韩 | 一区二区视频免费在线观看| 久久精品日产第一区二区三区高清版 | 亚洲激情自拍视频| 国产日本欧洲亚洲| 精品免费99久久| 欧美精品在线视频| 在线免费观看不卡av| 97精品视频在线观看自产线路二| 国产精品一区二区在线播放| 久久99精品视频| 久久超碰97中文字幕| 日本强好片久久久久久aaa| 亚洲18女电影在线观看| 亚洲色图视频免费播放| 国产精品乱子久久久久| 久久精品亚洲国产奇米99| 日韩视频一区二区三区| 欧美成人伊人久久综合网| 日韩午夜激情免费电影| 欧美日韩视频专区在线播放| 欧美亚洲一区二区三区四区| 在线免费观看日本欧美| 色av综合在线| 欧美日韩夫妻久久| 欧美美女直播网站| 制服视频三区第一页精品| 欧美一区二区成人6969| 日韩一级免费一区| 26uuu久久天堂性欧美| 久久亚洲精华国产精华液| 欧美精品一区二区三区四区| 国产欧美一区二区在线| 国产精品理伦片| 一区二区三区在线免费| 亚洲mv在线观看| 精品一区二区三区久久久| 国内精品免费**视频| 国产精品香蕉一区二区三区| www.日韩大片| 欧美剧情片在线观看| 欧美成人国产一区二区| 久久久久久久久免费| 国产精品初高中害羞小美女文| 亚洲三级电影网站| 亚洲成人黄色影院| 国产精品自在在线| 色综合视频在线观看| 欧美精品久久99| 国产精品色哟哟网站| 亚洲午夜精品一区二区三区他趣| 美女脱光内衣内裤视频久久网站| 国产激情视频一区二区在线观看 | 久久毛片高清国产| 亚洲免费在线观看视频| 蜜臀久久久久久久| 成人午夜在线视频| 正在播放亚洲一区| 国产欧美日韩综合| 亚洲不卡av一区二区三区| 国产酒店精品激情| 欧美影院一区二区三区| 国产日韩精品一区二区浪潮av| 亚洲一区二区高清| 国产宾馆实践打屁股91| 在线成人av影院| 中文字幕中文字幕在线一区| 免费美女久久99| 成人av在线影院| 精品国产成人在线影院| 一区二区三区在线免费播放| 国产成人精品三级麻豆|