亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp281x_sci.h

?? 2812的經(jīng)典示例程序
?? H
字號:
//###########################################################################
//
// FILE:	DSP281x_Sci.h
//
// TITLE:	DSP281x Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  1.00| 11 Sep 2003 | L.H. | Changes since previous version (v.58 Alpha)
//      |             |      | Added SCIRST bit field to SCIFFTX register
//      |             |      | Renamed RXERR to RXERROR to match documentation
//      |             |      | Renamed RXOVF_CLR to RXFFOVRCLR to match user documentation
//###########################################################################

#ifndef DSP281x_SCI_H
#define DSP281x_SCI_H


#ifdef __cplusplus
extern "C" {
#endif

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//

struct  SCICCR_BITS {        // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 


union SCICCR_REG {
   Uint16              all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {       // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16               all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {       // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16               all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {       // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERROR:1;         // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16               all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {      // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {        // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16              all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {       // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 SCIRST:1;          // 15     SCI reset rx/tx channels 

}; 

union SCIFFTX_REG {
   Uint16               all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {       // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXFFOVRCLR:1;      // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16               all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16               all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16               rsvd1;      // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16               rsvd2;      // reserved
   Uint16               rsvd3;      // reserved
   union SCIPRI_REG     SCIPRI;     // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#ifdef __cplusplus
}
#endif /* extern "C" */

#endif  // end of DSP281x_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产精品91xxx| 亚洲另类一区二区| 制服丝袜中文字幕亚洲| 欧美一级黄色大片| 欧美丰满美乳xxx高潮www| 26uuu精品一区二区三区四区在线| 国产精品国产馆在线真实露脸| 日韩一区精品视频| 91日韩一区二区三区| 久久精品欧美日韩| 中文字幕中文字幕中文字幕亚洲无线| 国产精品免费av| 亚洲欧美日韩国产手机在线| 黄页视频在线91| 日韩一区二区麻豆国产| 欧美v日韩v国产v| 亚洲一区二区三区视频在线 | 欧美天堂一区二区三区| 国产精品人妖ts系列视频| 乱中年女人伦av一区二区| 欧美三级韩国三级日本三斤| 亚洲欧美日本在线| 丝袜美腿亚洲一区| 欧美丝袜第三区| 精品国产伦一区二区三区观看方式| 亚洲高清免费一级二级三级| 六月丁香婷婷久久| 91精品国产入口在线| 丝瓜av网站精品一区二区 | 亚洲国产综合在线| 在线亚洲免费视频| 亚洲自拍都市欧美小说| 色噜噜狠狠色综合欧洲selulu| 亚洲少妇屁股交4| 午夜在线电影亚洲一区| 欧美日韩不卡一区| 国产精品女同一区二区三区| 国产高清在线精品| 中文乱码免费一区二区| 秋霞成人午夜伦在线观看| 91精品国产91久久综合桃花| 蜜臀av一级做a爰片久久| 日韩欧美国产电影| 国产精品一卡二卡| 国产精品久久久久久一区二区三区 | 自拍偷拍欧美激情| 久久成人免费电影| 精品污污网站免费看| 日韩精品一级中文字幕精品视频免费观看| 国产精品自拍毛片| 欧美精品三级日韩久久| 免费成人美女在线观看.| 久久婷婷色综合| 亚洲国产毛片aaaaa无费看 | 国产一区在线观看视频| 国产欧美日韩不卡| 美女任你摸久久| 国产日韩欧美在线一区| 在线一区二区三区四区五区 | 久久色在线观看| 日韩成人精品在线| 久久亚洲精华国产精华液 | 偷偷要91色婷婷| 国产片一区二区三区| 91在线播放网址| 美女免费视频一区| 伊人一区二区三区| 精品剧情在线观看| 在线亚洲+欧美+日本专区| 久久精品999| 日韩欧美亚洲国产精品字幕久久久| 国产精品一区一区三区| 精品少妇一区二区三区在线视频| 成人免费视频国产在线观看| 久久精品日韩一区二区三区| 欧亚洲嫩模精品一区三区| 亚洲欧美偷拍另类a∨色屁股| 91精品免费在线观看| 99精品视频中文字幕| 另类欧美日韩国产在线| 久久尤物电影视频在线观看| 激情五月播播久久久精品| 亚洲精品中文字幕乱码三区| 久久久午夜精品理论片中文字幕| 色综合久久99| 亚洲丝袜另类动漫二区| 精品国产乱子伦一区| 欧美日韩一区二区三区不卡| 成人一道本在线| 国产在线看一区| 亚洲超碰97人人做人人爱| 欧美一区二区三区在线视频| 捆绑调教一区二区三区| 亚洲女与黑人做爰| 欧美在线观看一二区| 日本美女一区二区三区| 久久综合九色综合97_久久久| 欧美午夜理伦三级在线观看| www.亚洲在线| 风间由美一区二区三区在线观看| 日韩美女视频一区| 国产欧美一区视频| 2欧美一区二区三区在线观看视频| 精品在线你懂的| 日本不卡1234视频| 天天色天天操综合| 久久久久国产精品人| 精品国产露脸精彩对白| 日韩精品专区在线| 91丝袜呻吟高潮美腿白嫩在线观看| 亚洲一区二区三区视频在线播放| 亚洲欧美日韩中文字幕一区二区三区 | 国产91精品在线观看| 国产一区二区三区黄视频 | 91精品在线麻豆| 日韩一区二区三区高清免费看看| 在线观看日韩高清av| 91国在线观看| 欧美美女直播网站| 春色校园综合激情亚洲| 亚洲午夜视频在线观看| 亚洲成人黄色小说| 亚洲成av人影院| 日本欧美韩国一区三区| 国产精品久久久久久亚洲毛片| 51精品国自产在线| 欧美成人高清电影在线| 久久影院视频免费| 国产精品拍天天在线| 欧美高清一级片在线| av资源网一区| 国产美女视频91| yourporn久久国产精品| 欧美性感一区二区三区| 69堂国产成人免费视频| 久久久一区二区| 制服视频三区第一页精品| 色吊一区二区三区| 91精品黄色片免费大全| 欧美在线观看一区二区| 日韩欧美aaaaaa| 国产精品福利一区二区| 国产亚洲人成网站| 一二三区精品视频| 另类调教123区| 日韩中文欧美在线| 国产成人精品在线看| 色综合网站在线| 精品剧情在线观看| 欧美伦理影视网| 欧美日韩国产中文| 亚洲国产高清aⅴ视频| 日韩欧美不卡一区| 亚洲天堂av老司机| 激情国产一区二区| 国产在线视频精品一区| 色狠狠色狠狠综合| 久久久国产精品午夜一区ai换脸| 亚洲免费在线观看| 国内精品伊人久久久久av一坑| 久久国产乱子精品免费女| 麻豆精品视频在线| 成人av一区二区三区| 日韩亚洲欧美中文三级| 亚洲视频免费看| 国产91综合网| 日韩欧美一级二级三级| 精品日韩在线观看| 亚洲国产精品一区二区尤物区| 国产不卡视频在线观看| 91麻豆精品91久久久久久清纯| 欧美一区二区三区人| 亚洲乱码中文字幕| 视频一区中文字幕国产| 精品一区二区在线观看| 欧美午夜精品理论片a级按摩| 欧美变态口味重另类| 亚洲成年人网站在线观看| av激情综合网| 久久精品欧美日韩| 黄色日韩网站视频| 日韩午夜激情电影| 亚洲国产成人av网| 日本精品一级二级| 亚洲精品ww久久久久久p站| 懂色一区二区三区免费观看 | 喷水一区二区三区| 日韩国产成人精品| 欧美在线啊v一区| 欧美高清视频www夜色资源网| 6080午夜不卡| 亚洲影院在线观看| 久久精品72免费观看| 粉嫩aⅴ一区二区三区四区五区| 91福利国产成人精品照片| 亚洲美女偷拍久久| 在线观看一区二区视频| 日韩一级免费观看| 久久丁香综合五月国产三级网站| 欧美一级久久久久久久大片|