亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? rxcver.vhd

?? 串口源碼,實(shí)現(xiàn)接收發(fā)送功能,簡單易懂,配仿真源程序
?? VHD
字號:
--/*******************************************************************
-- *
-- *    DESCRIPTION: UART receiver module. 
-- *
-- *    AUTHOR: Jim Jian 
-- *
-- *    HISTORY: 1/14/96    
-- *
-- *******************************************************************/

LIBRARY ieee;
USE ieee.std_logic_1164.ALL;
USE ieee.std_logic_unsigned.ALL;

ENTITY rxcver IS
PORT (mclkx16  :  IN std_logic;  -- input clock, 16x baudrate clock used for synchronization
      read     :  IN std_logic;  -- Read Strobe
      rx       :  IN std_logic;  -- Receive Input Line
      reset    :  IN std_logic;  -- Global Reset

	   rxrdy       :  OUT  std_logic;  -- Receiver data ready to read
	   parityerr   :  OUT  std_logic;  -- Receiver parity error flag
	   framingerr  :  OUT  std_logic;  -- Receiver framing error flag
	   overrun     :  OUT  std_logic;  -- Receiver overrun error flag

		data        :  OUT  std_logic_vector(7 downto 0));  -- 8 bit output data bus
END rxcver;

--


ARCHITECTURE behave OF rxcver IS
SIGNAL rxcnt : std_logic_vector(3 downto 0);  -- clock cycle count
SIGNAL rx1, read1, read2, idle1 : std_logic;  -- delayed versions of rx, read, idle
SIGNAL hunt  : std_logic;  -- hunting for start bit flag
SIGNAL rhr : std_logic_vector(7 downto 0);  -- Receiver hold register
SIGNAL rsr : std_logic_vector(7 downto 0);  -- Receiver serial -> parallel shift register
SIGNAL rxparity  :  std_logic;  -- parity bit of received data
SIGNAL paritygen :  std_logic;  -- generated parity of received data
SIGNAL rxstop : std_logic;   -- stop bit of received data
CONSTANT paritymode : std_logic := '1';  -- initializing to 1 = odd parity, 0 = even parity
SIGNAL rxclk  : std_logic;   -- Receive data shift clock
SIGNAL idle  :  std_logic;   -- ='1' when receiver is idling
SIGNAL rxdatardy : std_logic;  -- = '1' when data is ready to be read

BEGIN

--// Idle requires async preset since it is clocked by rxclk, and it's  
--// value determines whether rxclk gets generated or not. 
--// Idle goes low when shifting in data. This is ensured because all bits 
--// of rsr are preset to all 1's when idle is high. Idle goes high again 
--// when rsr[0] = 0, i.e. when the low "rxstop" bit reach rsr[0]. 
--// Next rising edge of rxclk preset idle to high again, and generation of 
--// rxclk is disabled.
	

	idle_preset : PROCESS (rxclk, reset)
	BEGIN
		IF reset = '1' THEN
			idle <= '1';
		ELSIF rxclk'EVENT AND rxclk='1' THEN
			idle <= (NOT idle) AND (NOT rsr(0));
		END IF;
	END PROCESS;

--		
--// Synchronizing rxclk to the centerpoint of low leading startbit.
--always @(posedge mclkx16)
--begin
--
--	// A start bit is eight clock times with rx=0 after a falling edge of rx. 

	rxclk_sync : PROCESS (mclkx16, reset)
	BEGIN
		IF reset='1' THEN
			hunt <= '0';
			rxcnt <= "0001";
			rx1 <= '1';
			rxclk <= '0';
		ELSIF (mclkx16='1') AND mclkx16'EVENT THEN
			IF (idle='1' AND rx='0' AND rx1='1') THEN
				hunt <= '1';
			ELSE
			   IF (idle='0' OR rx='1') THEN
			      hunt <= '0';
            END IF;
            IF (idle ='0' OR hunt='1') THEN
               rxcnt <= rxcnt + 1;
            ELSE
               rxcnt <= "0001";
            END IF;
  
         END IF;
         rx1 <= rx;
         rxclk <= rxcnt(3);		
		END IF;
	END PROCESS;		


-- When not idling, sample data at the rx input, and generate parity.

   sample_data : PROCESS (rxclk, reset)
   BEGIN
      IF (reset = '1') THEN
      -- idle_reset   
         rsr        <= "11111111";		-- All 1's ensure that idle stays low during data shifting.
   	   rxparity   <= '1';        	-- Preset to high to ensure idle = 0 during data shifting.          
   	   paritygen  <= paritymode;	--Preset paritygen to parity mode.
   	   rxstop     <= '0';     
      ELSIF (rxclk='1') AND (rxclk'EVENT) THEN
         IF (idle='1') THEN
            -- idle_reset   
            rsr        <= "11111111";		-- All 1's ensure that idle stays low during data shifting.
   	      rxparity   <= '1';        	-- Preset to high to ensure idle = 0 during data shifting.          
   	      paritygen  <= paritymode;		-- Preset paritygen to parity mode.
   	      rxstop     <= '0';
         ELSE
  	         -- shift_data
  	         rsr         <= '0'&rsr(7 downto 1); -- Right shift receive shift register.     
            rsr(7)      <= rxparity;            -- Load rsr[7] with rxparity.
            rxparity    <= rxstop;              -- Load rxparity with rxstop.
            rxstop      <= rx;                  -- Load rxstop with rx. At 1'st shift rxstop gets low "start bit". 
            paritygen   <= paritygen XOR rxstop;  -- Generate parity as data are shifted.
         END IF;
      END IF;
   END PROCESS;


-- Generate status & error flags.

   generate_flag : PROCESS (mclkx16, reset)
   BEGIN
      IF (reset='1') THEN
      	rhr         <= "00000000";
	      rxdatardy 	<= '0';
	      overrun		<= '0';
	      parityerr   <= '0';
	      framingerr	<= '0';
	      idle1       <= '1'; 
	      read2       <= '1'; 
	      read1       <= '1'; 
      ELSIF (mclkx16='1') AND (mclkx16'EVENT) THEN
         IF (idle='1' AND idle1='0') THEN
            IF (rxdatardy='1') THEN
               overrun <= '1';
            ELSE
               overrun <= '0';				-- No overrun error, since holding register is empty.
			      rhr <= rsr;					   -- Update holding register with contens of shift register.
			      parityerr <= paritygen;    -- paritygen = 1, if parity error.
			      framingerr <= NOT rxstop;	-- Framingerror, if stop bit is not 1.
			      rxdatardy <= '1'; 			-- Data is ready for reading flag.
			   END IF;
		   END IF;
		   
		   IF (read2 = '0' AND read1='1') THEN
      	   rxdatardy  <= '0';
	         parityerr  <= '0';
	         framingerr <= '0';
	         overrun    <= '0';
		   END IF;

	      idle1 <= idle;				         -- idle delayed 1 cycle for edge detect.
	      read2 <= read1;	   				-- 2 cycle delayed version of read, used for edge detection.
	      read1 <= read;							-- 1 cycle delayed version of read, used for edge detection.
	   END IF;
   END PROCESS;
		              

   rxrdy <= rxdatardy;


   latch_data : PROCESS (read, rhr)
   BEGIN
      IF (read = '1') THEN
         data <= rhr;
      END IF;
   END PROCESS;

END behave;

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
激情综合网最新| 日韩欧美色综合| 欧美日韩中文精品| 在线成人av网站| 日韩精品一区二区三区swag | 一区二区成人在线观看| 亚洲国产另类精品专区| 免费不卡在线视频| 国产成人免费视频| 91麻豆精品国产91久久久使用方法| 成人免费电影视频| 亚洲国产日韩a在线播放| 午夜久久久久久电影| 国产一区二区久久| 91片在线免费观看| 日韩一级片在线播放| 国产欧美一区二区精品秋霞影院 | 亚洲美女一区二区三区| 偷窥少妇高潮呻吟av久久免费| 蜜桃视频免费观看一区| 99久久伊人网影院| 精品国产一区二区三区四区四 | 顶级嫩模精品视频在线看| 日本高清成人免费播放| 91蜜桃免费观看视频| 久久综合狠狠综合久久综合88| 亚洲美女屁股眼交| 国产乱淫av一区二区三区| 在线视频亚洲一区| 国产日韩欧美激情| 久久精品国产亚洲高清剧情介绍 | 欧美在线影院一区二区| 国产视频亚洲色图| 久久99久久99精品免视看婷婷| 91性感美女视频| 精品综合久久久久久8888| www.激情成人| 欧美国产日产图区| 激情综合一区二区三区| 日韩三区在线观看| 日韩国产精品大片| 欧美色综合网站| 亚洲成人午夜电影| 欧美午夜精品理论片a级按摩| 亚洲欧美在线高清| 色呦呦国产精品| 亚洲精品日韩专区silk| 欧美亚一区二区| 亚洲另类色综合网站| 色婷婷国产精品| 亚洲午夜免费电影| 7777精品伊人久久久大香线蕉经典版下载 | 欧美性感一类影片在线播放| 亚洲欧洲日本在线| 欧美在线视频全部完| 亚洲成人激情社区| 91精品欧美综合在线观看最新| 天堂精品中文字幕在线| 欧美精品一区二区三区蜜桃| 国产酒店精品激情| 亚洲蜜臀av乱码久久精品蜜桃| 色噜噜狠狠成人网p站| 日日夜夜免费精品视频| 精品免费国产二区三区 | 国产成人精品在线看| 美女www一区二区| 久久久久99精品国产片| 一本色道久久加勒比精品| 日韩专区在线视频| 国产农村妇女精品| 欧美私模裸体表演在线观看| 国模一区二区三区白浆| 亚洲自拍偷拍综合| 久久久久久久久久久电影| 99re成人在线| 国产在线不卡视频| 午夜视频一区在线观看| 国产嫩草影院久久久久| 欧美日韩亚洲另类| 成人av在线资源| 精品一区二区日韩| 亚洲一级电影视频| 国产精品国产自产拍高清av王其| 欧美一区二区三区思思人| 91在线视频免费观看| 激情六月婷婷久久| 日韩一区欧美二区| 亚洲精品网站在线观看| 国产精品理论片在线观看| 精品少妇一区二区三区日产乱码 | 国产精品女主播av| 精品国产伦一区二区三区观看体验| 在线一区二区观看| 91在线国内视频| 成人激情小说网站| 高潮精品一区videoshd| 国产成人自拍在线| 国产成人免费在线观看| 国产福利精品一区二区| 国产一区二区精品久久| 国产麻豆精品视频| 国产米奇在线777精品观看| 欧美在线观看禁18| 色婷婷综合久久久中文字幕| 在线精品视频免费观看| 一本一道综合狠狠老| 色婷婷久久久综合中文字幕| 日本丶国产丶欧美色综合| 欧美一a一片一级一片| 色噜噜狠狠成人网p站| 欧美精品乱人伦久久久久久| 欧美一级电影网站| 欧美激情一区二区三区不卡| 中文字幕人成不卡一区| 亚洲黄一区二区三区| 视频一区二区三区在线| 久久成人18免费观看| 成人午夜伦理影院| 欧美午夜精品一区二区蜜桃| 欧美mv日韩mv亚洲| 亚洲精品日韩综合观看成人91| 日韩精品一二区| 夫妻av一区二区| 欧美精选一区二区| 国产欧美日韩综合| 亚洲午夜电影网| 成人av午夜影院| 日韩视频免费观看高清完整版在线观看| 欧美sm极限捆绑bd| 亚洲一级二级在线| 波多野洁衣一区| 精品国产三级a在线观看| 亚洲综合色自拍一区| 国产成人精品一区二区三区网站观看| 日本二三区不卡| 国产精品每日更新在线播放网址 | 亚洲成人一区二区在线观看| 国产suv精品一区二区883| 欧美精品少妇一区二区三区| 国产精品久久久久久久久免费桃花 | 成人黄色av网站在线| 欧美成人a在线| 日韩精品国产精品| 欧美久久高跟鞋激| 五月婷婷另类国产| 欧美午夜不卡在线观看免费| 亚洲码国产岛国毛片在线| 国产精品一区二区三区网站| 91精品国产黑色紧身裤美女| 亚洲在线视频免费观看| 一本色道久久综合精品竹菊 | 麻豆精品在线看| 欧美一区二区视频免费观看| 午夜欧美2019年伦理| 欧美三级在线视频| 亚洲图片欧美色图| 欧美撒尿777hd撒尿| 五月婷婷色综合| 日韩视频免费观看高清完整版 | 国产精品视频一二三区| heyzo一本久久综合| 国产精品免费久久久久| 高清成人在线观看| 一区二区三区在线影院| 欧洲国内综合视频| 青青国产91久久久久久| 精品国免费一区二区三区| 豆国产96在线|亚洲| 亚洲女与黑人做爰| 91精品国产综合久久久蜜臀图片| 日韩精品一级中文字幕精品视频免费观看| 精品视频在线看| 韩国女主播一区二区三区| 国产精品视频你懂的| 欧美日韩在线综合| 精品亚洲porn| 精久久久久久久久久久| 国产精品对白交换视频| 欧美日韩国产一级| 成人免费视频一区| 五月天激情综合| 国产精品美女久久久久aⅴ| 欧美日韩精品一区视频| 成人一道本在线| 久久精品国产99| 亚洲最大色网站| 国产精品天天摸av网| 欧美大片在线观看| 欧美私模裸体表演在线观看| 国产成人精品在线看| 蜜臀91精品一区二区三区| 亚洲精品乱码久久久久久久久 | 在线日韩国产精品| 国产美女在线观看一区| 蜜桃传媒麻豆第一区在线观看| 亚洲免费资源在线播放| 中文字幕一区二区在线播放| 91精品国产入口| 午夜精品一区二区三区免费视频| 欧美日韩亚州综合|