?? uart.map.rpt
字號:
; File Name with User-Entered Path ; Used in Netlist ; File Type ; File Name with Absolute Path ;
+----------------------------------+-----------------+-----------------+------------------------------+
; fenpin.vhd ; yes ; User VHDL File ; E:/mywork/UART/fenpin.vhd ;
; UART.vhd ; yes ; User VHDL File ; E:/mywork/UART/UART.vhd ;
; BEGINS.vhd ; yes ; User VHDL File ; E:/mywork/UART/BEGINS.vhd ;
; TRANSMIT.vhd ; yes ; User VHDL File ; E:/mywork/UART/TRANSMIT.vhd ;
+----------------------------------+-----------------+-----------------+------------------------------+
+------------------------------------------------------------------+
; Analysis & Synthesis Resource Usage Summary ;
+---------------------------------------------+--------------------+
; Resource ; Usage ;
+---------------------------------------------+--------------------+
; Total logic elements ; 69 ;
; -- Combinational with no register ; 31 ;
; -- Register only ; 12 ;
; -- Combinational with a register ; 26 ;
; ; ;
; Logic element usage by number of LUT inputs ; ;
; -- 4 input functions ; 25 ;
; -- 3 input functions ; 5 ;
; -- 2 input functions ; 26 ;
; -- 1 input functions ; 1 ;
; -- 0 input functions ; 0 ;
; ; ;
; Logic elements by mode ; ;
; -- normal mode ; 53 ;
; -- arithmetic mode ; 16 ;
; -- qfbk mode ; 0 ;
; -- register cascade mode ; 0 ;
; -- synchronous clear/load mode ; 8 ;
; -- asynchronous clear/load mode ; 0 ;
; ; ;
; Total registers ; 38 ;
; Total logic cells in carry chains ; 19 ;
; I/O pins ; 0 ;
; Maximum fan-out node ; fenpin:U3|CLK_REG3 ;
; Maximum fan-out ; 28 ;
; Total fan-out ; 245 ;
; Average fan-out ; 3.31 ;
+---------------------------------------------+--------------------+
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Resource Utilization by Entity ;
+----------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+---------------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; Memory Bits ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Packed LCs ; Full Hierarchy Name ;
+----------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+---------------------+
; |UART ; 69 (0) ; 38 ; 0 ; 0 ; 0 ; 31 (0) ; 12 (0) ; 26 (0) ; 19 (0) ; 0 (0) ; |UART ;
; |BEGINS:U0| ; 11 (11) ; 8 ; 0 ; 0 ; 0 ; 3 (3) ; 0 (0) ; 8 (8) ; 4 (4) ; 0 (0) ; |UART|BEGINS:U0 ;
; |TRANSMIT:U1| ; 32 (32) ; 18 ; 0 ; 0 ; 0 ; 14 (14) ; 4 (4) ; 14 (14) ; 4 (4) ; 0 (0) ; |UART|TRANSMIT:U1 ;
; |fenpin:U3| ; 26 (26) ; 12 ; 0 ; 0 ; 0 ; 14 (14) ; 8 (8) ; 4 (4) ; 11 (11) ; 0 (0) ; |UART|fenpin:U3 ;
+----------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+---------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.
Encoding Type: One-Hot
+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; State Machine - |UART|TRANSMIT:U1|PRESENT_STATE ;
+-----------------------+-------------------+-------------------+-------------------+-------------------+-------------------+-------------------+-------------------+-------------------+-------------------+-------------------+-----------------+----------------------+-----------------------+----------------------+-----------------------+----------------------+
; Name ; PRESENT_STATE.x_9 ; PRESENT_STATE.x_8 ; PRESENT_STATE.x_7 ; PRESENT_STATE.x_6 ; PRESENT_STATE.x_5 ; PRESENT_STATE.x_4 ; PRESENT_STATE.x_3 ; PRESENT_STATE.x_2 ; PRESENT_STATE.x_1 ; PRESENT_STATE.x_0 ; PRESENT_STATE.x ; PRESENT_STATE.x_stop ; PRESENT_STATE.x_shift ; PRESENT_STATE.x_wait ; PRESENT_STATE.x_start ; PRESENT_STATE.x_idle ;
+-----------------------+-------------------+-------------------+-------------------+-------------------+-------------------+-------------------+-------------------+-------------------+-------------------+-------------------+-----------------+----------------------+-----------------------+----------------------+-----------------------+----------------------+
; PRESENT_STATE.x_idle ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; PRESENT_STATE.x_start ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 ; 1 ;
; PRESENT_STATE.x_wait ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 ; 0 ; 1 ;
; PRESENT_STATE.x_shift ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 ; 0 ; 0 ; 1 ;
; PRESENT_STATE.x_stop ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 ; 0 ; 0 ; 0 ; 1 ;
; PRESENT_STATE.x ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 ; 0 ; 0 ; 0 ; 0 ; 1 ;
; PRESENT_STATE.x_0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 ;
; PRESENT_STATE.x_1 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 ;
; PRESENT_STATE.x_2 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 ;
; PRESENT_STATE.x_3 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 ;
; PRESENT_STATE.x_4 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 ;
; PRESENT_STATE.x_5 ; 0 ; 0 ; 0 ; 0 ; 1 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 ;
; PRESENT_STATE.x_6 ; 0 ; 0 ; 0 ; 1 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 ;
; PRESENT_STATE.x_7 ; 0 ; 0 ; 1 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 ;
; PRESENT_STATE.x_8 ; 0 ; 1 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 ;
; PRESENT_STATE.x_9 ; 1 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 ;
+-----------------------+-------------------+-------------------+-------------------+-------------------+-------------------+-------------------+-------------------+-------------------+-------------------+-------------------+-----------------+----------------------+-----------------------+----------------------+-----------------------+----------------------+
Encoding Type: One-Hot
+-------------------------------------------------------------------------------------------+
; State Machine - |UART|BEGINS:U0|PRESENT_STATE ;
+----------------------+----------------------+----------------------+----------------------+
; Name ; PRESENT_STATE.state3 ; PRESENT_STATE.state2 ; PRESENT_STATE.state1 ;
+----------------------+----------------------+----------------------+----------------------+
; PRESENT_STATE.state1 ; 0 ; 0 ; 0 ;
; PRESENT_STATE.state2 ; 0 ; 1 ; 1 ;
; PRESENT_STATE.state3 ; 1 ; 0 ; 1 ;
+----------------------+----------------------+----------------------+----------------------+
+------------------------------------------------------------+
; Registers Removed During Synthesis ;
+---------------------------------------+--------------------+
; Register name ; Reason for Removal ;
+---------------------------------------+--------------------+
; U1/PRESENT_STATE.x_shift ; Lost fanout ;
; U1/PRESENT_STATE.x_stop ; Lost fanout ;
; U1/PRESENT_STATE.x ; Lost fanout ;
; U1/PRESENT_STATE.x_5 ; Lost fanout ;
; U1/PRESENT_STATE.x_6 ; Lost fanout ;
; U1/PRESENT_STATE.x_7 ; Lost fanout ;
; U1/PRESENT_STATE.x_8 ; Lost fanout ;
; U1/PRESENT_STATE.x_9 ; Lost fanout ;
; Total Number of Removed Registers = 8 ; ;
+---------------------------------------+--------------------+
+------------------------------------------------------+
; General Register Statistics ;
+----------------------------------------------+-------+
; Statistic ; Value ;
+----------------------------------------------+-------+
; Total registers ; 38 ;
; Number of registers using Synchronous Clear ; 8 ;
; Number of registers using Synchronous Load ; 0 ;
; Number of registers using Asynchronous Clear ; 0 ;
; Number of registers using Asynchronous Load ; 0 ;
; Number of registers using Clock Enable ; 16 ;
; Number of registers using Preset ; 0 ;
+----------------------------------------------+-------+
?? 快捷鍵說明
復制代碼
Ctrl + C
搜索代碼
Ctrl + F
全屏模式
F11
切換主題
Ctrl + Shift + D
顯示快捷鍵
?
增大字號
Ctrl + =
減小字號
Ctrl + -