亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? 2812 的 SPI例程 其他人不需帳號就可自由下載此源碼 已通過測試
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲成人激情社区| 国产女同互慰高潮91漫画| 激情成人综合网| 天天综合网天天综合色| 成人av免费在线播放| 久久99精品国产麻豆婷婷洗澡| 亚洲一二三四区| 洋洋成人永久网站入口| 一区二区三区免费网站| 一区二区在线电影| 亚洲伊人色欲综合网| 午夜视频在线观看一区| 午夜亚洲福利老司机| 免费国产亚洲视频| 精品午夜一区二区三区在线观看| 美女网站色91| 激情偷乱视频一区二区三区| 国产精品一区二区免费不卡 | 久久网站热最新地址| 欧美一二三四区在线| 久久久不卡网国产精品一区| 国产精品午夜在线观看| 亚洲精品欧美综合四区| 日韩va欧美va亚洲va久久| 麻豆一区二区在线| a美女胸又www黄视频久久| 欧洲生活片亚洲生活在线观看| 欧美亚洲综合另类| 日韩免费电影一区| 久久久久久久久久电影| 最新中文字幕一区二区三区 | 91精品久久久久久久久99蜜臂| 中文字幕亚洲综合久久菠萝蜜| 中文成人综合网| 亚洲一区二区精品视频| 久久99精品国产.久久久久久| 成人免费视频视频在线观看免费| 色综合色综合色综合| 欧美一区二区三区免费在线看| 国产视频一区在线观看| 一区二区欧美精品| 激情图区综合网| 欧美影院精品一区| 久久久青草青青国产亚洲免观| 亚洲私人影院在线观看| 久久国产福利国产秒拍| 91在线看国产| 久久一日本道色综合| 亚洲免费电影在线| 韩国一区二区三区| 在线观看国产91| 国产精品色一区二区三区| 日韩av电影免费观看高清完整版| 成人免费av在线| 日韩精品在线一区二区| 亚洲国产精品一区二区www在线| 国产成人免费xxxxxxxx| 欧美高清你懂得| 亚洲免费看黄网站| 不卡一二三区首页| 国产日韩三级在线| 喷白浆一区二区| 欧美日韩激情在线| 亚洲精品国产第一综合99久久| 国产成人精品影院| 欧美成人一区二区三区片免费 | 日韩电影在线一区二区| 91麻豆免费看| 综合精品久久久| www.欧美.com| 国产精品的网站| 国产成人精品亚洲日本在线桃色| 精品美女一区二区三区| 捆绑调教一区二区三区| 日韩欧美一卡二卡| 久久99精品久久久久婷婷| 18成人在线观看| 不卡大黄网站免费看| 国产蜜臀av在线一区二区三区| 国内一区二区在线| 久久综合久久综合久久综合| 美腿丝袜亚洲一区| 精品国产乱码久久久久久夜甘婷婷| 午夜欧美2019年伦理| 欧美久久久久免费| 欧美a级理论片| 精品嫩草影院久久| 国产91丝袜在线观看| 一区视频在线播放| 91久久线看在观草草青青| 亚洲国产一区二区三区青草影视| 欧洲一区二区av| 麻豆精品精品国产自在97香蕉| 日韩一区二区三区电影在线观看| 六月丁香综合在线视频| 国产亚洲婷婷免费| 91在线无精精品入口| 洋洋成人永久网站入口| 777久久久精品| 国产精品一区二区在线看| 欧美国产精品一区二区三区| 91免费观看在线| 日韩电影在线免费| 国产无一区二区| 91福利精品视频| 蜜桃91丨九色丨蝌蚪91桃色| 久久久久久久久一| 一本色道久久加勒比精品 | 日韩午夜在线影院| 91久久一区二区| 精品一区二区三区的国产在线播放 | 在线一区二区视频| 捆绑紧缚一区二区三区视频| 国产精品久久久久久久裸模| 欧美精品粉嫩高潮一区二区| 国内精品久久久久影院一蜜桃| 国产精品女主播在线观看| 欧美午夜精品久久久久久孕妇| 精彩视频一区二区| 怡红院av一区二区三区| 日韩精品一区在线观看| 在线观看精品一区| 国产成人精品亚洲午夜麻豆| 日韩中文欧美在线| 中文字幕欧美一| 精品成人私密视频| 欧美人xxxx| 91视频xxxx| 国产不卡在线一区| 日日夜夜免费精品视频| 国产精品久久久久久久裸模| 精品欧美一区二区三区精品久久| 91原创在线视频| 国产高清亚洲一区| 免费久久精品视频| 午夜一区二区三区视频| 中文字幕一区二区三区视频| 国产亚洲精品免费| 久久日韩粉嫩一区二区三区| 欧美一区中文字幕| 欧美少妇一区二区| 日本精品视频一区二区三区| 丰满亚洲少妇av| 国内久久精品视频| 激情五月婷婷综合网| 日韩va亚洲va欧美va久久| 午夜精品福利视频网站| 黄网站免费久久| 日韩电影在线免费| 日韩av中文字幕一区二区三区| 亚洲成人中文在线| 一区二区三区免费在线观看| 一区二区三区欧美在线观看| 亚洲欧美福利一区二区| 亚洲视频免费在线| 亚洲欧美激情插| 亚洲午夜三级在线| 午夜在线成人av| 日本网站在线观看一区二区三区| 亚洲电影一级黄| 日本欧美肥老太交大片| 久久99久久99小草精品免视看| 奇米色一区二区| 国产在线不卡一卡二卡三卡四卡| 久久电影网电视剧免费观看| 韩国v欧美v日本v亚洲v| 国产精品一区二区91| www.99精品| 色av一区二区| 3d成人动漫网站| 精品成人一区二区三区| 国产精品日日摸夜夜摸av| 国产精品成人一区二区艾草| 亚洲天堂网中文字| 亚洲成人动漫在线免费观看| 日本aⅴ亚洲精品中文乱码| 美女性感视频久久| 成人午夜激情影院| 在线免费观看成人短视频| 精品视频在线免费| 久久综合色一综合色88| 国产精品成人午夜| 五月激情丁香一区二区三区| 激情五月激情综合网| 99久久精品国产观看| 欧美人牲a欧美精品| 精品久久久久久综合日本欧美| 国产欧美精品区一区二区三区 | av毛片久久久久**hd| 欧美午夜影院一区| 精品1区2区在线观看| 亚洲三级在线观看| 日韩主播视频在线| 国产成人亚洲精品狼色在线| 欧美日韩中文精品| 欧美国产日韩亚洲一区| 日本伊人午夜精品| 91麻豆精品一区二区三区| 日韩欧美成人一区二区| 亚洲免费av网站|