亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? example for DSP2812, created by SEED
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美一区二区三区不卡| 3d成人动漫网站| 日产精品久久久久久久性色| 中文字幕国产精品一区二区| 欧美偷拍一区二区| 97久久超碰国产精品电影| 麻豆精品视频在线| 亚洲动漫第一页| 中文字幕在线观看一区| 日韩精品最新网址| 欧美日本在线视频| 99久久99久久久精品齐齐 | 日本v片在线高清不卡在线观看| 欧美国产日韩亚洲一区| 精品国产人成亚洲区| 欧美一区三区四区| 欧美三级电影网站| 91久久一区二区| 94-欧美-setu| 成人97人人超碰人人99| 成人精品在线视频观看| 激情偷乱视频一区二区三区| 久久日韩粉嫩一区二区三区| 老司机精品视频导航| 一区二区三区精品视频在线| 国产精品视频免费看| 久久综合色天天久久综合图片| 欧美一区二区三区性视频| 欧美日韩一区二区在线观看 | 亚洲精品高清视频在线观看| 国产日韩一级二级三级| 日韩精品一区二| 日韩一区二区在线观看视频| 欧美日韩国产电影| 欧美色综合天天久久综合精品| 色综合久久天天| 91网站在线观看视频| 成人免费三级在线| 99久久伊人网影院| 成人av在线影院| 国产成人av电影免费在线观看| 国产在线国偷精品免费看| 免费成人性网站| 蜜桃视频在线一区| a在线欧美一区| 免费久久99精品国产| 日日摸夜夜添夜夜添亚洲女人| 亚洲一区精品在线| 亚洲午夜在线电影| 亚洲成人激情综合网| 亚洲成人激情自拍| 日韩专区欧美专区| 日产国产欧美视频一区精品| 久久精品国产亚洲5555| 精品一区二区在线看| 国产成人精品三级麻豆| 91美女片黄在线观看| 欧美亚洲一区二区三区四区| 欧美日韩国产欧美日美国产精品| 欧美夫妻性生活| 久久久久久久免费视频了| 国产精品久久一卡二卡| 亚洲综合图片区| 天涯成人国产亚洲精品一区av| 麻豆久久一区二区| 国产成人在线视频播放| 色综合久久久久| 777午夜精品视频在线播放| 精品日韩一区二区| 亚洲国产美女搞黄色| 美女视频黄免费的久久| 午夜电影一区二区| 琪琪久久久久日韩精品| 国产伦精品一区二区三区免费| 国产suv精品一区二区三区 | 欧美一级久久久| 欧美国产一区二区| 无码av免费一区二区三区试看| 激情久久五月天| 色综合中文字幕国产 | 亚洲国产视频一区二区| 激情综合网最新| 在线中文字幕一区| 精品国免费一区二区三区| 综合亚洲深深色噜噜狠狠网站| 午夜电影网一区| a级精品国产片在线观看| 欧美日韩精品一区二区三区四区| 国产日韩欧美a| 亚洲va在线va天堂| 懂色av一区二区三区免费看| 欧美日韩激情在线| 国产精品全国免费观看高清| 日本伊人精品一区二区三区观看方式 | 精品久久久久久无| 亚洲免费视频中文字幕| 久久不见久久见中文字幕免费| 99国产精品国产精品毛片| 日韩欧美视频在线| 亚洲另类在线视频| 国产高清成人在线| 欧美精品精品一区| 亚洲精品中文字幕乱码三区| 国产a精品视频| 日韩欧美色综合| 日韩精品国产欧美| 日本精品视频一区二区| 国产精品伦理在线| 国产精品一区二区不卡| 日韩精品一区二区三区视频在线观看| 亚洲欧美精品午睡沙发| 福利一区福利二区| 欧美精品一区二区在线播放 | 麻豆精品在线视频| 欧洲在线/亚洲| 亚洲婷婷国产精品电影人久久| 国产一区在线观看麻豆| 欧美成人精品二区三区99精品| 偷拍自拍另类欧美| 欧美日韩亚洲丝袜制服| 亚洲综合无码一区二区| 色哟哟亚洲精品| 亚洲色图欧美在线| 97久久精品人人做人人爽| 国产精品福利电影一区二区三区四区| 国产一区 二区 三区一级| 精品国产区一区| 极品少妇xxxx精品少妇偷拍| 精品动漫一区二区三区在线观看| 青椒成人免费视频| 在线电影一区二区三区| 性做久久久久久免费观看欧美| 欧美亚洲一区二区在线| 亚洲国产日韩a在线播放| 欧美在线免费观看视频| 亚洲第一电影网| 91精品蜜臀在线一区尤物| 丝袜美腿亚洲综合| 日韩欧美一级精品久久| 精品一区二区三区免费| 26uuu欧美| 国产成人免费视频精品含羞草妖精 | 欧美日韩aaa| 亚洲国产cao| 6080亚洲精品一区二区| 蜜臀精品一区二区三区在线观看 | 欧美变态tickle挠乳网站| 蜜桃一区二区三区四区| 亚洲精品一线二线三线| 国产成人自拍网| 国产精品盗摄一区二区三区| 99久久精品99国产精品| 亚洲国产精品影院| 91精品在线麻豆| 久久99久久精品欧美| 久久精品人人做人人综合 | 国产精品欧美久久久久无广告 | 欧美精品日韩综合在线| 丝袜脚交一区二区| 精品久久人人做人人爽| 国产成人自拍网| 亚洲欧美日韩精品久久久久| 欧美影院午夜播放| 蜜桃av一区二区三区电影| 国产欧美一区二区三区鸳鸯浴| 波多野结衣精品在线| 亚洲国产精品久久人人爱| 欧美变态tickle挠乳网站| 成人黄色电影在线| 偷拍自拍另类欧美| 国产三区在线成人av| 欧美中文字幕久久| 国产一区二区三区在线看麻豆| 亚洲日本va午夜在线影院| 在线成人小视频| 国产成人免费在线观看不卡| 亚洲成人黄色影院| 国产午夜精品美女毛片视频| 在线观看日产精品| 黄色日韩网站视频| 亚洲一区二区av在线| 久久伊99综合婷婷久久伊| 色噜噜狠狠色综合中国| 国产一区二区调教| 亚洲国产精品嫩草影院| 国产人成亚洲第一网站在线播放| 色就色 综合激情| 国产精品主播直播| 午夜在线成人av| 国产欧美精品一区aⅴ影院| 欧美二区三区91| 91猫先生在线| 国产精品一区二区在线看| 五月天亚洲婷婷| 亚洲欧美日韩国产成人精品影院| 久久综合色婷婷| 在线成人av网站| 97se亚洲国产综合自在线不卡| 黑人巨大精品欧美一区| 五月婷婷色综合|