亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dec6713.gel

?? 對芯片ti6713的存儲器的存儲初時化程序。包括sdram和flash存儲器。能夠實現高所存儲數據功能。
?? GEL
字號:
/*--------------------------------------------------------------*/
/* DEC6713.gel                                                  */
/* version 2.02                                                 */
/*                                                              */
/* This GEL file is designed to be used in conjunction with     */
/* CCS 2.21 and the TMS320C6713 DSP based DEC.                  */
/*                                                              */
/*--------------------------------------------------------------*/

/*--------------------------------------------------------------*/
/* The StartUp() function is called each time CCS is started.   */
/* Customize this function to perform desired initialization.   */
/*--------------------------------------------------------------*/

StartUp()
{
    setup_memory_map(); 
    GEL_Reset();  
    init_emif();
} 

/*--------------------------------------------------------------*/
/* Setup memory map for C6713 DEC.                              */
/*                                                              */
/*--------------------------------------------------------------*/
setup_memory_map()
{
	
	GEL_MapOn();            
	GEL_MapReset();         
	
	/* On-chip memory map */
	GEL_MapAdd(0x00000000,0,0x00030000,1,1); /* Internal RAM (L2) mem    */
	GEL_MapAdd(0x01800000,0,0x00000024,1,1); /* EMIF control regs        */
	GEL_MapAdd(0x01840000,0,0x00000004,1,1); /* Cache configuration reg  */
	GEL_MapAdd(0x01844000,0,0x00000020,1,1); /* L2 base addr & count regs*/
	GEL_MapAdd(0x01844020,0,0x00000020,1,1); /* L1 base addr & count regs*/
	GEL_MapAdd(0x01845000,0,0x00000008,1,1); /* L2 flush & clean regs    */
	GEL_MapAdd(0x01848200,0,0x00000010,1,1); /* CE0 mem attribute regs   */
	GEL_MapAdd(0x01848240,0,0x00000010,1,1); /* CE1 mem attribute regs   */
	GEL_MapAdd(0x01848280,0,0x00000010,1,1); /* CE2 mem attribute regs   */
	GEL_MapAdd(0x018482c0,0,0x00000010,1,1); /* CE3 mem attribute regs   */
	GEL_MapAdd(0x01880000,0,0x00000004,1,1); /* HPI control reg          */
	GEL_MapAdd(0x018c0000,0,0x00000028,1,1); /* McBSP0 regs              */
	GEL_MapAdd(0x01900000,0,0x00000028,1,1); /* McBSP1 regs              */
	GEL_MapAdd(0x01940000,0,0x0000000c,1,1); /* Timer0 regs              */
	GEL_MapAdd(0x01980000,0,0x0000000c,1,1); /* Timer1 regs              */
	GEL_MapAdd(0x019c0000,0,0x0000000c,1,1); /* Interrupt selector regs  */
	GEL_MapAdd(0x019c0200,0,0x00000004,1,1); /* Device configuration     */

	GEL_MapAdd(0x01a00000,0,0x00000800,1,1); /* EDMA parameter RAM       */
	GEL_MapAdd(0x01a0ffe0,0,0x00000020,1,1); /* EDMA control regs        */ 

	GEL_MapAdd(0x01b00000,0,0x0000002b,1,1); /* GPIO                     */ 
	GEL_MapAdd(0x01b40000,0,0x0000003c,1,1); /* I2C0                     */ 
	GEL_MapAdd(0x01b44000,0,0x0000003c,1,1); /* I2C1                     */ 	
	GEL_MapAdd(0x01b4c000,0,0x00000300,1,1); /* McASP0                   */ 	
	GEL_MapAdd(0x01b50000,0,0x00000300,1,1); /* McASP1                   */ 	
	GEL_MapAdd(0x01b7c000,0,0x00000128,1,1); /* PLL                      */ 			
	
	GEL_MapAdd(0x01bc0000,0,0x00000050,1,1);   /********cTools*********/
	GEL_MapAdd(0x02000000,0,0x00000014,0,1); /* QDMA regs                */
	GEL_MapAdd(0x02000020,0,0x00000014,0,1); /* QDMA pseudo-regs         */
	GEL_MapAdd(0x30000000,0,0x04000000,1,1); /* McBSP0 data              */
	GEL_MapAdd(0x34000000,0,0x04000000,1,1); /* McBSP1 data              */
	
	GEL_MapAdd(0x3c000000,0,0x04000000,1,1); /* McASP0 data              */
	GEL_MapAdd(0x3c100000,0,0x04000000,1,1); /* McASP1 data              */ 
	
	/* Off-chip memory map */
	GEL_MapAdd(0x80000000,0,0x01000000,1,1); /* CE0, SDRAM, 16 MBytes    */
	GEL_MapAdd(0x90000000,0,0x00020000,1,1); /* CE1, 8-bit ROM, 128KBytes*/
	GEL_MapAdd(0x90080000,0,0x00000008,1,1); /* CE1, 8-bit I/O port      */
	GEL_MapAdd(0xA0000000,0,0x10000000,1,1); /* CE2 - SBSRAM	         */
	GEL_MapAdd(0xB0000000,0,0x10000000,1,1); /* CE3 - Daughtercard       */
}

/*--------------------------------------------------------------*/
/* CPLD DEFINITIONS	                                        */
/*--------------------------------------------------------------*/
#define DEC6713_CTL_REG         0x90080000
#define DEC6713_INTSTAT_REG     0x90080001
#define DEC6713_STAT_REG        0x90080002
#define DEC6713_WDT_REG         0x90080006

/*#define Get_Board_Rev     ((*(char *)CPLD_REV) & 0x07)
#define Get_Cpld_Rev      ((*(char *)CPLD_REV>>4) & 0x0F)
#define Get_Switches      ((*(char *)CPLD_STAT>>4) & 0x0F)
#define LED0_on           *(char *)CPLD_STAT = 0x01
#define LED1_on           *(char *)CPLD_STAT = 0x02
#define LED2_on           *(char *)CPLD_STAT = 0x04
#define LED3_on           *(char *)CPLD_STAT = 0x08
#define LEDs_off          *(char *)CPLD_STAT = 0x00*/

/*--------------------------------------------------------------*/
/* init_emif() 		                                        */
/*--------------------------------------------------------------*/
init_emif()
{
	#define EMIF_GCTL       0x01800000
	#define EMIF_CE1        0x01800004
	#define EMIF_CE0        0x01800008
	#define EMIF_CE2        0x01800010
	#define EMIF_CE3        0x01800014
	#define EMIF_SDRAMCTL   0x01800018
	#define EMIF_SDRAMTIM   0x0180001C
	#define EMIF_SDRAMEXT   0x01800020
	#define EMIF_CCFG       0x01840000;  /* Cache configuration register */
	
	/* EMIF setup */
	*(int *)EMIF_GCTL     = 0x00000068;
	*(int *)EMIF_CE0      = 0xffffbf33;  /* CE0 SDRAM                     */
	*(int *)EMIF_CE1      = 0x02208802;  /* CE1 Flash 16-bit               */
	*(int *)EMIF_CE2      = 0x22a28a22;  /* CE2 Daughtercard 32-bit async */
	*(int *)EMIF_CE3      = 0x22a28a22;  /* CE3 Daughtercard 32-bit async */

    //if (Get_Board_Rev == 2)
   // {
	    *(int *)EMIF_SDRAMCTL = 0x57115000;  /* SDRAM control (16 Mb)     */
//	} else
//	{
//	    *(int *)EMIF_SDRAMCTL = 0x47115000;  /* SDRAM control (8 Mb)      */
//	}
	*(int *)EMIF_SDRAMTIM = 0x00000578;  /* SDRAM timing (refresh)        */
	*(int *)EMIF_SDRAMEXT = 0x000a8529;  /* SDRAM Extension register      */
}
 
/*--------------------------------------------------------------*/
/* clear_memory_map()                                           */
/*--------------------------------------------------------------*/
clear_memory_map()
{
    GEL_MapOff();
}

/*--------------------------------------------------------------*/
/* FlushCache()                                                 */
/*--------------------------------------------------------------*/
FlushCache()   
{ 
    /* Invalidate L1P and L1D */
    *(int *)0x01840000 = (*(int *)0x01840000 | 0x00000300);  

    /* Clean L2 */
    *(int *)0x01845004 = 0x1;
}   

/*--------------------------------------------------------------*/
/* OnReset()                                                    */
/*--------------------------------------------------------------*/

OnReset(int nErrorCode)
{
	/* A debugger reset or GEL_Reset() does NOT reset the C6713
	* pll. Uncomment the following line if you want your pll
	* reset.
	*/
	/*reset_pll(); */
	init_emif();
}

/*--------------------------------------------------------------*/
/* OnPreFileLoaded()                                            */
/* This function is called automatically when the 'Load Program'*/
/* Menu item is selected.                                       */
/*--------------------------------------------------------------*/
OnPreFileLoaded()
{
/*	GEL_Reset(); 	 -- Commented out for CCS 2.20 */
	FlushCache(); 
	IER = 0;
	IFR = 0;
	init_emif();
}


/*--------------------------------------------------------------*/
/* OnRestart()                                                  */
/* This function is called by CCS when you do Debug->Restart.   */
/* The goal is to put the C6x into a known good state with      */
/* respect to cache, edma and interrupts.                       */
/* Failure to do this can cause problems when you restart and   */
/* run your application code multiple times.  This is different */
/* then OnPreFileLoaded() which will do a GEL_Reset() to get the*/
/* C6x into a known good state.                                 */
/*--------------------------------------------------------------*/
OnRestart(int nErrorCode )
{

      /* Turn off L2 for all EMIFA CE spaces.  App should
      *  manage these for coherancy in the application.
      *  GEL_TextOut("Turn off cache segment\n");
      */
      *(int *)0x1848200 = 0;  /* MAR0 */
      *(int *)0x1848204 = 0;  /* MAR1 */
      *(int *)0x1848208 = 0;  /* MAR2 */
      *(int *)0x184820c = 0;  /* MAR3 */
      
      /* Disable EDMA events and interrupts and clear any
      *  pending events.
      *  GEL_TextOut("Disable EDMA event\n");  
      */               
      *(int *)0x01A0FFE8 = 0;          /* CIERL */           
      *(int *)0x01A0FFF4 = 0;          /* EERL */
      *(int *)0x01A0FFF8 = 0xFFFFFFFF; /* ECRL */
      
      /* Disable other interrupts */
      IER = 0;
      IFR = 0;
}	

/*--------------------------------------------------------------*/
/* RESET MENU                                                   */
/*--------------------------------------------------------------*/ 
menuitem "Resets";

hotmenu ClearBreakPts_Reset_EMIFset()
{
	GEL_BreakPtReset();
	GEL_Reset();
	init_emif();
} 

hotmenu Flush_Cache() 
{ 
	FlushCache();
} 

hotmenu ResetPll()
{
	reset_pll();
}

hotmenu InitPll()
{
	init_pll();
}

hotmenu InitCpld()
{
	init_cpld();
}

/*--------------------------------------------------------------*/
/* MEMORY MAP MENU                                              */
/*--------------------------------------------------------------*/ 
menuitem "Memory Map";

hotmenu SetMemoryMap()
{
	setup_memory_map();
}

hotmenu ClearMemoryMap()
{
	clear_memory_map();
}

/*--------------------------------------------------------------*/
/* C6713 PLL SUPPORT                                            */
/*--------------------------------------------------------------*/
#define PLL_BASE_ADDR   0x01b7c000
#define PLL_PID         ( PLL_BASE_ADDR + 0x000 )
#define PLL_CSR         ( PLL_BASE_ADDR + 0x100 )
#define PLL_MULT        ( PLL_BASE_ADDR + 0x110 )
#define PLL_DIV0        ( PLL_BASE_ADDR + 0x114 )
#define PLL_DIV1        ( PLL_BASE_ADDR + 0x118 )
#define PLL_DIV2        ( PLL_BASE_ADDR + 0x11C )
#define PLL_DIV3        ( PLL_BASE_ADDR + 0x120 )
#define PLL_OSCDIV1     ( PLL_BASE_ADDR + 0x124 )

#define CSR_PLLEN          0x00000001
#define CSR_PLLPWRDN       0x00000002
#define CSR_PLLRST         0x00000008 
#define CSR_PLLSTABLE      0x00000040
#define DIV_ENABLE         0x00008000

reset_pll()
{
	/* Set the PLL back to power on reset state*/
    *(int *)PLL_CSR     = 0x00000048;
    *(int *)PLL_DIV3    = 0x00008001;
    *(int *)PLL_DIV2    = 0x00008001;
    *(int *)PLL_DIV1    = 0x00008000;
    *(int *)PLL_DIV0    = 0x00008000;
    *(int *)PLL_MULT    = 0x00000007;
    *(int *)PLL_MULT    = 0x00000007;
    *(int *)PLL_OSCDIV1 = 0x00080007;           
}

init_pll()
{
    /* When PLLEN is off DSP is running with CLKIN clock source,
    * currently 50MHz or 20ns clk rate.
    */
    *(int *)PLL_CSR  &= ~CSR_PLLEN;

    /* Reset the pll.  PLL takes 125ns to reset.    */
    *(int *)PLL_CSR  |= CSR_PLLRST;

    /* PLLOUT = CLKIN/(DIV0+1) * PLLM
    * 450    = 50/1 * 9
    */ 
    *(int *)PLL_DIV0    = DIV_ENABLE + 0;  
    *(int *)PLL_MULT    = 18;               


    *(int *)PLL_OSCDIV1 = DIV_ENABLE + 4;

    /* Program in reverse order. 
    *  DSP requires that pheriheral clocks be less then
    *  1/2 the CPU clock at all times.
    */

    *(int *)PLL_DIV3    = DIV_ENABLE + 4; 

    *(int *)PLL_DIV2    = DIV_ENABLE + 3; 

    *(int *)PLL_DIV1    = DIV_ENABLE + 1; 
    
    *(int *)PLL_CSR  &= ~CSR_PLLRST;

	/* Now enable pll path and we are off and running at 225MHz
	* with 90 MHz SDRAM.
	*/
    *(int *)PLL_CSR |= CSR_PLLEN;

}

/*--------------------------------------------------------------*/
/* LED_cycle()                                                  */
/*--------------------------------------------------------------*/
/*LED_cycle()
{
	LED3_on;
	LED2_on;
	LED1_on;
	LED2_on;
	LED3_on;
	LEDs_off;
} */ 

/*--------------------------------------------------------------*/
/* init_cpld() - Set CPLD to default state                      */
/*--------------------------------------------------------------*/
init_cpld()
{

	*(char*)DEC6713_CTL_REG = 0;
	//*(char*)CPLD_DC   = 0;
	//*(char*)CPLD_MISC = 0;
}
		
/*--------------------------------------------------------------*/
/* MEMORY MAP MENU                                              */
/*--------------------------------------------------------------*/ 
/*menuitem "Check DSK";
hotmenu QuickTest()
{
	LED_cycle();
	LED_cycle();
	LED_cycle();
	GEL_TextOut(" Switches: %d  Board Revision: %d CPLD Revision: %d\n\n","DSKOutput",1,1,1,
	              Get_Switches, Get_Board_Rev, Get_Cpld_Rev);	
}*/

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
久久蜜桃av一区二区天堂| 欧美一二三四在线| 黄色小说综合网站| 久久精品国产免费| 久久爱另类一区二区小说| 奇米影视一区二区三区| 亚洲一区在线电影| 午夜不卡av在线| 日韩成人伦理电影在线观看| 免费成人在线观看| 国产最新精品免费| av成人免费在线观看| 一本一本大道香蕉久在线精品 | 国产91精品一区二区| 国产精品18久久久久久久网站| 经典三级视频一区| 国产风韵犹存在线视精品| 99久久伊人精品| 精品视频一区二区不卡| 日韩午夜av电影| 日韩精品专区在线影院观看| 久久―日本道色综合久久| 国产精品国产三级国产普通话蜜臀 | 在线免费精品视频| 欧洲av一区二区嗯嗯嗯啊| 欧美另类videos死尸| 日韩欧美黄色影院| 中文字幕一区二区三区不卡在线| 亚洲男人的天堂在线观看| 日本视频一区二区三区| 岛国av在线一区| 欧美天堂一区二区三区| 欧美精品一区二| 亚洲嫩草精品久久| 狠狠狠色丁香婷婷综合久久五月| 成人国产精品视频| 欧美一区二区在线免费观看| 中文字幕国产一区| 婷婷一区二区三区| 91在线观看下载| 欧美成人女星排行榜| 一区二区三区不卡视频| 精品伊人久久久久7777人| 色呦呦国产精品| 久久综合久久久久88| 亚洲午夜电影在线| 国产麻豆日韩欧美久久| 欧美日韩免费观看一区三区| 中文在线资源观看网站视频免费不卡| 亚洲成人第一页| 91欧美一区二区| 久久久久久久久岛国免费| 性久久久久久久| 91久久免费观看| 国产精品免费看片| 国内精品国产成人国产三级粉色| 欧美日韩成人高清| 亚洲综合色噜噜狠狠| 成人avav在线| 欧美国产综合色视频| 久久超级碰视频| 欧美v日韩v国产v| 日本在线播放一区二区三区| 日本乱码高清不卡字幕| 综合激情网...| 不卡的av中国片| 中文字幕av在线一区二区三区| 九九视频精品免费| 精品国产伦一区二区三区观看方式 | 久久人人97超碰com| 久久精品国产精品亚洲综合| 91精品婷婷国产综合久久竹菊| 亚洲国产美国国产综合一区二区| 日本道精品一区二区三区| 亚洲青青青在线视频| 99国产精品99久久久久久| 中文字幕制服丝袜成人av| 丁香婷婷综合网| 亚洲色图自拍偷拍美腿丝袜制服诱惑麻豆| 丁香一区二区三区| 中文字幕在线不卡一区二区三区| 97久久精品人人做人人爽50路| 日韩美女视频一区二区| 91蜜桃网址入口| 亚洲成a人v欧美综合天堂下载 | 蜜臀av一级做a爰片久久| 欧美一级二级三级蜜桃| 蜜臀a∨国产成人精品| 26uuu另类欧美| 成人h精品动漫一区二区三区| 亚洲欧洲av色图| 欧美日韩久久久一区| 免费一级欧美片在线观看| 26uuu色噜噜精品一区二区| 国产sm精品调教视频网站| 一区二区三区精品| 日韩欧美不卡一区| 不卡视频免费播放| 午夜久久久影院| 国产视频一区二区在线| 91久久精品一区二区二区| 麻豆精品视频在线观看免费| 国产欧美一区二区三区在线看蜜臀 | 91黄色在线观看| 麻豆精品久久精品色综合| 国产精品视频你懂的| 欧美视频一区二| 国产精品一区一区三区| 亚洲欧美另类综合偷拍| 日韩欧美成人激情| 色老综合老女人久久久| 成人亚洲一区二区一| 亚洲va中文字幕| 国产欧美精品在线观看| 欧美日韩一区二区在线视频| 国产一区二区福利| 亚洲成人动漫在线观看| 国产精品美女久久久久高潮| 制服视频三区第一页精品| 成人黄色网址在线观看| 麻豆精品久久久| 亚洲自拍偷拍av| 久久精品人人做| 日韩一区和二区| 91麻豆高清视频| 国产成人av电影在线| 日韩成人精品在线观看| 亚洲男人的天堂av| 中文字幕中文乱码欧美一区二区| 精品免费视频.| 在线播放国产精品二区一二区四区| 波多野结衣在线一区| 国产综合色在线视频区| 人人狠狠综合久久亚洲| 亚洲一区二区在线免费观看视频| 日本一区二区三区视频视频| 日韩一卡二卡三卡| 欧美肥妇毛茸茸| 欧美日韩另类国产亚洲欧美一级| 99re这里只有精品6| 成人性视频免费网站| 国产在线国偷精品产拍免费yy | 中文字幕 久热精品 视频在线 | 91麻豆精品国产综合久久久久久 | 国产成人鲁色资源国产91色综| 精品综合免费视频观看| 麻豆国产精品一区二区三区 | 国产99久久久国产精品免费看| 蜜桃av噜噜一区| 美女视频第一区二区三区免费观看网站| 亚洲精品伦理在线| 亚洲一区二区三区小说| 亚洲午夜精品网| 亚洲国产一区二区三区 | 国产精品一区专区| 国产福利精品一区二区| 粉嫩欧美一区二区三区高清影视| 国产成a人无v码亚洲福利| 成人av手机在线观看| 91啦中文在线观看| 色婷婷综合五月| 精品视频在线视频| 91麻豆精品国产91久久久久 | 色94色欧美sute亚洲线路一久| 色一情一乱一乱一91av| 欧美日韩中字一区| 91精品国产色综合久久不卡电影| 91精品国产高清一区二区三区蜜臀| 欧美一区二区三区白人| 精品成a人在线观看| 中文字幕乱码日本亚洲一区二区| 成人免费视频在线观看| 亚洲五月六月丁香激情| 蓝色福利精品导航| 国产一区二区不卡在线| 91麻豆123| 日韩一区二区三区在线视频| 久久这里只有精品首页| 成人免费一区二区三区在线观看| 亚洲午夜久久久久久久久电影网 | 51午夜精品国产| 国产午夜精品一区二区三区视频| 中文字幕亚洲不卡| 午夜精品影院在线观看| 国产一区二区伦理| 欧美日韩在线播放三区四区| 精品久久久久久亚洲综合网| 亚洲欧洲另类国产综合| 奇米四色…亚洲| 91福利在线导航| 26uuu亚洲综合色| 亚洲一区二区三区四区五区中文| 久久国产精品72免费观看| 91啦中文在线观看| 久久婷婷久久一区二区三区| 亚洲精品v日韩精品| 国产v日产∨综合v精品视频| 91精品视频网| 亚洲一区二区三区免费视频| 成人一区二区视频|