亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? lpc2300.s

?? 在LPC2368上實(shí)現(xiàn)的FFT程序
?? S
?? 第 1 頁 / 共 2 頁
字號:
;/*****************************************************************************/
;/* LPC2300.S: Startup file for Philips LPC2300 device series                 */
;/*****************************************************************************/
;/* <<< Use Configuration Wizard in Context Menu >>>                          */
;/*****************************************************************************/
;/* This file is part of the uVision/ARM development tools.                   */
;/* Copyright (c) 2006 Keil - An ARM Company. All rights reserved.            */
;/* This software may only be used under the terms of a valid, current,       */
;/* end user licence from KEIL for a compatible version of KEIL software      */
;/* development tools. Nothing else gives you the right to use this software. */
;/*****************************************************************************/


;/*
; *  The LPC2300.S code is executed after CPU Reset. This file may be 
; *  translated with the following SET symbols. In uVision these SET 
; *  symbols are entered under Options - ASM - Define.
; *
; *  REMAP: when set the startup code initializes the register MEMMAP 
; *  which overwrites the settings of the CPU configuration pins. The 
; *  startup and interrupt vectors are remapped from:
; *     0x00000000  default setting (not remapped)
; *     0x40000000  when RAM_MODE is used
; *
; *  RAM_MODE: when set the device is configured for code execution
; *  from on-chip RAM starting at address 0x40000000. 
; */


; Standard definitions of Mode bits and Interrupt (I & F) flags in PSRs

Mode_USR        EQU     0x10
Mode_FIQ        EQU     0x11
Mode_IRQ        EQU     0x12
Mode_SVC        EQU     0x13
Mode_ABT        EQU     0x17
Mode_UND        EQU     0x1B
Mode_SYS        EQU     0x1F

I_Bit           EQU     0x80            ; when I bit is set, IRQ is disabled
F_Bit           EQU     0x40            ; when F bit is set, FIQ is disabled


;// <h> Stack Configuration (Stack Sizes in Bytes)
;//   <o0> Undefined Mode      <0x0-0xFFFFFFFF:8>
;//   <o1> Supervisor Mode     <0x0-0xFFFFFFFF:8>
;//   <o2> Abort Mode          <0x0-0xFFFFFFFF:8>
;//   <o3> Fast Interrupt Mode <0x0-0xFFFFFFFF:8>
;//   <o4> Interrupt Mode      <0x0-0xFFFFFFFF:8>
;//   <o5> User/System Mode    <0x0-0xFFFFFFFF:8>
;// </h>

UND_Stack_Size  EQU     0x00000000
SVC_Stack_Size  EQU     0x00000008
ABT_Stack_Size  EQU     0x00000000
FIQ_Stack_Size  EQU     0x00000000
IRQ_Stack_Size  EQU     0x00000100
USR_Stack_Size  EQU     0x00000400

Stack_Size      EQU     (UND_Stack_Size + SVC_Stack_Size + ABT_Stack_Size + \
                         FIQ_Stack_Size + IRQ_Stack_Size + USR_Stack_Size)

                AREA    STACK, NOINIT, READWRITE, ALIGN=3
Stack_Mem       SPACE   Stack_Size

Stack_Top       EQU     Stack_Mem + Stack_Size


;// <h> Heap Configuration
;//   <o>  Heap Size (in Bytes) <0x0-0xFFFFFFFF>
;// </h>

Heap_Size       EQU     0x00000000

                AREA    HEAP, NOINIT, READWRITE, ALIGN=3
Heap_Mem        SPACE   Heap_Size


; System Control Block (SCB) Module Definitions
SCB_BASE        EQU     0xE01FC000      ; SCB Base Address
PLLCON_OFS      EQU     0x80            ; PLL Control Offset
PLLCFG_OFS      EQU     0x84            ; PLL Configuration Offset
PLLSTAT_OFS     EQU     0x88            ; PLL Status Offset
PLLFEED_OFS     EQU     0x8C            ; PLL Feed Offset
CCLKCFG_OFS     EQU     0x104           ; CPU Clock Divider Reg Offset
USBCLKCFG_OFS   EQU     0x108           ; USB Clock Divider Reg Offset
CLKSRCSEL_OFS   EQU     0x10C           ; Clock Source Sel Reg Offset
SCS_OFS         EQU     0x1A0           ; Sys Control and Status Reg Offset
PCLKSEL0_OFS    EQU     0x1A8           ; Periph Clock Sel Reg 0 Offset
PCLKSEL1_OFS    EQU     0x1AC           ; Periph Clock Sel Reg 0 Offset

; Constants
OSCRANGE        EQU     (1<<4)          ; Oscillator Range Select
OSCEN           EQU     (1<<5)          ; Main oscillator Enable
OSCSTAT         EQU     (1<<6)          ; Main Oscillator Status
PLLCON_PLLE     EQU     (1<<0)          ; PLL Enable
PLLCON_PLLC     EQU     (1<<1)          ; PLL Connect
PLLSTAT_M       EQU     (0x7FFF<<0)     ; PLL M Value
PLLSTAT_N       EQU     (0xFF<<16)      ; PLL N Value
PLLSTAT_PLOCK   EQU     (1<<26)         ; PLL Lock Status

;// <e> Clock Setup
;//   <h> System Controls and Status Register (SYS)
;//     <o1.4>    OSCRANGE: Main Oscillator Range Select
;//                     <0=>  1 MHz to 20 MHz
;//                     <1=> 15 MHz to 24 MHz
;//     <e1.5>       OSCEN: Main Oscillator Enable
;//     </e>
;//   </h>
;//
;//   <h> PLL Clock Source Select Register (CLKSRCSEL)
;//     <o2.0..1>   CLKSRC: PLL Clock Source Selection
;//                     <0=> Internal RC oscillator
;//                     <1=> Main oscillator
;//                     <1=> RTC oscillator
;//   </h>
;//
;//   <h> PLL Configuration Register (PLLCFG)
;//                     <i> PLL_clk = (2* M * PLL_clk_src) / N
;//     <o3.0..14>    MSEL: PLL Multiplier Selection
;//                     <1-32768><#-1>
;//                     <i> M Value
;//     <o3.16..23>   NSEL: PLL Divider Selection
;//                     <1-256><#-1>
;//                     <i> N Value
;//   </h>
;//
;//   <h> CPU Clock Configuration Register (CCLKCFG)
;//     <o4.0..7>  CCLKSEL: Divide Value for CPU Clock from PLL
;//                     <1-256><#-1>
;//   </h>
;//
;//   <h> USB Clock Configuration Register (USBCLKCFG)
;//     <o5.0..3>   USBSEL: Divide Value for USB Clock from PLL
;//                     <1-16><#-1>
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 0 (PCLKSEL0)
;//     <o6.0..1>      PCLK_WDT: Peripheral Clock Selection for WDT
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.2..3>   PCLK_TIMER0: Peripheral Clock Selection for TIMER0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.4..5>   PCLK_TIMER1: Peripheral Clock Selection for TIMER1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.6..7>    PCLK_UART0: Peripheral Clock Selection for UART0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.8..9>    PCLK_UART1: Peripheral Clock Selection for UART1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.10..11>   PCLK_PWM0: Peripheral Clock Selection for PWM0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.12..13>   PCLK_PWM1: Peripheral Clock Selection for PWM1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.14..15>   PCLK_I2C0: Peripheral Clock Selection for I2C0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.16..17>    PCLK_SPI: Peripheral Clock Selection for SPI
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.18..19>    PCLK_RTC: Peripheral Clock Selection for RTC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.20..21>   PCLK_SSP1: Peripheral Clock Selection for SSP1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.22..23>    PCLK_DAC: Peripheral Clock Selection for DAC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.24..25>    PCLK_ADC: Peripheral Clock Selection for ADC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.26..27>   PCLK_CAN1: Peripheral Clock Selection for CAN1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.28..29>   PCLK_CAN2: Peripheral Clock Selection for CAN2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.30..31>    PCLK_ACF: Peripheral Clock Selection for ACF
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 1 (PCLKSEL1)
;//     <o7.0..1>  PCLK_BAT_RAM: Peripheral Clock Selection for the Battery Supported RAM
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.2..3>     PCLK_GPIO: Peripheral Clock Selection for GPIOs
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.4..5>      PCLK_PCB: Peripheral Clock Selection for Pin Connect Block
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.6..7>     PCLK_I2C1: Peripheral Clock Selection for I2C1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.10..11>   PCLK_SSP0: Peripheral Clock Selection for SSP0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.12..13> PCLK_TIMER2: Peripheral Clock Selection for TIMER2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.14..15> PCLK_TIMER3: Peripheral Clock Selection for TIMER3
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
91成人网在线| 五月天精品一区二区三区| 成人手机在线视频| 国产女人18毛片水真多成人如厕| 国产一区二区三区国产| 国产性色一区二区| www.亚洲人| 亚洲一区二区在线播放相泽| 9191久久久久久久久久久| 久久电影国产免费久久电影 | 97久久精品人人澡人人爽| 国产精品久久久久久久久快鸭| 91在线云播放| 亚洲妇熟xx妇色黄| 久久综合色天天久久综合图片| 懂色中文一区二区在线播放| 中文字幕综合网| 欧美人狂配大交3d怪物一区| 国产一区在线不卡| 1000精品久久久久久久久| 欧美喷水一区二区| 国产精品亚洲专一区二区三区| 综合色中文字幕| 91精品国产高清一区二区三区| 国产一区激情在线| 亚洲日本免费电影| 日韩精品一区国产麻豆| 99热这里都是精品| 日韩精品91亚洲二区在线观看| 久久久久一区二区三区四区| 色拍拍在线精品视频8848| 天天做天天摸天天爽国产一区 | 国产精品综合网| 亚洲欧美一区二区三区久本道91| 欧美午夜精品免费| 激情深爱一区二区| 亚洲成人www| 中文字幕精品综合| 91麻豆精品国产91久久久使用方法| 国产老女人精品毛片久久| 亚洲综合色婷婷| 国产亚洲精品精华液| 欧美日韩情趣电影| av电影在线观看不卡| 免费精品视频在线| 一区二区三区四区蜜桃 | 国产一区高清在线| 午夜精品久久久久久久久久| 国产日韩欧美高清在线| 欧美狂野另类xxxxoooo| 99视频在线观看一区三区| 美脚の诱脚舐め脚责91| 一区二区三区四区在线播放| 国产日韩欧美电影| 日韩欧美国产1| 欧美日韩精品欧美日韩精品一综合| 国产福利一区二区三区视频| 亚洲午夜免费电影| 成人免费在线视频| 久久久久97国产精华液好用吗| 欧美日韩一区二区三区在线| 成人黄色综合网站| 国内精品国产成人| 毛片基地黄久久久久久天堂| 亚洲成人av电影| 亚洲免费av在线| 亚洲精品一二三| 亚洲丝袜自拍清纯另类| 日本一区二区三区高清不卡| 日韩欧美色综合| 91麻豆精品国产自产在线| 欧美va亚洲va香蕉在线| 日韩三级高清在线| 欧美一级久久久| 91麻豆精品国产| 4438成人网| 欧美一区二区三区在线| 91精品国产欧美一区二区18 | 在线成人午夜影院| 欧美日韩的一区二区| 欧美在线视频你懂得| 99视频精品在线| 成人免费视频网站在线观看| 成人自拍视频在线观看| 成人精品一区二区三区中文字幕| 福利电影一区二区三区| 成人性生交大片免费看中文网站| 国产美女主播视频一区| 国产高清无密码一区二区三区| 成人听书哪个软件好| 国产不卡视频一区二区三区| 国产福利91精品一区二区三区| 国产成人一区在线| 99在线视频精品| 日本高清不卡aⅴ免费网站| 欧美亚洲尤物久久| 91精品国产欧美一区二区| 精品国产乱码久久久久久夜甘婷婷 | 免费成人小视频| 国产一区二区三区四区五区美女| 国产一区二区三区电影在线观看 | 偷拍一区二区三区| 美脚の诱脚舐め脚责91| 韩国女主播一区二区三区| 国产·精品毛片| 99精品国产一区二区三区不卡| 色综合视频一区二区三区高清| 欧美性大战xxxxx久久久| 日韩欧美一区二区视频| 久久九九久久九九| 综合色中文字幕| 裸体歌舞表演一区二区| 成人黄页毛片网站| 欧美色区777第一页| 欧美变态凌虐bdsm| 最新高清无码专区| 奇米精品一区二区三区四区| 国产精品18久久久久久久久久久久 | 亚洲精品老司机| 日韩 欧美一区二区三区| 国产福利91精品一区二区三区| 日本精品视频一区二区| 日韩免费高清视频| 亚洲六月丁香色婷婷综合久久| 午夜精品成人在线视频| 成人免费毛片app| 91精品福利在线一区二区三区| 国产日本亚洲高清| 天堂久久久久va久久久久| 国产成人综合视频| 欧美日韩不卡视频| 国产精品久久久一区麻豆最新章节| 国产成人亚洲综合a∨婷婷 | 国产不卡在线播放| 欧美精品 日韩| 亚洲同性gay激情无套| 国产一区二区精品久久91| 欧美亚洲国产bt| 国产三级三级三级精品8ⅰ区| 亚洲成人中文在线| av一区二区三区在线| 日韩精品一区在线观看| 一区二区三区四区亚洲| av亚洲精华国产精华| 日韩欧美国产不卡| 性欧美大战久久久久久久久| 99re热这里只有精品免费视频| 欧美精品一区二区精品网| 亚洲福利一二三区| 色网综合在线观看| 中文字幕在线观看不卡| 国产成人自拍网| 精品毛片乱码1区2区3区| 亚洲丶国产丶欧美一区二区三区| 成人app网站| 久久久久久久久久久久久女国产乱| 天天做天天摸天天爽国产一区| 日本久久精品电影| 中文字幕一区在线| 国产乱子轮精品视频| 精品久久久久久久人人人人传媒| 亚洲gay无套男同| 色综合色狠狠综合色| 国产色爱av资源综合区| 国产精品69毛片高清亚洲| 精品人伦一区二区色婷婷| 免费在线观看一区二区三区| 欧美日本韩国一区二区三区视频| 一区二区三区免费在线观看| 色哟哟一区二区| 亚洲久草在线视频| 91激情在线视频| 亚洲精品写真福利| 在线视频中文字幕一区二区| 亚洲免费在线视频| 欧美亚洲动漫另类| 天天色天天操综合| 91精品国产乱码| 久久精品99久久久| 欧美精品一区视频| 国产成a人亚洲| 日韩一区中文字幕| 欧美视频一区二区三区四区| 亚洲第一成人在线| 91精品国产91久久综合桃花| 久久精品国产澳门| 日本一区二区三区久久久久久久久不| kk眼镜猥琐国模调教系列一区二区 | av一区二区三区四区| 亚洲黄一区二区三区| 欧美午夜在线一二页| 日本va欧美va瓶| 久久久精品综合| 99久久精品国产一区| 亚洲福利视频一区二区| 日韩精品一区二区三区在线| 国产成人午夜视频| 亚洲欧洲av在线| 欧美乱熟臀69xxxxxx| 国产乱码字幕精品高清av|