亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? lpc2300.s

?? 在LPC2368下
?? S
?? 第 1 頁 / 共 2 頁
字號:
;/*****************************************************************************/
;/* LPC2300.S: Startup file for Philips LPC2300 device series                 */
;/*****************************************************************************/
;/* <<< Use Configuration Wizard in Context Menu >>>                          */
;/*****************************************************************************/
;/* This file is part of the uVision/ARM development tools.                   */
;/* Copyright (c) 2006 Keil - An ARM Company. All rights reserved.            */
;/* This software may only be used under the terms of a valid, current,       */
;/* end user licence from KEIL for a compatible version of KEIL software      */
;/* development tools. Nothing else gives you the right to use this software. */
;/*****************************************************************************/


;/*
; *  The LPC2300.S code is executed after CPU Reset. This file may be 
; *  translated with the following SET symbols. In uVision these SET 
; *  symbols are entered under Options - ASM - Define.
; *
; *  REMAP: when set the startup code initializes the register MEMMAP 
; *  which overwrites the settings of the CPU configuration pins. The 
; *  startup and interrupt vectors are remapped from:
; *     0x00000000  default setting (not remapped)
; *     0x40000000  when RAM_MODE is used
; *
; *  RAM_MODE: when set the device is configured for code execution
; *  from on-chip RAM starting at address 0x40000000. 
; */


; Standard definitions of Mode bits and Interrupt (I & F) flags in PSRs

Mode_USR        EQU     0x10
Mode_FIQ        EQU     0x11
Mode_IRQ        EQU     0x12
Mode_SVC        EQU     0x13
Mode_ABT        EQU     0x17
Mode_UND        EQU     0x1B
Mode_SYS        EQU     0x1F

I_Bit           EQU     0x80            ; when I bit is set, IRQ is disabled
F_Bit           EQU     0x40            ; when F bit is set, FIQ is disabled


;// <h> Stack Configuration (Stack Sizes in Bytes)
;//   <o0> Undefined Mode      <0x0-0xFFFFFFFF:8>
;//   <o1> Supervisor Mode     <0x0-0xFFFFFFFF:8>
;//   <o2> Abort Mode          <0x0-0xFFFFFFFF:8>
;//   <o3> Fast Interrupt Mode <0x0-0xFFFFFFFF:8>
;//   <o4> Interrupt Mode      <0x0-0xFFFFFFFF:8>
;//   <o5> User/System Mode    <0x0-0xFFFFFFFF:8>
;// </h>

UND_Stack_Size  EQU     0x00000000
SVC_Stack_Size  EQU     0x00000008
ABT_Stack_Size  EQU     0x00000000
FIQ_Stack_Size  EQU     0x00000000
IRQ_Stack_Size  EQU     0x00000100
USR_Stack_Size  EQU     0x00000400

Stack_Size      EQU     (UND_Stack_Size + SVC_Stack_Size + ABT_Stack_Size + \
                         FIQ_Stack_Size + IRQ_Stack_Size + USR_Stack_Size)

                AREA    STACK, NOINIT, READWRITE, ALIGN=3
Stack_Mem       SPACE   Stack_Size

Stack_Top       EQU     Stack_Mem + Stack_Size


;// <h> Heap Configuration
;//   <o>  Heap Size (in Bytes) <0x0-0xFFFFFFFF>
;// </h>

Heap_Size       EQU     0x00000000

                AREA    HEAP, NOINIT, READWRITE, ALIGN=3
Heap_Mem        SPACE   Heap_Size


; System Control Block (SCB) Module Definitions
SCB_BASE        EQU     0xE01FC000      ; SCB Base Address
PLLCON_OFS      EQU     0x80            ; PLL Control Offset
PLLCFG_OFS      EQU     0x84            ; PLL Configuration Offset
PLLSTAT_OFS     EQU     0x88            ; PLL Status Offset
PLLFEED_OFS     EQU     0x8C            ; PLL Feed Offset
CCLKCFG_OFS     EQU     0x104           ; CPU Clock Divider Reg Offset
USBCLKCFG_OFS   EQU     0x108           ; USB Clock Divider Reg Offset
CLKSRCSEL_OFS   EQU     0x10C           ; Clock Source Sel Reg Offset
SCS_OFS         EQU     0x1A0           ; Sys Control and Status Reg Offset
PCLKSEL0_OFS    EQU     0x1A8           ; Periph Clock Sel Reg 0 Offset
PCLKSEL1_OFS    EQU     0x1AC           ; Periph Clock Sel Reg 0 Offset

; Constants
OSCRANGE        EQU     (1<<4)          ; Oscillator Range Select
OSCEN           EQU     (1<<5)          ; Main oscillator Enable
OSCSTAT         EQU     (1<<6)          ; Main Oscillator Status
PLLCON_PLLE     EQU     (1<<0)          ; PLL Enable
PLLCON_PLLC     EQU     (1<<1)          ; PLL Connect
PLLSTAT_M       EQU     (0x7FFF<<0)     ; PLL M Value
PLLSTAT_N       EQU     (0xFF<<16)      ; PLL N Value
PLLSTAT_PLOCK   EQU     (1<<26)         ; PLL Lock Status

;// <e> Clock Setup
;//   <h> System Controls and Status Register (SYS)
;//     <o1.4>    OSCRANGE: Main Oscillator Range Select
;//                     <0=>  1 MHz to 20 MHz
;//                     <1=> 15 MHz to 24 MHz
;//     <e1.5>       OSCEN: Main Oscillator Enable
;//     </e>
;//   </h>
;//
;//   <h> PLL Clock Source Select Register (CLKSRCSEL)
;//     <o2.0..1>   CLKSRC: PLL Clock Source Selection
;//                     <0=> Internal RC oscillator
;//                     <1=> Main oscillator
;//                     <1=> RTC oscillator
;//   </h>
;//
;//   <h> PLL Configuration Register (PLLCFG)
;//                     <i> PLL_clk = (2* M * PLL_clk_src) / N
;//     <o3.0..14>    MSEL: PLL Multiplier Selection
;//                     <1-32768><#-1>
;//                     <i> M Value
;//     <o3.16..23>   NSEL: PLL Divider Selection
;//                     <1-256><#-1>
;//                     <i> N Value
;//   </h>
;//
;//   <h> CPU Clock Configuration Register (CCLKCFG)
;//     <o4.0..7>  CCLKSEL: Divide Value for CPU Clock from PLL
;//                     <1-256><#-1>
;//   </h>
;//
;//   <h> USB Clock Configuration Register (USBCLKCFG)
;//     <o5.0..3>   USBSEL: Divide Value for USB Clock from PLL
;//                     <1-16><#-1>
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 0 (PCLKSEL0)
;//     <o6.0..1>      PCLK_WDT: Peripheral Clock Selection for WDT
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.2..3>   PCLK_TIMER0: Peripheral Clock Selection for TIMER0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.4..5>   PCLK_TIMER1: Peripheral Clock Selection for TIMER1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.6..7>    PCLK_UART0: Peripheral Clock Selection for UART0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.8..9>    PCLK_UART1: Peripheral Clock Selection for UART1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.10..11>   PCLK_PWM0: Peripheral Clock Selection for PWM0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.12..13>   PCLK_PWM1: Peripheral Clock Selection for PWM1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.14..15>   PCLK_I2C0: Peripheral Clock Selection for I2C0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.16..17>    PCLK_SPI: Peripheral Clock Selection for SPI
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.18..19>    PCLK_RTC: Peripheral Clock Selection for RTC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.20..21>   PCLK_SSP1: Peripheral Clock Selection for SSP1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.22..23>    PCLK_DAC: Peripheral Clock Selection for DAC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.24..25>    PCLK_ADC: Peripheral Clock Selection for ADC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.26..27>   PCLK_CAN1: Peripheral Clock Selection for CAN1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.28..29>   PCLK_CAN2: Peripheral Clock Selection for CAN2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.30..31>    PCLK_ACF: Peripheral Clock Selection for ACF
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 1 (PCLKSEL1)
;//     <o7.0..1>  PCLK_BAT_RAM: Peripheral Clock Selection for the Battery Supported RAM
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.2..3>     PCLK_GPIO: Peripheral Clock Selection for GPIOs
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.4..5>      PCLK_PCB: Peripheral Clock Selection for Pin Connect Block
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.6..7>     PCLK_I2C1: Peripheral Clock Selection for I2C1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.10..11>   PCLK_SSP0: Peripheral Clock Selection for SSP0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.12..13> PCLK_TIMER2: Peripheral Clock Selection for TIMER2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.14..15> PCLK_TIMER3: Peripheral Clock Selection for TIMER3
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
成人免费在线播放视频| 成人免费毛片嘿嘿连载视频| 亚洲一区二区三区三| 18成人在线视频| 亚洲欧美怡红院| 亚洲天堂精品视频| 中文字幕制服丝袜一区二区三区| 国产网站一区二区| 国产精品丝袜一区| 亚洲天堂a在线| 一二三区精品福利视频| 亚洲精品成人精品456| 亚洲一区国产视频| 亚州成人在线电影| 蜜臀av国产精品久久久久| 久久电影网站中文字幕| 国产精品综合二区| 成人综合激情网| 色综合久久中文综合久久牛| 色噜噜偷拍精品综合在线| 色狠狠一区二区| 欧美一二三区在线| 久久久久久久久久久99999| 欧美激情艳妇裸体舞| 亚洲蜜臀av乱码久久精品| 亚洲高清免费观看| 狠狠v欧美v日韩v亚洲ⅴ| 国产精品亚洲第一区在线暖暖韩国| 国产大陆a不卡| 色综合久久天天综合网| 欧美妇女性影城| 精品国产免费人成电影在线观看四季| 日本一区二区免费在线观看视频 | 精品视频在线看| 欧美一区二区精品在线| 久久精品亚洲乱码伦伦中文| 中文字幕一区二区三区在线观看| 亚洲一区自拍偷拍| 极品美女销魂一区二区三区 | 日韩女优制服丝袜电影| 国产亚洲一区二区三区在线观看 | 久久激情综合网| 成人精品视频一区二区三区| 在线视频欧美精品| 精品精品国产高清a毛片牛牛| 国产精品理论在线观看| 日韩激情一二三区| 成人丝袜视频网| 欧美日韩国产综合视频在线观看| 久久精品人人做人人综合| 亚洲综合视频在线观看| 精品一区二区三区日韩| 91美女片黄在线观看91美女| 5月丁香婷婷综合| 欧美激情一二三区| 免费看欧美女人艹b| 94-欧美-setu| 欧美一区二区三区视频在线观看| 欧美韩国一区二区| 日韩在线播放一区二区| 91网上在线视频| 日韩美女视频一区二区在线观看| 亚洲男同性恋视频| 精品一区二区三区免费毛片爱| 91传媒视频在线播放| 久久综合九色欧美综合狠狠| 亚洲一区二区三区四区五区黄| 久久超级碰视频| 欧美日韩精品系列| 亚洲色图欧美激情| 国产成人一区在线| 精品国产乱码久久久久久图片 | 成人av集中营| 精品日韩欧美一区二区| 亚洲成av人综合在线观看| 北条麻妃一区二区三区| www日韩大片| 日本成人中文字幕在线视频| 91国模大尺度私拍在线视频| 国产女主播一区| 麻豆国产91在线播放| 欧美日韩一区三区四区| 亚洲三级视频在线观看| 成人av影视在线观看| 26uuu亚洲综合色欧美| 日韩国产一区二| 欧美系列一区二区| 亚洲欧美日韩中文字幕一区二区三区| 国产电影一区二区三区| 久久在线免费观看| 日本在线不卡视频| 7777精品伊人久久久大香线蕉完整版 | 中文字幕一区二区三区av| 国产一区二区三区精品欧美日韩一区二区三区 | 欧美日韩一级视频| 一个色妞综合视频在线观看| 91麻豆免费看| 亚洲欧美色一区| 色哦色哦哦色天天综合| 亚洲欧美日韩国产综合| 91麻豆精东视频| 亚洲欧美激情一区二区| 色婷婷综合久久久久中文| 亚洲欧洲日产国码二区| av激情综合网| 亚洲同性gay激情无套| 91在线一区二区| 亚洲私人黄色宅男| 91色在线porny| 一区二区三区在线播| 欧美丝袜丝交足nylons图片| 亚洲第一福利一区| 欧美日本一区二区三区四区| 天堂在线亚洲视频| 日韩一级免费观看| 国产做a爰片久久毛片| 久久精品亚洲乱码伦伦中文| 国产精品影视在线| 中文字幕+乱码+中文字幕一区| 成人涩涩免费视频| 国产精品三级av| 欧美丝袜丝交足nylons| 免费在线观看日韩欧美| 久久精品一区二区| 色综合久久久网| 日韩激情一区二区| 久久久久久久久久久黄色| 波多野结衣中文字幕一区| 一区二区三区色| 欧美日韩国产一级片| 久久精品国产99国产| 国产视频一区在线播放| 91成人在线精品| 美女精品一区二区| 中文乱码免费一区二区| 欧美日韩免费电影| 久久国产福利国产秒拍| 国产精品久久久久久久裸模 | 中文字幕乱码久久午夜不卡| 色综合色狠狠天天综合色| 日韩电影一二三区| 国产欧美一区二区精品性| 色哟哟日韩精品| 日本不卡一区二区三区高清视频| 精品国产一区二区三区四区四| av一区二区三区黑人| 午夜视频久久久久久| 国产亚洲成aⅴ人片在线观看| 色网站国产精品| 激情图区综合网| 一区二区在线观看不卡| 欧美大尺度电影在线| 成人高清视频在线| 青青青伊人色综合久久| 一区免费观看视频| 日韩欧美中文字幕制服| 91免费国产视频网站| 精品一区二区久久久| 夜夜嗨av一区二区三区| 久久众筹精品私拍模特| 精品视频在线看| 国产精品一区二区在线观看不卡 | 狠狠狠色丁香婷婷综合激情 | 老鸭窝一区二区久久精品| 国产精品私人自拍| 7777精品伊人久久久大香线蕉的| 国产成人精品三级| 午夜精品久久久久久不卡8050| 国产三级精品视频| 欧美区视频在线观看| 国产精品69久久久久水密桃| 亚洲国产精品人人做人人爽| 国产视频一区在线观看| 制服丝袜av成人在线看| 日本高清不卡视频| 国产精品综合在线视频| 午夜精品视频一区| 亚洲精品成人天堂一二三| 中文字幕 久热精品 视频在线| 日韩女优av电影| 欧美日韩亚洲综合| 91视频com| 不卡一区中文字幕| 精东粉嫩av免费一区二区三区| 亚洲成人高清在线| 亚洲一区二区免费视频| 亚洲欧美国产高清| ...xxx性欧美| 国产精品私人自拍| 久久久另类综合| 精品日本一线二线三线不卡| 欧美日韩1区2区| 欧洲人成人精品| 色激情天天射综合网| 91蜜桃免费观看视频| 91麻豆高清视频| 99国产精品国产精品久久| 不卡av电影在线播放| 精品视频免费在线| 日本vs亚洲vs韩国一区三区|