亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? TMS320F2812_Program,very good Programs.
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
91小视频在线| 欧美影视一区在线| 亚洲线精品一区二区三区八戒| 欧美日本精品一区二区三区| 丁香激情综合五月| 日韩黄色免费电影| 亚洲精品国产精华液| 精品国产制服丝袜高跟| 色偷偷久久人人79超碰人人澡| 裸体在线国模精品偷拍| 一区二区三区欧美日韩| 国产色产综合色产在线视频| 日韩一级成人av| 欧美午夜精品电影| 99久免费精品视频在线观看| 精品一区二区三区av| 亚洲高清免费在线| 亚洲同性同志一二三专区| 久久久久高清精品| 欧美mv日韩mv| 日韩三级高清在线| 欧美日韩国产另类不卡| 色婷婷综合久久久| av午夜精品一区二区三区| 国产精品1024| 国产精品一级片在线观看| 日韩成人免费在线| 婷婷六月综合网| 亚洲国产一区二区三区青草影视| 国产精品污www在线观看| 久久夜色精品一区| 欧美va亚洲va| 欧美精品一区二区久久久| 91精品麻豆日日躁夜夜躁| 欧美男男青年gay1069videost| 91理论电影在线观看| 成人理论电影网| 成人蜜臀av电影| 99精品视频在线观看免费| 成人小视频在线| 粉嫩在线一区二区三区视频| 国产成a人无v码亚洲福利| 国产福利一区二区三区| 成人免费av在线| 成人激情综合网站| 99精品久久99久久久久| 91麻豆免费看| 欧美日韩国产区一| 3d成人h动漫网站入口| 91精品国产综合久久福利| 日韩一区二区免费在线观看| 日韩一区二区电影网| 欧美一级二级三级乱码| 2020国产成人综合网| 久久久电影一区二区三区| 久久精品亚洲精品国产欧美| 中文字幕va一区二区三区| 中文字幕一区二区三区不卡| 亚洲卡通欧美制服中文| 亚洲香肠在线观看| 美日韩一区二区三区| 国产美女视频91| www.亚洲人| 欧美精品日韩一本| 久久午夜国产精品| 中文字幕一区二区三区在线不卡 | 五月天激情综合| 老司机免费视频一区二区三区| 激情图区综合网| 粉嫩av一区二区三区| 99精品国产99久久久久久白柏 | 91高清视频在线| 56国语精品自产拍在线观看| 精品女同一区二区| 中文字幕一区二区在线观看| 天天爽夜夜爽夜夜爽精品视频| 极品美女销魂一区二区三区| 波多野结衣在线一区| 欧美日韩免费高清一区色橹橹| 欧美成人精品二区三区99精品| 国产日韩v精品一区二区| 亚洲免费观看高清完整版在线观看熊| 一区二区三区欧美视频| 国产一区二区在线视频| 99精品视频在线观看免费| 日韩一区二区三区av| 亚洲欧洲一区二区三区| 视频一区二区国产| caoporn国产精品| 91麻豆精品国产无毒不卡在线观看| 久久久久久久久99精品| 亚洲国产精品久久不卡毛片| 国产美女久久久久| 欧美日韩在线播放一区| 日本一区二区三区dvd视频在线| 亚洲成人自拍偷拍| av电影在线观看一区| 日韩免费性生活视频播放| 亚洲男人天堂av网| 国产高清不卡二三区| 欧美精品少妇一区二区三区| 国产精品久久久久影院色老大| 日本成人中文字幕| 欧美性猛片aaaaaaa做受| 国产日韩欧美精品电影三级在线| 亚洲国产另类av| 91视视频在线观看入口直接观看www| 欧美丰满嫩嫩电影| 亚洲一区自拍偷拍| 北岛玲一区二区三区四区| 久久综合狠狠综合| 日韩精品亚洲一区二区三区免费| 99久久免费视频.com| 久久久精品国产免费观看同学| 视频一区二区不卡| 国产成人aaaa| 日韩欧美在线影院| 一区二区三区成人在线视频| a级高清视频欧美日韩| 精品国产sm最大网站免费看| 亚洲午夜私人影院| 成人美女在线观看| 日韩精品中文字幕在线不卡尤物 | 亚洲天堂精品在线观看| 久久精品国产99久久6| 在线视频观看一区| 中文幕一区二区三区久久蜜桃| 青青草97国产精品免费观看无弹窗版| 国产一区999| 久久精品人人爽人人爽| 美国十次综合导航| 欧美在线观看一二区| 国产精品伦一区二区三级视频| 久久99国产精品麻豆| 欧美午夜精品理论片a级按摩| 国产精品免费视频一区| 国产曰批免费观看久久久| 91精品国产色综合久久| 亚洲制服丝袜av| 国产成人免费视频网站| 国产欧美一区二区三区网站| 久久精品国产网站| 日韩一区二区精品| 青娱乐精品视频| 制服丝袜中文字幕一区| 美日韩一区二区三区| 欧美美女直播网站| 婷婷成人综合网| 欧美精品久久久久久久多人混战| 国产精品视频九色porn| 91在线丨porny丨国产| 国产欧美一区二区精品性| 国产一区91精品张津瑜| 精品福利一区二区三区免费视频| 免费的成人av| 日本一区二区三区久久久久久久久不 | 日韩一区二区在线播放| 激情综合网最新| 精品国产乱码久久久久久牛牛 | av在线播放不卡| 亚洲制服丝袜在线| 欧美在线影院一区二区| 夜夜嗨av一区二区三区网页| 91久久精品一区二区| 亚洲精品成人在线| 99亚偷拍自图区亚洲| 天堂一区二区在线| 3atv一区二区三区| 国产在线麻豆精品观看| 国产亚洲精品久| 成人综合在线观看| 亚洲一区二区三区四区五区黄| 欧美午夜宅男影院| 日韩va欧美va亚洲va久久| 欧美精品一区视频| 91在线播放网址| 婷婷成人综合网| 久久精品网站免费观看| 91免费视频网址| 免费观看在线综合色| 欧美国产综合一区二区| 色欧美乱欧美15图片| 青娱乐精品视频| 国产精品网站在线观看| 欧美三级视频在线观看 | 国产精品18久久久久久久久 | 曰韩精品一区二区| 日韩一区二区三区高清免费看看| 精品一区二区三区的国产在线播放| 国产午夜亚洲精品不卡| 欧美日韩国产乱码电影| 国产一区二区三区最好精华液| 国产欧美日韩综合| 欧美三级在线视频| 国产一区二区三区| 亚洲一区二区四区蜜桃| 久久久精品免费免费| 欧美日韩在线精品一区二区三区激情 | 久久网站最新地址| 日本高清不卡视频|