亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? TMS320F2812_Program,very good Programs.
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美一激情一区二区三区| 视频一区视频二区中文字幕| 国产精品白丝jk黑袜喷水| 欧美精品一区二区三区蜜臀| 国产一区二区三区在线观看免费视频| 日韩欧美电影在线| 国产一区二区福利| 亚洲乱码一区二区三区在线观看| 色国产综合视频| 日本午夜精品视频在线观看| 久久五月婷婷丁香社区| 91网站最新网址| 日韩影院免费视频| 国产欧美一区二区精品性色| 色综合 综合色| 伦理电影国产精品| 亚洲视频在线一区观看| 日韩三级在线观看| 色视频成人在线观看免| 久久黄色级2电影| 日韩高清电影一区| 欧美另类z0zxhd电影| 亚洲三级电影全部在线观看高清| 青青草国产成人99久久| 国产精品美女久久福利网站 | 欧美日韩你懂得| 国产aⅴ综合色| 精品亚洲免费视频| 亚洲va欧美va国产va天堂影院| 久久综合色8888| 欧美一区二区视频免费观看| 懂色av中文字幕一区二区三区 | 欧美—级在线免费片| 欧美日韩国产综合一区二区| 成人晚上爱看视频| 国产一区二区三区| 国产一区二区三区不卡在线观看| 夜夜爽夜夜爽精品视频| 久久青草欧美一区二区三区| 欧美精品视频www在线观看| 99vv1com这只有精品| 97精品久久久午夜一区二区三区| 国产综合久久久久久鬼色| 日本中文字幕一区二区有限公司| 亚洲一区视频在线| 洋洋成人永久网站入口| 亚洲精品成人精品456| 国产三级欧美三级日产三级99 | 亚洲理论在线观看| 中文在线免费一区三区高中清不卡| 国产拍欧美日韩视频二区| 久久亚洲一级片| 中文字幕一区二区日韩精品绯色| 国产精品私人影院| 亚洲一区电影777| 日本欧美一区二区三区| 99久久久无码国产精品| 欧美人牲a欧美精品| 欧美mv和日韩mv国产网站| 精品国产成人在线影院| 成人欧美一区二区三区视频网页| 国产精品久久久久久亚洲毛片| 一区二区三区四区亚洲| 奇米影视一区二区三区小说| 91免费视频网址| 99久久夜色精品国产网站| 欧美性色综合网| 国产网站一区二区三区| 亚洲午夜精品在线| 国产精品一区二区久久精品爱涩| 成人永久aaa| 91精品啪在线观看国产60岁| 久久影院午夜论| 亚洲观看高清完整版在线观看| 九九热在线视频观看这里只有精品| 成人美女在线视频| 日韩免费观看高清完整版在线观看| 国产精品久久国产精麻豆99网站| 免费欧美日韩国产三级电影| 97成人超碰视| 国产精品人妖ts系列视频| 麻豆精品久久精品色综合| 色哟哟精品一区| 亚洲特级片在线| 成人高清免费在线播放| 亚洲精品在线三区| 蜜臀久久99精品久久久画质超高清 | 首页国产欧美久久| 欧美精品乱码久久久久久| 亚洲综合成人在线| 色婷婷av一区二区三区之一色屋| 欧美激情一区二区三区| 国产91精品露脸国语对白| 久久久www成人免费毛片麻豆| 久久精品国产色蜜蜜麻豆| 日韩一区二区在线播放| 另类欧美日韩国产在线| 久久久久久久久免费| 成人国产电影网| 亚洲日本丝袜连裤袜办公室| 97精品国产露脸对白| 亚洲18色成人| 久久久久久久综合狠狠综合| 不卡大黄网站免费看| 亚洲美女免费在线| 欧美一区二区三区系列电影| 国产在线不卡视频| 亚洲欧美日韩国产手机在线| 在线观看视频一区| 日本成人在线网站| 欧美国产精品v| 制服丝袜中文字幕一区| 国产成人在线视频免费播放| 亚洲欧美激情在线| 久久一区二区视频| 精品在线播放午夜| 亚洲国产成人午夜在线一区| 色综合天天在线| 午夜不卡在线视频| 国产精品污www在线观看| 91福利精品视频| 激情文学综合丁香| 亚洲人成网站色在线观看| 亚洲精品一线二线三线无人区| 不卡一区二区中文字幕| 日本亚洲免费观看| 亚洲精品久久久久久国产精华液| 欧美电影免费观看高清完整版| 成人av在线播放网站| 国产在线一区二区综合免费视频| 亚洲天堂成人在线观看| 国产日韩精品一区二区浪潮av| 欧美疯狂做受xxxx富婆| 91久久精品午夜一区二区| 国产精品亚洲一区二区三区妖精| 视频一区国产视频| 亚洲v日本v欧美v久久精品| 亚洲一卡二卡三卡四卡五卡| 国产亚洲一区二区三区| 精品美女在线观看| 久久网这里都是精品| 欧美精品一区二区三区一线天视频| 欧美日韩成人综合天天影院| 北条麻妃一区二区三区| aaa欧美大片| 99久久精品国产毛片| 一本大道综合伊人精品热热 | 久久精品国产成人一区二区三区| 视频在线观看91| 美女一区二区三区| 国产中文一区二区三区| 狠狠色伊人亚洲综合成人| 国内精品久久久久影院薰衣草| 国产综合色视频| 懂色av一区二区三区蜜臀| 成人综合在线视频| 日本电影欧美片| 日韩一区二区三区观看| 精品1区2区在线观看| 17c精品麻豆一区二区免费| 亚洲制服丝袜在线| 青青草原综合久久大伊人精品| 国产老妇另类xxxxx| 91色porny| 精品国产麻豆免费人成网站| 亚洲国产精华液网站w| 亚洲午夜久久久久| 国产真实精品久久二三区| 成人性生交大片免费| 欧美精品丝袜久久久中文字幕| 国产欧美日韩视频一区二区| 亚洲丝袜美腿综合| 精品一区二区三区久久| 91美女在线观看| 久久女同性恋中文字幕| 一个色综合av| heyzo一本久久综合| 国产午夜久久久久| 麻豆国产欧美日韩综合精品二区| 91免费视频网| 国产精品乱码一区二三区小蝌蚪| 卡一卡二国产精品| 欧美一区二区女人| 石原莉奈在线亚洲二区| 欧美日韩一区国产| 亚洲精品免费一二三区| 粉嫩蜜臀av国产精品网站| 久久精品在这里| 国产精一品亚洲二区在线视频| 日韩亚洲欧美成人一区| 亚洲一区在线看| 在线观看国产日韩| 婷婷夜色潮精品综合在线| 欧日韩精品视频| 午夜精品一区二区三区三上悠亚| 色哟哟亚洲精品| 亚洲成人午夜影院| 日韩欧美一区二区三区在线| 免费看精品久久片| 久久奇米777|