亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來(lái)到蟲(chóng)蟲(chóng)下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲(chóng)蟲(chóng)下載站

?? dsp28_mcbsp.h

?? TMS320F2812_Program,very good Programs.
?? H
?? 第 1 頁(yè) / 共 3 頁(yè)
字號(hào):
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說(shuō)明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
韩国精品久久久| 欧美一级日韩不卡播放免费| 亚洲精品一区二区三区影院| 亚洲成a天堂v人片| 色综合久久久久综合体| 国产精品久久久久久久久图文区 | 日韩精品乱码免费| 91色porny在线视频| 久久精品一区四区| 国产在线视频一区二区三区| 欧美日韩国产精品成人| 中文字幕一区二区三区乱码在线| 成人一区在线看| 国产精品国产精品国产专区不片| 国产999精品久久久久久绿帽| 亚洲精品一区二区三区蜜桃下载 | 欧美精品久久一区| 日本不卡视频一二三区| 日韩精品一区二区三区四区视频 | 91福利社在线观看| 午夜精品久久久久久| 欧美三级韩国三级日本三斤| 婷婷亚洲久悠悠色悠在线播放| 欧美日韩一区中文字幕| 亚洲成人777| 国产精品萝li| 欧美日韩极品在线观看一区| 久久99国产精品久久99| 久久久精品黄色| 91久久一区二区| 蜜臀av性久久久久蜜臀av麻豆 | 午夜电影网亚洲视频| 亚洲精品一区二区三区蜜桃下载 | 激情偷乱视频一区二区三区| 国产日韩欧美麻豆| 欧美少妇一区二区| 国产成人av资源| 午夜精品久久久久久久99樱桃| 国产亚洲成年网址在线观看| 欧美群妇大交群的观看方式| 成人av集中营| 国产不卡在线视频| 日本亚洲最大的色成网站www| 亚洲欧洲综合另类在线| 亚洲女与黑人做爰| 欧美一区二区精美| 麻豆91在线看| 亚洲欧美在线另类| 久久九九99视频| 国产a区久久久| 狠狠色狠狠色综合日日91app| 亚洲人成精品久久久久| 国产欧美日韩在线视频| 6080国产精品一区二区| 欧美婷婷六月丁香综合色| 97精品久久久午夜一区二区三区| 精品一区二区日韩| 免费高清视频精品| 韩国毛片一区二区三区| 国产精品一二三四五| 不卡高清视频专区| 9色porny自拍视频一区二区| 国产成人啪免费观看软件| 精品亚洲成av人在线观看| 国产一区三区三区| 国产精品一区二区无线| 成人开心网精品视频| 欧美性一级生活| 日韩一区二区不卡| 欧美国产国产综合| 亚洲综合丁香婷婷六月香| 婷婷国产在线综合| 国产精品一区二区x88av| 成人app软件下载大全免费| 欧美在线观看视频在线| 欧美电影免费观看高清完整版在线| 久久婷婷综合激情| 亚洲六月丁香色婷婷综合久久| 久久电影网站中文字幕 | 亚洲欧美一区二区三区国产精品 | 欧美第一区第二区| 久久久一区二区三区捆绑**| 一区二区三区中文在线观看| 国产一区日韩二区欧美三区| 色综合欧美在线| 精品久久人人做人人爱| 一区二区三区久久| 99精品1区2区| 精品日韩一区二区三区免费视频| 亚洲一卡二卡三卡四卡| 高清视频一区二区| 5566中文字幕一区二区电影| 国产精品嫩草影院com| 亚洲一区在线看| 国产激情一区二区三区| 欧美一区二区女人| 亚洲三级在线免费| 国产91富婆露脸刺激对白| 日韩视频免费直播| 亚洲国产欧美在线人成| 91精品91久久久中77777| 国产精品免费丝袜| 成人av资源在线观看| 国产午夜亚洲精品午夜鲁丝片| 久久福利资源站| 国产视频在线观看一区二区三区| 国产91精品久久久久久久网曝门| 久久精品亚洲国产奇米99| 国产 欧美在线| 亚洲男人都懂的| 色综合久久天天| 日韩高清不卡一区二区| 欧美一级高清大全免费观看| 极品少妇xxxx精品少妇| 国产精品美女久久久久久久| 91福利精品视频| 国产精品1024久久| 亚洲激情图片一区| 91精品国产综合久久精品app| 美女视频一区二区三区| 国产欧美一区二区精品秋霞影院| 国产成人高清视频| 樱桃国产成人精品视频| 日韩一区二区在线看| 色哟哟国产精品免费观看| 国产精品自拍一区| 亚洲国产综合91精品麻豆| 欧美肥大bbwbbw高潮| 国产一区二区看久久| 亚洲福利一二三区| 国产精品久久夜| 国产亚洲精品aa午夜观看| 3751色影院一区二区三区| 国产.欧美.日韩| 日韩激情在线观看| 国产精品白丝在线| 欧美精品一区二区三区蜜桃视频 | 欧美日韩综合不卡| 成人小视频免费在线观看| 日日摸夜夜添夜夜添国产精品| 国产精品少妇自拍| www久久精品| 精品毛片乱码1区2区3区| 欧洲亚洲精品在线| 在线免费观看成人短视频| 成人网在线播放| 成人手机电影网| 大尺度一区二区| 成人一级黄色片| 欧洲一区二区av| 一本一道波多野结衣一区二区 | 久久这里只有精品6| 欧美一区二区视频观看视频 | 午夜精品在线看| 偷偷要91色婷婷| 亚洲国产精品久久久久秋霞影院| 亚洲综合另类小说| 水蜜桃久久夜色精品一区的特点| 一区二区成人在线视频| 国产欧美日韩一区二区三区在线观看| 欧美日韩精品一区二区| 91精品国产综合久久国产大片| 日韩美女视频在线| 精品国产伦一区二区三区免费| 欧美一级二级在线观看| 亚洲一区中文在线| 三级一区在线视频先锋| 免费观看在线色综合| 成人性色生活片| 欧美日韩成人在线| 精品99一区二区三区| 久久精品一二三| 视频一区二区国产| 99久久综合精品| 91精品国产入口| 一区免费观看视频| 狠狠网亚洲精品| 欧美日韩国产综合视频在线观看 | 91亚洲男人天堂| 精品美女一区二区| 日本成人在线网站| 99re热这里只有精品免费视频 | 国产福利91精品| 欧美系列日韩一区| 国产视频911| 日韩av不卡一区二区| 成人综合婷婷国产精品久久免费| 成人性色生活片| 日韩欧美激情一区| 一个色在线综合| 韩国午夜理伦三级不卡影院| 欧美亚洲动漫制服丝袜| 国产精品欧美一区二区三区| 精品一区二区三区视频在线观看| 欧美久久久一区| 亚洲成人1区2区| 精品视频在线看| 午夜电影久久久| 欧美成人a视频| 国产精品一区二区久久精品爱涩|